Триггер

 

Изобретение относится к вычислительной технике, в частности к цифровым запоминающим устройствам с использованием магнитных элементов в комбинации с активными элементами. Целью изобретения является повышение надежности триггера. Цель достигается тем, что первый вывод вторичной обмотки трансформатора соединен с вторым входом первого элемента И-НЕ, а второй выводс выходом второго элемента И-НЕ, 5 ил.

союз соВетских

СОЦИАЛИСТИЧЕСКИХ

РЕСПУБЛИК (я)5 G 11 С 11/40

ГОСУДАРСТВЕННОЕ ПАТЕНТНОЕ

ВЕДОМСТВО СССР (ГОСПАТЕНТ СССР) ОПИСАНИЕ ИЗОБРЕТЕНИЯ бюро

К АВТОРСКОМУ СВИДЕТЕЛЬСТВУ (21) 4862206/24 (22) 27.08.90 (46) 30,01.93. Бюл, ¹ 4 (71) Центральное конструкторское

Алмаз (72) В.С.Сапего (56) Авторское свидетел ьство СССР

¹ 1095243, кл. G 11 С 19/14, 1983, Электроника, 1977, и 7, с. 59 — 60.

Изобретение относится к области вычислительной техники, в частности к цифровым запоминающим устройствам с использованием магнитных элементов в комбинации с активными элементами.

Изобретение может быть использовано в регистрах и счетчиках, сохраняющих ин-. формацию при перерывах питания.

Известна ячейка памяти, содержащая элемент запрета, два инвертора, накопительный элемент на трансформаторе, накопительный элемент на конденсаторе, три пассивных элемента на резисторах, два шунтирующих элемента на диодах, Недостаток известной ячейки памяти — Г низкая надежность восстановления информации при перерывах питания вследствие несимметричности плеч триггера,,построен-. ного на инверторах, из-за резистора, включенного между выходом второго инвертора и входом первого лнвертора, следствием чего являются отличающиеся процессы восстановления "нулевой" и "единичной" информации.

Наиболее близким по технической сущности и достигаемому при использовании. 533„„1791850 А1 (54) ТРИГГЕР (57) Изобретение относится к вычислительной технике, в частности к цифровым запоминающим устройствам с использованием магнитных элементов в комбинации с активными элементами, Целью изобретения является повышение надежности триггера.

Цель достигается тем, что первый вывод вторичной обмотки трансформатора соединен с вторым входом первого элемента И вЂ” НЕ, а второй вывод — с выходом второго элемента

И вЂ” НЕ, 5 ил. положительному эффекту к заявленному техническому решению является принятый за прототип триггер, содержащий первый элемент 2 ИЛИ-НЕ, выход которого является выходом инверсного плеча триггера и соединен с анодом первого диода и началом первичной обмотки первого трансформатора, первый вход первого элемента 2 ИЛИНЕ является входом сброса, второй вход первого элемента 2 ИЛИ-НЕ соединен через третий резистор с шиной питания и концом первичной обмотки второго трансформатора, выход второго элемента 2 ИЛИ-НЕ явля, ется прямым выходом триггера и соединен с анодом второго диода и началом первичной обмотки второго трансформатора, первый вход второго элемента 2 ИЛИ-НЕ соединен через второй резистор с шиной питания и концом первичной обмотки первого трансформатора, второй вход второго элемента 2 ИЛИ-НЕ является входом установки, концы вторичных обмоток первого и второго трансформаторов соединены с общей шиной, начало вторичной обмотки первого трансформатора соединено через первый резистор с шиной питания, начало вторич1791850

25

50

55 ной обмотки второго трансформатора соединено через четвертый резистор с шиной питания, катоды первого и второго диодов соединены с шиной питания.

Однако недостатком данного триггера является низкая надежность вследствие применения двух трансформаторов и четырех резисторов.

Целью изобретения является повышение надежности триггера.

Цель достигается тем, что втриггер,,содержащий два элемента И вЂ” Н Е, два резистора, два ди о да. трансформатор, первый вывод первичной обмотки которого является прямым выходом триггера и соединен с анодом первого диода и выходом первого элемента И вЂ” Н Е; первый вход которого является входом установки триггера, а второй вход соединен с первым выводом первого резистора, второй вывод которого подключен к шине питания и соединен с катодами первого и второго диодов и первым выводом второго ревистора, второй вывод которого соединен со вторым выводом вторичной обмотки трансформатора и первым входом второго элемента И-НЕ, второй вход которого является входом сброса триг:гера, а выход соединен с анодом второго диода и является инверсным выходом триггера, введены соединения первого вывода вторичной обмотки трансформатора со вторым входом первого элемента И-НЕ, а второго вывода — с выходом второго элемента

И-НЕ, На фиг.1 приведена схема заявленного триггера; на фиг.2 — кривая намагниченности сердечника; на фиг.З вЂ” эквивалентная схема триггера при положительном насыщении сердечника; на фиг,4 — то же, при отрицательном насыщении сердечника. . Устройство состоит иэ пассивных элементов на резисторах 1,2, элементов 2И-НЕ

3, 4 с открытым коллектором, накопительного элемента 5 на трансформаторе 8, шунтирующих элементов 6,7 на диодах. Первый вход элемента 2И-НЕ 3 является входом сброса ячейки памяти, а выход является инверсным выходом ячейки памяти и соединен концом вторичной обмотки трансформатора 5 и анодом диода 7, второй вход элемента 2И-НЕ 3 соединен с концом первичной обмотки трансформатора 5 и первым выводом резистора 2, первый вход элемента 2И-НЕ 4 соединен с началом вторичной обмотки трансформатора 5 и первым выводом резистора 1 второй вход элемента 2И-НЕ 4 является входом установки ячейки памяти, выход элемента 2И-НЕ 4 соединен с началом первичной обмотки трансформатора 5, анодом диода 6 и является прямым выходом ячейки памяти, вторые выводы. резисторов 1, 2, катоды диодов

6, 7 соединены между собой и подключены к шине питания. Число витков первичной и вторичной обмоток трансформатора 5 и величины резисторов 1, 2 должны быть одинаковы, Устройство работает в трех режимах; записи информации, в режиме хранения информации и в режиме восстановления информации при перерывах питания. Контроль записанной информации и ее считывание производится с одного иэ выходов элементов 2И-HE 3,4. Сигналы "Установка" и "Сброс" и выходные сигналы снимаются относительно общей шины источника питания, Для записи логической "1" в триггер на него необходимо подать питающее напряжение, на вход "Установка" подать логический "0"., на вход "Сброс" — логическую "1".

Для записи логического "0" в триггер необходимо подать "0" на вход "Сброс" и "1" на вход "Установка". В режиме "Хранение" на обоих входах необходимо установить логическую "1". Состояние "0" на обоих входах триггера является запрещенным, Восстановление информации при перерывах питания происходит за счет намагниченности сердечника трансформатора 5 следующим образом. До выключения питания сердечник трансформатора вводится в положительное или отрицательное насыщение током, протекающим через открытый выходной транзистор элемента 2И-HE 3 или

4, в зависимости от информации, хранящейся в триггере. Сердечник трансформатора 5 должен иметь кривую намагниченности, представленную на фиг.2.

При подаче питающего напряжения на триггер трансформатор 5 играет роль сдвоенного переключателя, положение контактов которого зависит от полярности насыщения сердечника, Эквивалентные схемы триггера при положительном и отрицательном насыщении сердечника представлены на фиг.3,4. Этот эффект достигается эа счет полярности подключения обмоток трансформатора, которая обеспечивает глубокую отрицательную обратную связь при динамических процессах, компенсирующую положительную обратную связь триггера на элементах 2И-НЕ 3. 4, обусловленную проводимостью обмоток трансформатора.

Благодаря применению сердечника с кривой намагниченности, приведенной на фиг.2, глубокая отрицательная обратная связь возникает только при перемагничивании сердечника. Точка А на этом чертеже соответствует состоянию сердечника при

1791850 выключенном питании, если в триггере была записана "1", точка Б — если в триггере был записан "0". Для восстановления информации при включении питания необходимо обеспечить на входах "Сброс" и

"Установка" потенциал логической "1", тогда полярность намагниченности сердечника обеспечит высокое сопротивление токам того плеча триггера, которое должно быть установлено в "1", и низкое сопротивление токам плеча, устанавливаемого в "0" за счет прямоугольности кривой намагниченности сердечника трансформатора и нахождение точек А и Б на "переломах" кривой" на фиг,2, Открытый коллекторный выход элементов

2И-НЕ 3, 4 необходим для обеспечения электрических режимов работы микросхем в триггере режимам, оговоренным в ТУ на микросхемы, Отрицательная обратная связь, создаваемая обмотками трансформатора 5, препятствует изменению состояния триггера в режиме хранения информации, что повышает помехоустойчивость заявляемого триггера по сравнению с прототипом, но требует увеличения длительности импульсов "установки" и "сброса". Необходимые пользователю быстродействие и помехоустойчивость обеспечиваются выбором номиналов резисторов 1, 2 и числа витков .обмоток трансформатора 5.

За счет исключения двух резисторов и трансформатора в заявляемом триггере по сравнению с прототипом уменьшается интенсивность отказов, Повышение помехоустойчивости и уменьшение интенсивности отказов повышает надежность триггера.

Для пояснения работы заявляемого

5 триггера на фиг.5 представлены временные диаграммы изменения потенциалов на входах, выходах и внутренних узлах ячейки в режимах записи и восстановления информации, 10 Формула изобретения

Триггер, содержащий два элемента ИНЕ, два резистора, два диода, трансформатор, первый вывод первичной обмотки которого является прямым выходом тригге15 ра и соединен с анодом первого диода и выходом первого элемента И-НЕ, первый вход которого является входом установки триггера, а второй вход соединен с первым выводом резистора, второй вывод которого

20 подключен к шине питания и соединен с катодами первого и второго диодов и первым выводом второго резистора, второй вывод которого соединен с вторым выводом первичной обмотки трансформатора и пер25 вым входом второго элемента И-НЕ, второй вход которого является входом сброса триггера, а выход соединен с анодом второго диода и является инверсным выходом триггера, отличающийся тем, что, с целью

30 повышения надежности триггера, первый вывод вторичной обмотки трансформатора соединен с вторым входом первого элемента И-НЕ, а второй вывод — с выходом второго элемента И-НЕ, 1791850

8хоР с кроса

2®ю иихф Ифф. ЬоЯ ур. penrcve8

ЬаР юа+сА т 4Г.З

Ь обует

8хоЯ сбр

Яг.

Редактор

Заказ 154 Тираж Подписное

ВНИИПИ Государственного комитета по изобретениям и открытиям при ГКНТ СССР

113035, Москва, Ж-35, Раушская наб., 4/5

Производственно-издательский комбинат "Патент", г. Ужгород, ул.Гагарина. 101

Я сии лгрХ а&

haroun@

Ewogciw. оБ

ЮхоР

Pik х. ие 6.

Составитель В. Сапего

Техред М.Моргентал Корректор Л.Филь

УЮТ лр.

Триггер Триггер Триггер Триггер 

 

Похожие патенты:

Изобретение относится к вычислительной технике, в частности к запоминающим элементам для устройства памяти ЭВМ

Изобретение относится к цифровой вычислительной технике и может быть использовано в микросхемах программируемой логики

Триггер // 1783579
Изобретение относится к вычислительной технике, а именно к полупроводниковым цифровым интегральным схемам хранения информации на основе биполярных и полевых транзисторов

Изобретение относится к вычислительной технике, может быть использовано в комбинированном запоминающем устройстве (электрически программируемом и технологически программируемом)

Изобретение относится к вычислительной технике, а точнее к запоминающим устройствам на биполярных транзисторах

Изобретение относится к электронике и предназначено для использования в оперативных запоминающих устройствах на биполярных транзисторах

Изобретение относится к вычислительной технике, а именно к запоминающим ус010 тройствам на биполярных транзисторах

Изобретение относится к микроэлектронике и может быть использовано, в частности , в способах считывания сигнального заряда в устройствах обработки сигнала на приборах зарядовой связи (ПЗС)

Изобретение относится к вычислительной технике и может быть использовано для создания термостойких интегральных схем памяти и программируемой логики, используемых в электронно-вычислительной аппаратуре и аппаратуре средств связи

Изобретение относится к вычислительной технике, в частности к полупроводниковым устройствам на биполярных транзисторах, и может быть использовано в электронных устройствах с параллельной обработкой данных

Изобретение относится к микроэлектронике и может быть использовано для создания ЭРПЗУ с повышенной информационной плотностью на основе МОНОП-транзисторов, в частности, перепрограммируемых инжекцией горячих носителей заряда

Изобретение относится к вычислительной технике и может быть использовано для создания постоянных (ПЗУ) и репрограммируемых (РПЗУ) запоминающих устройств повышенной информационной емкости на основе МДП-структур

Изобретение относится к полупроводниковому запоминающему устройству и, в частности, к цепи усиления напряжения (употребляемый здесь термин "цепь усиления напряжения" имеет тот же смысл, что и "усилительная схема", "цепь выработки усиленного напряжения", "однокаскадная усилительная схема с компенсационной обратной связью" и т.д.) для усиления подаваемого от системы питающего напряжения до желательного уровня усиления напряжения

Изобретение относится к вычислительной цифровой технике, конкретно к конструкции ячейки памяти с вертикально расположенными друг над другом пересечениями

Изобретение относится к способу регенерации ячеек памяти в динамическом запоминающем устройстве с произвольным доступом и, в частности, к способу, который уменьшает помехи регенерации на напряжении стока динамического запоминающего устройства с произвольным доступом, имеющего КМОП-структуру

Изобретение относится к электронной технике

Изобретение относится к запоминающей ячейке статического ЗУПВ

Изобретение относится к схемному устройству с некоторым числом электронных схемных компонентов, состояние которых может переводится в исходное состояние
Наверх