Устройство для регистрации ошибок

 

Изобретение относится к области автоматики , вычислительной техники и передачи данных и может быть использовано в отказоустойчивых структурах, использующих резервирование с постоянным замещением , при передаче кодов с повторением и в системах с решающей обратной связью. Целью изобретения является расширение области применения за счет контроля оптимальной формы структурных кодов. Устройство для регистрации ошибок содержит счетчик. 1, блок 2 контроля, триггеры 3 и 4, схему 5 сравнения с константой, элемент 6 задержки, элемент 7 запрета, элементы ИЛИ 8-12. элемент И 13. 2 ил.

COIO3 СОВЕТСКИХ

СОЦИАЛИСТИЧЕСКИХ

РЕСПУБЛИК (51)5 Н 03 M 13/О

ГОСУДАРСТВЕННОЕ ПАТЕНТНОЕ

ВЕДОМСТВО СССР (ГОСПАТЕНТ СССР) ОПИСАНИЕ ИЗОБРЕТЕНИЯ

К АВТОРСКОМУ СВИДЕТЕЛЬСТВУ (21) 4828570/24 (22) 23.05.90 (46) 23.02.93, Бюл, ¹ 7 (72) А. В. Ткаченко, Д, Б, Солнцев и В. И. Ключко (56) Авторское свидетельство СССР

¹ 1203711, кл. Н 03 М 13/00, 1984.

Авторское свидетельство СССР

¹- 1552382, кл, Н 03 M 13/00, 1987.

Авторское свидетельство СССР № 1734213, кл. Н 03 M 13/00, 1990. (54) УСТРОЙСТВО ДЛЯ РЕГИСТРАЦИИ

ОШИБОК, (57) Изобретение относится к области автоматики, вычислительной техники и переда. Й2 „, 1797163 А1 чи данных и может быть использовано в отказоустойчивых структурах, использующих резервирование с постоянным замещением, при передаче кодов с повторением и в системах с решающей обратной связью.

Целью изобретения является расширение области применения за счет контроля оптимальной формы структурных кодов. Устройство для регистрации ошибок содержит счетчик.1, блок 2 контроля, триггеры 3 и 4, схему 5 сравнения с константой, элемент 6 задержки, элемент 7 запрета, элементы

ИЛИ 8-12, элемент И 13. 2 ил.

1797163

Изобретение относится к области автоматики, вычислительной техники и передачи информации и может быть применено в отказоустойчивых структурах, использующих резервирование с постоянным замещением, при передаче кодов с повторением и в системах с решающей обратной связью.

Известно устройство для контроля р-кодов Фибоначчи, содержащее регистр сдвига, блок задержки, счетчик, триггер и элементы НЕ и ИЛИ; устройство содержащее счетчик и элемент И; устройство коррекции кодов, содержащее регистр, группу счетчиков, блок контроля, элементы И и

ИЛИ.

Недостаток этих устройств — ограниченная область применения, не позволяющая контролировать оптимальную форму структурных кодов.

Наиболее близким по технической сущности является устройство для регистрации ошибки, содержащее блок контроля, счетчик, с первого по третий элементы ИЛИ, элемент запрета. триггер, причем выход первого элемента ИЛИ соединен с входом установки в ноль триггера, выход блока контроля соединен с управляющим входом элемента запрета, выход которого соединен с первым входом первого элемента ИЛИ, информационный вход устройства соединен с информационным входом блока контроля, выход которого соединен с первыми входами второго и третьего элементов ИЛИ и с входам установки в единицу триггера, выход которого соединен с .входом разрешения счета счетчика и с вторым входом второго элемента ИЛИ, выход которого является выходом устройства. тактовый вход которого соединен с тактовым входом блока, с входом разрешения записи триггера и со счетным входом счетчика, выход переполнения которого соединен с информационным входом элемента запрет, вход сброса устройства соединен с входом сброса блока контроля, с вторым входом первого элемента ИЛИ и с вторым входом третьего элемента ИЛИ, выход которого соединен с входом сброса счетчика.

Недостаток прототипа — ограниченная область примененйя, не позволяющая контролировать оптимальную форму структурных кодов, Цель изобретения — расширение области применения за счет контроля оптимальной формы структурных кодов.

Сущность изобретения состоит в контроле оптимальной формы структурных кодов с моделированием сигнала ошибки длительностью, равной точности диагностирования, Это обеспечивается введением схемы сравнения с константой для реализации функции -р, второго триггера и элемента И для управления подключением схемы сравнения с константой к информационному входу элемента запрета в зависимости от характера ошибок контролируемого кода, элемента задержки на р тактов для синхронизации моментов подачи сигналов ошибок

"0 обоих типов, четвертого элемента ИЛИ для объединения выхода элемента задержки и второго выхода блока контроля, пятого элемента ИЛИ для объединения выхода второго элемента И и выхода переполнения

15 счетчика.

На фиг. 1 представлена схема устройства для регистрации ошибок; на фиг. 2 — схема схемы сравнения с константой для р=2.

Устройство содержит счетчик 1, блок контроля 2, триггеры 3 и 4, схему сравнения с константой 5, элемент задержки 6, элемент запрета 7, элементы ИЛИ 8-12, элемент И 13, информационный вход 16

25 устройства, тактовый вход 14 устройства, вход сброса 15 устройства, выход 17 устройства, перрый выход 18 и второй выход 19 блока контроля 2.

Информационный вход 16 устройства

30 соединен с информационным входом блока контроля 2, тактовый вход которого соеди. нен с входом разрешения записи триггеров

3 и 4, со счетным входом счетчика 1 и с тактовым входом 14 устройства. Выход эле35 мента запрета 7 соединен с первым входом элемента ИЛИ 9, выход которого соединен с входом установки в ноль триггера 3, вход установки в единицу которого соединен с управляющим входом элемента запрета 7, с

40 первыми входами элементов ИЛИ 10 и 11.

Выход триггера 3 соединен с входом разрешения счета счетчика 1 и с вторым входом элемента ИЛИ 11, выход которого является выходом 17 устройства, вход сброса 15 ко45 торого соединен с входом сброса блока контроля 2, с вторыми входами элементов ИЛИ

9 и 10. Выход элемента ИЛИ 10 соединен с . входом установки в ноль счетчика 1. Выход

18 блока контроля 2 соединен с входом эле50 мента задержки 6, выход которого соединен с первым входом элемента ИЛИ 8 и с входом установки в единицу триггера 4, вход установки в ноль которого соединен с выходом

19 блока контроля и с входом элемента ИЛИ

55 8, выход которого соединен с управляющим входом элемента запрета 7, информационный вход которого соединен с выходом элемента ИЛИ 12 ° первый и второй входы которого соединены соответственно с выходом элемента И 13 и с выходом переполне1797163

И 13, второй вход которого соединен с выходом триггера 4.

Схема сравнения 5 для случая р=2 (см, фиг. 2) содержит элемент запрета 20. ния счетчика 1, выходы разрядов 1...n которого соединены с входами разрядов 1.„п схемы-cpaBHeHva 5 с константой, выход которой соединен с первым входом элемента

Составитель А. Ткаченко

Редактор М. Кузнецова Техред M.Моргентал Корректор С. Патрушева

Заказ 656 Тираж Подписное

ВНИИПИ Государственного комитета по изобретениям и открытиям при ГКНТ СССР

113035, Москва, Ж-35, Раушская.наб., 4/5

Производственно-издательский комбинат "Патент", г. Ужгород, ул.Гагарина, 101

Формула изобретения

Устройство для регистрации ошибок, содержащее счетчик, блок контроля, первый триггер, элемент запрета. с первого по третий элементы ИЛИ, причем информационный вход устройства соединен с информационным входом блока контроля, тактовый вход которого соединен с входом разрешения записи первого триггера, со счетным входом счетчика и с тактовым входом устройства, выход элемента запрета соединен с первым входом первого элемента ИЛИ, выход которого соединен с входом установки в "0" первого триггера, вход установки в "1" которого соединен с управляющим входом элемента запрета, с первыми входами второго и третьего элементов ИЛИ, выход первого триггера соединен с входом разрешения счета счетчика и с вторым входом третьего элемента ИЛИ, выход которого является выходом устройства, вход сброса которого соединен с входом сброса блока контроля, с вторыми входами первого и второго элементов ИЛИ, выход второго элемента ИЛИ соединен с входом установки в "0" счетчика, о т л и ч а ю щ е е с я тем, что, с целью расширения области применения путем обеспечения контроля оптимальной формы структурных кодов, оно содержит элемент. задержки, четвертый и пятый элементы ИЛИ, схему сравнения с константой, элемент И и второй триггер, причем первый выход блока контроля соединен с входом элемента задержки, выход которого соединен с первым входом четвертого элемента

ИЛИ и с входом установки в "1" второго триггера, вход установки в "0" которого соединен с вторым выходом блока контроля и с вторым входом четвертого элемента ИЛИ, выход которого соединен с управляющим входом элемента запрета, информационный вход которого соединен с выходом пятого элемента ИЛИ, первый и второй входы которого соединены соответственно с выходом элемента И и с выходом переполнения счетчика, выходы разрядов которого соединены с входами разрядов входа схемы сравнения с константой, выход которой соединен с первым входом элемента И, второй вход которого соединен с выходом второго триггера, вход разрешения записи которого соединен с тактовым входом устройства.

Устройство для регистрации ошибок Устройство для регистрации ошибок Устройство для регистрации ошибок 

 

Похожие патенты:

Изобретение относится к автоматике, вычислительной технике и предназначено для построения отказоустойчивых систем, Целью изобретения является расширение области применения за счет коррекции и декодирования Т-символьного кода

Изобретение относится к автоматике и вычислительной технике и предназначено для построения отказоустойчивых систем

Изобретение относится к технике связи, в частности, к технике передачи сигналов с использованием кодов вида ЗВ4В, и может использоваться при разработке цифровых систем передачи информации по электрическим и оптическим кабелям, Целью изобретения является повышение помехоустойчивости за счет минимизации коэффициента размножения ошибок

Изобретение относится к вычислительной технике, а точнее - к области передачи информации, и может быть использовано

Изобретение относится к области вычислительной техники и передачи данных и предназначено для помехоустойчивого кодирования цифровой информации, например , для защиты от ошибок устройств со страничной организацией данных

Изобретение относится к технике передачи данных

Изобретение относится к автоматике и технике связи

Изобретение относится к вычислительной технике и может быть использовано в устройствах запоминания и обмена информацией ЭВМ, в системах передачи данных Цель изобретения - упрощение устройства Устройство имеет вход 1 информации, вход 2 выбора режима работы, вход 3 синхронизации , элементы ИЛИ 18, 23, счетчики 19, 21, дешифраторы 20, 22, вход 24 начальной установки, корректоры 4 каналов Каждый корректор имеет вход 5 выбора режима работы , вход 6 информации, вход 7 синхронизации , входы 8, 9 управления, элементы И 10-12, 16, оегистр 13, блок 14 памяти, элемент 15 задержки, выход 17

Изобретение относится к вычислительной технике, в частности к выполнению операций в полях Галуа, например, в устройствах декодирования кодов Рида-Соломона

Изобретение относится к вычислительной технике и технике связи

Изобретение относится к области передачи сообщений и может быть использовано в системах телеизмерения, телеуправления, связи и в вычислительной технике

Изобретение относится к технике связи и может использоваться в аппаратуре передачи данных для осуществления помехоустойчивого кодирования информации каскадным кодом

Изобретение относится к технике связи и вычислительной технике и может быть использовано в системах передачи дискретной информации по каналам низкого качества

Изобретение относится к исправлению речевых данных в радиосистеме, в частности к способу повышения качества имеющих ошибки данных речевых кадров данных в сотовой телефонной системе многостанционного доступа с временным разделением каналов
Наверх