Переключающее устройство с каскодной схемой

Изобретение относится к области электронной схемотехники, в частности к переключающему устройству. Достигаемый технический результат - ограничение скорости изменения напряжения на переключателях или задание определенного уровня этого напряжения. Переключающее устройство для переключения тока между первым выводом (1) и вторым выводом (2) содержит каскодную схему с последовательным включением первого полупроводникового переключателя (М) и второго полупроводникового переключателя (J), оба полупроводниковых переключателя (М, J) соединены друг с другом через общую точку (13), при этом управление первым полупроводниковым переключателем (М) производится посредством первого управляющего входа в соответствии с напряжением между первым управляющим входом и первым выводом (1), а управление вторым полупроводниковым переключателем (J) производится посредством второго управляющего входа (4) в соответствии с напряжением между вторым управляющим входом (4) и общей точкой (13), а между вторым выводом (2) и по меньшей мере одним из управляющих входов подключена управляющая схема, оснащенная емкостью (С), выполненной с возможностью предварительной установки ее величины. 12 з.п. ф-лы. 7 ил.

 

Изобретение относится к области электронной схемотехники, в частности к переключающему устройству с каскодной схемой по ограничительной части п.1 формулы изобретения.

УРОВЕНЬ ТЕХНИКИ

Электронные устройства для быстрого переключения электрических токов при высоких рабочих напряжениях, в частности при незначительных потерях на диэлектрическую проводимость, реализованы в соответствии с патентными документами DE 19610135 С1 или US 6157049. В этом случае электронное устройство основано на специальном соединении полевого МОП-транзистора (МОП-транзистора) М и полевого транзистора с управляющим p-n-переходом (ПТУП) J, которое показано на Фиг.1, управление обоими переключателями, расположенными между первым выводом 1 и вторым выводом 2, производится через вывод затвора 3 МОП-транзистора М.

Описание уровня техники, а затем и описание изобретения, приведены ниже на примере полумостовой схемы с индуктивной нагрузкой, как показано на Фиг.2. Полумостовая схема с силовыми электронными переключателями М, J, M1, J1 и индуктивной нагрузкой L, подключенной между третьим выводом 5 и вторым выводом 2, имеет типовое устройство, встречающееся во многих силовых электронных системах. Нижняя каскодная схема между первым выводом 1 и вторым выводом 2 образована нижним МОП-транзистором М и нижним ПТУП J. Верхняя каскодная схема между вторым выводом 2 и третьим выводом 5 образована верхним МОП-транзистором M1 и ПТУП J1. При этом третий вывод 5 расположен, например, в точке с напряжением промежуточной цепи, первый вывод 1 - в противоположной точке с напряжением промежуточной цепи или в нулевой точке многофазной системы. В этом случае вместо верхней каскодной схемы возможно применение диода с катодной связью на третьем выводе 5.

Если каскодная схема включена, то есть проводит ток, то независящий от нагрузки, подводимый к катушке индуктивности L ток течет от второго вывода 2 к первому выводу 1. При выключении нижнего МОП-транзистора М к последовательно включенному нижнему ПТУП J приложено отрицательное напряжение отсечки, запирающее нижний ПТУП J. При этом происходит переключение тока с нижней каскодной схемы на верхнюю каскодную схему. После этого ток течет через катушку индуктивности L и от второго вывода 2 через внутренние диоды верхнего МОП-транзистора M1 и верхнего ПТУП J1 к третьему выводу 5. На чертежах внутренние диоды включены встречно-параллельно соответствующему переключателю. Таким образом, они действуют как встречно включенные гасящие диоды.

Из-за паразитных емкостей переключателей, возникающих вследствие конструкции этих переключателей, время переноса заряда или время создания для переключателя запирающего напряжения зависит от тока. При большем токе через катушку индуктивности L быстрее происходит переключение, что приводит к более быстрому образованию запирающего напряжения на соответствующем переключателе. Это ведет к возникновению очень больших значений изменения напряжения (du/dt), которые сильно влияют на характеристику электромагнитной совместимости (ЭМС).

Очень большое значение du/dt при включении специального соединения МОП-транзистора и ПТУП, возникающее, в частности, когда нижней каскодной схемой произведено переключение тока верхних гасящих диодов, не зависит от рабочего тока. Однако не исключена вероятность сильного влияния получающихся при включении очень крутых фронтов импульсов напряжения на ЭМС.

Поэтому в различных случаях применения необходимо управлять скоростью переключения как при включении, так и при выключении и, следовательно, обеспечивать способ управления фронтами импульсов напряжения независимо от рабочего тока, с целью снижения или устранения наведенных помех. Поэтому в известных способах для отдельных дискретных транзисторов, помимо других изменений, внесены измененения в схему управления затвором, в результате чего обеспечено достаточно эффективное управление переключением - как при включении, так и при выключении транзисторов.

Другой известный пример использования отдельного МОП-транзистора для оказания воздействия на управляемость du/dt состоит в том, что за счет увеличения соответствующей емкости затвор - сток, обеспечено продление эффекта Миллера, ограничивающего ток затвора. Благодаря дополнительной емкости затвор - сток увеличены отрицательная обратная связь от стока к затвору и, в частности, продолжительность включения и выключения. Соотвественно, этот случай характеризуется уменьшением значений du/dt.

Однако в специальных соединениях МОП-транзистора М и ПТУП J известные способы, в частности, изменение схемы управления затвором, неприменимы, так как они приводят лишь к изменению характеристики МОП-транзистора, а не характеристики ПТУП, на который подано высокое рабочее напряжение.

КРАТКОЕ ИЗЛОЖЕНИЕ СУЩНОСТИ ИЗОБРЕТЕНИЯ

В связи с вышеизложенным, цель изобретения заключается в обеспечении такого переключающего устройства и такого способа управления характеристикой du/dt вышеназванного типа, которые предусматривают устранение вышеназванных недостатков. В частности, цель изобретения заключается в ограничении скорости изменения напряжения на переключателях или в задании определенного уровня этого напряжения, не оказывающего негативное влияние на другие важные свойства переключающего устройства.

Эта задача решена благодаря переключающему устройству с последовательным включением МОП-транзистора и ПТУП с признаками по п.1 формулы изобретения.

Итак, переключающее устройство для переключения тока между первым выводом и вторым выводом содержит каскодную схему с последовательным включением первого полупроводникового переключателя и второго полупроводникового переключателя, причем оба полупроводниковых переключателя соединены друг с другом через общую точку, и

- управление первым полупроводниковым переключателем производится при помощи первого управляющего входа в соответствии с напряжением между первым управляющим входом и первым выводом, и

- управление вторым полупроводниковым переключателем производится при помощи второго управляющего входа в соответствии с напряжением между вторым управляющим входом и общей точкой.

При этом между вторым выводом и по меньшей мере одним из управляющих входов включена управляющая схема, оснащенная емкостью, выполненной с возможностью предварительной установки ее величины.

Благодаря этой емкости, включеной параллельно внутренней емкости переключателя сток - затвор, увеличено значение емкости сток - затвор, при этом предпочтительно с помощью демпфирующего сопротивления производится гашение возникающих колебаний с одновременным ограничением зарядного/разрядного тока для емкости. Таким образом, в общем, управляющий выключатель предпочтительно представляет собой RC-звено.

Чем большее значение выбрано для емкости, тем сильнее отрицательная обратная связь на управляющем входе и тем сильнее эффект Миллера, приводящий к уменьшению скорости включения или выключения и, таким образом, уменьшению крутизны характеристики изменений напряжения до незначительных значений.

В предпочтительном варианте осуществления изобретения первый полупроводниковый переключатель представляет собой полевой транзистор с изолированным затвором (ПТИЗ), в частности МОП-транзистор, второйполупроводниковый переключатель представляет собой ПТУП. С целью упрощения ниже речь будет идти только либо о МОП-транзисторе, либо соответственно о ПТУП, причем сказанное, в общем, относится и к первому и ко второму полупроводниковым переключателям, взаимодействующим в каскодной схеме. В данной заявке под понятием «МОП-транзистор» также имеются ввиду полупроводниковые элементы, подпадающие под общее обозначение МДП-транзистор, то есть «полевой транзистор со структурой металл - диэлектрик - полупроводник», или элементы, включенные в расширенное понятие ПТИЗ.

В еще одном предпочтительном варианте осуществления изобретения между вторым управляющим входом и первым выводом включена резистивная схема. Эта схема предназначена для замедления процесса заряда внутренней емкости между управляющим входом и выводом второго полупроводникового переключателя, соединенным со вторым выводом.

Резистивная схема, например отдельный добавочный резистор, представляет собой сопротивление для ПТУП во включенном состоянии. В частности вместе с емкостью затвор - исток ПТУП это сопротивление образует дополнительное RC-звено, и с его помощью замедляет процесс заряда или разряда емкости затвор - исток ПТУП до напряжения отсечки или, соответственно, до напряжения включения 0 вольт.

Кроме того, ток заряда или разряда емкости управляющей схемы ограничен благодаря добавочному резистору, причем также следует учитывать демпфирующее сопротивление. Вследствие тока заряда или разряда емкости на добавочном резисторе в течение короткого времени действует напряжение, повышающее, или, соответственно, понижающее потенциал четвертого вывода или второго управляющего входа на выводе затвора ПТУП и, следовательно, оказывающее противодействие выключению или, соответственно, включению ПТУП.

В еще одном варианте осуществления изобретения перед выводом затвора ПТУП, то есть между выводом затвора и четвертым выводом, включен последовательно дополнительный ограничительный резистор, чтобы, таким образом, обеспечить оптимальное управление ПТУП и, в частности, индивидуальное задание скорости переключения.

В другом предпочтительном варианте изобретения предусмотрено независимое друг от друга задание характеристик переключения при включении и выключении с обеспечением разных или синхронизированных значений du/dt посредством включения дополнительной цепи между четвертым и первым выводом. Для этой цепи, содержащей диоды и различные демпфирующие резисторы, предусмотрена возможность рассчета и оптимизации отдельно для включения или выключения ПТУП.

В частности, управляющая схема из RC-звена между четвертым и вторым выводом представляет собой либо параллельное включение либо параллельное включение с адаптируемыми демпфирующими резисторами для включения или выключения, или параллельное включение с возможностью индивидуальной адаптации как демпфирующих резисторов, так и емкостей в соответствии с характеристиками включения или выключения.

В еще одном предпочтительном варианте осуществления изобретения между третьим выводом или первым управляющим входом и вторым выводом установлена емкость. В этом случае первый управляющий вход тождественен выводу затвора МОП-транзистора. В результате, отрицательная обратная связь второго вывода воздействует на вывод затвора МОП-транзистора и, из-за необходимости в дополнительных носителях заряда, не обеспеченных схемой управления затвором, происходит усиление эффекта Миллера с удлинением горизонтального участка характеристики или «плато Миллера» и снижение, таким образом, скорости переключения как при включении, так и при выключении.

В частности, предусмотрено также включение емкости между вторым и третьим выводом перед неинвертирующей усилительной схемой, и в этом случае усилительная схема соединена с третьим выводом.

Остальные предпочтительные варианты осуществления изобретения следуют из зависимых пунктов формулы изобретения.

КРАТКОЕ ОПИСАНИЕ ЧЕРТЕЖЕЙ

Далее предмет изобретения подробно пояснен на основе примеров предпочтительных исполнений изобретения, которые представлены в следующих условных изображениях на приложенных чертежах.

Фиг.1. Схема последовательного включения МОП-транзистора и полевого транзистора с p-n-переходом в соответствии с известным уровнем техники;

Фиг.2. Пример использования показанной на Фиг.1 схемы в соответствии с известным уровнем техники;

Фиг.3. Первый вариант осуществления изобретения;

Фиг.4. Второй вариант осуществления изобретения;

Фиг.5. Третий вариант осуществления изобретения с разными вариантами управляющей схемы;

Фиг.6. Четвертый вариант осуществления изобретения;

Фиг.7. Пятый вариант осуществления изобретения.

В основном, одинаковые детали на чертежах указаны одними и теми же ссылочными обозначениями.

ПУТИ ОСУЩЕСТВЛЕНИЯ ИЗОБРЕТЕНИЯ

На Фиг.3 показан первый вариант осуществления изобретения: отдельное переключающее устройство, например, часть более широкого переключающего устройства, в частности, инвертора, содержит каскодную схему, содержащую первый и второй полупроводниковый переключатель. В этом и в следующих примерах речь идет о переключателях на основе ПТУП и МОП-транзистора, а на чертежах показаны полупроводниковые элементы с каналом n-типа. Однако это не исключает вариантов осуществления изобретения аналогичным образом на элементах с каналом p-типа и обратной полярностью, а также с биполярными транзисторами.

Предусмотрена возможность увеличения числа переключающих устройств, показанных на Фиг.3 и Фиг 4-7, до требуемого количества, с использованием их в одном или нескольких плечах моста в соответствии с конфигурацией, изображенной на Фиг.2.

Итак, с одной стороны, переключающее устройство согласно изобретению имеет два полупроводниковых переключателя, которые в показанных вариантах осуществления изобретения представляют собой ПТУП J и МОП-транзистор М (или ПТИЗ), включенные по каскодной схеме. В частности, МОП-транзистор М в качестве первого полупроводникового переключателя включен между первым выводом 1 и общим выводом 13, а ПТУП J в качестве второго полупроводникового переключателя включен между общим выводом 13 и вторым выводом 2. Управление МОП-транзистором производится через вывод 3 его затвора, используемый в качестве первого управляющего входа 3. Управление ПТУП J производится через вывод его затвора. В каскодной схеме, соответствующей существующему уровню техники, вывод затвора ПТУП J соединен непосредственно с первым выводом, и управление ПТУП J производится в соответствии с напряжением затвор - исток.

В одном из вариантов осуществления изобретения между вторым управляющим входом 4 и вторым выводом 2 включена управляющая схема 12, содержащая емкость С, выполненную с возможностью предварительной установки ее величины. Второй управляющий вход 4 соединен либо непосредственно с выводом затвора ПТУП J, то есть, с точки зрения электроники, с выводом затвора, как показано на Фиг.3, либо, через ограничительный резистор Rg, выполненный с возможностью предварительной установки его величины, с ПТУП J, как показано на Фиг.4.

Управляющая схема 12 в первом варианте согласно Фиг.3 и 4 содержит последовательно включенные емкость С и демпфирующий резистор RSt. Дополнительно к управляющей схеме между вторым управляющим входом 4 и первым выводом 1 предусмотрено включение резистивной схемы 7. Из объединения резистивной схемы 7 и управляющей схемы 12 образована схема 6 для второго управляющего выхода 4. Схема 6 обеспечивает управляемое воздействие на значения времени переключения каскодной схемы. Это происходит следующим образом.

- Емкость С служит для увеличения емкости Миллера для ПТУП J и, соответственно, всей каскодной схемы.

- Демпфирующий резистор RSt обеспечивает предотвращение колебаний, возникающих за счет емкости С.

- Резистивная схема 7, как вариант, содержащая добавочный резистор R, обеспечивает замедление процесса заряда внутренней емкости между затвором и стоком ПТУП J.

- Последовательный резистор Rg, имеющийся в некоторых вариантах исполнения, вызывает замедление реакции запирания или включения ПТУП J, кроме того, вместе с добавочным резистором R он служит для увеличения времени заряда и, соответственно, разряда внутренней емкости между затвором и истоком ПТУП J.

Вследствие сравнительно небольшого запирающего напряжения на первом полупроводниковом переключателе влияние на время переключения каскодной схемы последовательно включенного резистора Rg по сравнению с влиянием добавочного резистора R относительно невелико. Несмотря на это предпочтительно осуществлять целенаправленный выбор последовательного резистора Rg для регулировки времени переключения. Однако, в целях ограничения тепловой нагрузки между истоком и затвором ПТУП в лавинном режиме паразитного диода между истоком и затвором, следует соблюдать осторожность, во избежание слишком большого значения общего сопротивления в результате последовательного включения добавочного резистора R и резистора Rg. Поэтому, независимо от скорости переключения и рабочего напряжения, значение последовательного сопротивления Rg по сравнению с добавочным резистором R необходимо выбирать сравнительно небольшое, лежащее в диапазоне низких значений сопротивлений.

В частности, на скорость переключения оказывают воздействие при помощи емкости С управляющей схемы или добавочного резистора R. Сочетание обоих параметров следует выбирать, в частности, с учетом геометрических ограничительных условий и вышеописанного ограничения допустимого значения добавочного резистора R с точки зрения тепловыделения. Остальные параметры являются вторичными, их выбор определен токоограничительными условиями или разрядом емкостей.

Ниже приведен пример выбора управляющих схем и резистивной схемы для обеспечения требуемой скорости переключения каскодной схемы согласно Фиг.3. При напряжении промежуточной цепи 400 В и коммутационном токе 4 А влияние на отношение du/dt осуществлено следующим образом. В случае параметров С=100 пФ и RSt=100 Ом для управляющей схемы 12 и сопротивления R=47 Ом для резистивной схемы 7 скорость изменений напряжения du/dt составляет 3,8 кВ/мкс вместо 32 кВ/мкс без этой схемы.

На Фиг.5 показан третий вариант осуществления изобретения с различными вариантами управляющей схемы 8, 9, 10, 12 и еще одним вариантом резистивной схемы 7. Показанный на чертеже вариант резистивной схемы 7 содержит диоды выбора: Don, Doff, обеспечивающие возможность выбора дополнительных резисторов Ron, Roff с разным значением сопротивления в соответствии с направлением тока через резистивную схему 7. Благодаря этому один добавочный резистор Ron задействован при включении, а другой добавочный резистор Roff - при выключении. Другими вариантами 8, 9, 10 управляющей схемы являются:

- второй вариант 8 с параллельным включением емкости С и демпфирующего резистора RSt;

- третий вариант 9 с емкостью С, включенной последовательно с двумя параллельными демпфирующими резисторами RSt, с возможностью выбора каждого из них в соответствии с направлением тока при помощи встречно включенных диодов D, и предпочтительно имеющими разные значения сопротивления;

- четвертый вариант 10 с двумя параллельными ветвями, с возможностью выбора каждой из них в соответствии с направлением тока посредством встречно включенных диодов D, причем каждая из этих ветвей содержит демпфирующий резистор RSt, включенный последовательно с параллельным включением емкости С и еще одного демпфирующего резистора RSt'. При этом варианте, как и в третьем варианте, предусмотрена возможность раздельного задания времени переключения и крутизны изменения напряжения для процесса включения и выключения, с возможностью раздельного выбора емкости С для включения и выключения. Дополнительные демпфирующие резисторы RSt' также предназначены для разряда емкостей С, так как в этой схеме разряд через диоды D возможен не в каждом случае.

На Фиг.6 показан четвертый вариант осуществления изобретения, в котором управляющая схема 11 включена между вторым выводом 2 и первым управляющим входом 3 первого полупроводникового переключателя, то есть МОП-транзистора М или ПТИЗ, причем первый управляющий вход 3 тождественен выводу затвора МОП-транзистора.

В этом варианте изобретения выходное сопротивление схемы, выдающей управляющий сигнал на управляющем входе 3, вместе с управляющей схемой 11 и емкостью затвор - исток МОП-транзистора в каждом случае образует RC-звено. Оба этих возникающих RC-звена обеспечивают управляемое воздействие на значения времени переключения каскодной схемы. Это происходит следующим образом.

- За счет выходного сопротивления происходит увеличение постоянных времени обоих RC-звеньев.

- RC-звено вместе с паразитной емкостью МОП-транзистора оказывает воздействие на характеристику МОП-транзистора при включении или выключении, причем паразитная емкость обусловлена конструкцией транзистора. Чем больше выходное сопротивление, тем больше постоянная времени заряда или разряда емкости по закону τ=RC. В специальной каскодной схеме последовательный резистор большего сопротивления вызывает большую задержку до момента полного запуска процесса переключения.

- RC-звено вместе с управляющей схемой 11 и последовательным резистором оказывает воздействие на скорость переключения каскодной схемы после начала процесса переключения. Предусмотрена возможность оптимизации RC-звена в соответствии с использованием переключающего устройства и для обеспечения требуемой скорости переключения. Благодаря выходному сопротивлению ограничен ток, который требуется из-за отрицательной обратной связи через емкость Миллера.

На Фиг.7 показан пятый вариант осуществления изобретения, в котором управляющая схема 11 включена между вторым выводом 2 и первым управляющим входом 3' нижнего полупроводникового переключателя, то есть МОП-транзистора М или ПТИЗ, причем в этом случае для управления выводом затвора МОП-транзистора М первый управляющий вход 3' соединен с неинвертирующим входом усилителя-формирователя V.

В вариантах осуществления изобретения согласно Фиг.6 и 7 вследствие обратной связи на первом управляющем входе также возникает эффект Миллера, а вместе с тем и требуемая задержка, с возможностью задания ее значения, процессов переключения каскодной схемы. В показанном на чертеже примере управляющая схема 11 представляет собой отдельную емкость С, но применимы также и другие варианты 8, 9, 10 управляющей схемы, например, вариант, изображенный на Фиг.5, обеспечивающие регулировку демпфирования и оказывающие независимо друг от друга воздействие на процессы включения и выключения.

Разумеется, во всех случаях упоминания в тексте соединения двух элементов имеется в виду электрическое соединение этих элементов.

1. Переключающее устройство для переключения тока между первым выводом (1) и вторым выводом (2), содержащее каскодную схему с последовательным включением первого полупроводникового переключателя (М) и второго полупроводникового переключателя (J), причем оба этих полупроводниковых переключателя (М, J) соединены друг с другом через общую точку (13), при этом управление первым полупроводниковым переключателем (М) производится посредством первого управляющего входа (3, 3′) в соответствии с напряжением между первым управляющим входом (3, 3′) и первым выводом (1), а управление вторым полупроводниковым переключателем (J) производится посредством второго управляющего входа (4) в соответствии с напряжением между вторым управляющим входом (4) и общей точкой (13), отличающееся тем, что между вторым выводом (2) и по меньшей мере одним из управляющих входов (3, 3′, 4) подключена управляющая схема (8, 9, 10, 11, 12), оснащенная емкостью (С), выполненной с возможностью предварительной установки ее величины.

2. Устройство по п.1, отличающееся тем, что управляющая схема (8, 9, 10, 12) подключена между вторым выводом (2) и вторым управляющим входом (4).

3. Устройство по п.1 или 2, отличающееся тем, что второй управляющий вход (4) тождественен выводу затвора или выводу базы второго полупроводникового переключателя (J) или второй управляющий вход (4) через последовательный резистор (Rg), выполненный с возможностью предварительной установки его величины, соединен с выводом затвора или выводом базы второго полупроводникового переключателя (J).

4. Устройство по п.1, отличающееся тем, что управляющая схема (11) подключена между вторым выводом (2) и первым управляющим входом (3, 3′).

5. Устройство по п.4, отличающееся тем, что первый управляющий вход (3, 3′) тождественен выводу (3) затвора или выводу базы первого полупроводникового переключателя (М) или тождественен неинвертирующему входу (3′) усилителя-формирователя (V) для управления выводом (3) затвора или выводом базы первого полупроводникового переключателя (М).

6. Устройство по любому из пп.1, 2, 4, 5, отличающееся тем, что управляющая схема (8, 9, 10, 11, 12) содержит емкость (С), включенную последовательно с демпфирующим резистором (RSt) или параллельно демпфирующему резистору (RSt).

7. Устройство по любому из пп.1, 2, 4, 5, отличающееся тем, что управляющая схема (8, 9, 10, 11, 12) имеет две параллельные ветви с емкостями (С) и/или демпфирующими резисторами (RSt), причем обе ветви имеют встречно включенные диоды (D), так что в зависимости от полярности напряжения на управляющей схеме ток течет по одной или другой из этих двух ветвей.

8. Устройство по любому из пп.1, 2, 4, 5, отличающееся тем, что между вторым управляющим входом (4) и первым выводом (1) установлена резистивная схема (7).

9. Устройство по п.8, отличающееся тем, что резистивная схема (7) имеет отдельный резистор в качестве добавочного резистора (R).

10. Устройство по п.8, отличающееся тем, что резистивная схема (7) содержит параллельное включение, в каждом случае состоящее из последовательного включения диода (DON, DOFF) выбора и дополнительного добавочного резистора (RON, ROFF), причем оба диода включены встречно-параллельно друг другу.

11. Устройство по любому из пп.1, 2, 4, 5, 9, 10, отличающееся тем, что первый полупроводниковый переключатель (М) представляет собой ПТИЗ (полевой транзистор с изолированным затвором), в частности МОП-транзистор.

12. Устройство по любому из пп.1, 2, 4, 5, 9, 10, отличающееся тем, что второй полупроводниковый переключатель (J) представляет собой ПТУП (полевой транзистор с управляющим переходом).

13. Устройство по любому из пп.1, 2, 4, 5, 9, 10, отличающееся тем, что управляющая схема (8, 9, 10, 11, 12) и дополнительные элементы (7) схемы (6) параметризированы таким образом, что при включении и/или выключении управляющей схемы скорость изменения напряжения на переключающем устройстве по меньшей мере в два, пять или десять раз меньше по сравнению с переключающим устройством без схемы (6).



 

Похожие патенты:

Изобретение относится к схеме возбуждения емкостной нагрузки, которая возбуждает емкостную нагрузку на основании входного напряжения, и к устройству отображения, включающему в себя схему возбуждения емкостной нагрузки.

Изобретение относится к электронной технике, в частности к импульсной технике, и может быть использовано в модуляторах импульсных передатчиков РЛС. .

Изобретение относится к импульсной технике и может быть использовано для коммутации высоких напряжений, например, во вторичных источниках электропитания. .

Изобретение относится к коммутации силовых электрических сигналов, например в устройствах автоматики или преобразовательной техники. .

Изобретение относится к импульсной технике и может быть использовано в качестве бесконтактной защиты вторичных источников электропитания. .

Изобретение относится к коммутационной технике. .

Изобретение относится к импульсной технике, а именно к устройствам коммутации сильноточных электрических сигналов, и может быть использовано в устройствах электропривода и преобразователях энергии постоянного напряжения.

Изобретение относится к переключающимся схемам. Технический результат заключается в уменьшении нагрузки на схему формирователя сигналов управления затвором. Переключающая схема включает в себя: первый переключающий элемент; резистор, вставленный между управляющим электродом первого переключающего элемента и схемой управления, которая выполняет управление переключением для первого переключающего элемента; и первый конденсатор и второй переключающий элемент, подключенные между управляющим электродом первого переключающего элемента и электродом на стороне с низким потенциалом первого переключающего элемента. Электрод на стороне с высоким потенциалом второго переключающего элемента подключен к управляющему электроду первого переключающего элемента. Электрод на стороне с низким потенциалом второго переключающего элемента подключен к одному электроду первого конденсатора. Другой электрод первого конденсатора подключен к электроду на стороне с низким потенциалом первого переключающего элемента. Управляющий электрод второго переключающего элемента подключен к электроду резистора, подключенного к схеме управления. 2 н. и 8 з.п. ф-лы, 16 ил.

Использование: для соединения/отсоединения электрооборудования. Сущность изобретения заключается в том, что переключающее устройство содержит схему изоляции и схема управления переключением выполнена с возможностью включать двунаправленный полупроводниковый переключатель (M1, M2) в ответ на появление напряжения питания, поданного через схему источника напряжения смещения, полученного из энергосети, или по меньшей мере одного управляющего сигнала, поданного через схему изоляции; при этом упомянутая схема управления переключением содержит схему защелки, и упомянутая схема изоляции содержит сигнальный преобразователь или оптронную пару для подачи упомянутого по меньшей мере одного управляющего сигнала схеме обработки сигналов для формирования команд управления, которые будут поданы упомянутой схеме защелки. Технический результат: обеспечение возможности создания двунаправленного полупроводникового переключателя (M1, M2) с чрезвычайно низким потреблением энергии управления и цепью компенсационной обратной связи, которая дает возможность надежного запуска работы переключателя и главного устройства после неограниченных по продолжительности перерывов в подаче питания от электрической сети. 8 з.п. ф-лы, 5 ил.

Устройство энергоснабжения для нагрузки (1) имеет источник (2) постоянного напряжения, некоторое число ступеней (3) переключения и управляющее устройство (4). Ступени (3) переключения соединены с источником (2) постоянного напряжения, нагрузкой (1) и управляющим устройством (4), так что нагрузка (1) является подключаемой на основе соответствующего управления ступенями (3) переключения посредством управляющего устройства (4) к источнику (2) постоянного напряжения. Ступени (3) переключения содержат соответственно полевой транзистор (5) и некоторое число безынерционных диодов (9, 9'), включенных встречно-параллельно соответствующему полевому транзистору (5). Полевые транзисторы (5) имеют предельную частоту (fG), до которой они максимально могут эксплуатироваться. Каждый безынерционный диод (9, 9') имеет время (Т) восстановления. Для каждой ступени (3) переключения времена (Т) восстановления всех безынерционных диодов (9, 9'), включенных встречно-параллельно соответствующему полевому транзистору (5), приблизительно корреспондируются с обратной величиной предельной частоты (fG) соответствующего полевого транзистора (5). Управляющее устройство (4) управляет ступенями (3) переключения, по меньшей мере временами, таким образом, что на основе неточного согласования мощность отражается назад в ступени (3) переключения. Технический результат - возможность эксплуатации вблизи предельной частоты. 11 з.п. ф-лы, 6 ил.

Изобретение относится к области электротехники и может быть использовано в устройстве преобразования мощности, переключающем устройстве, устройстве возбуждения двигателя, нагнетателе воздуха, компрессоре, кондиционере воздуха, холодильнике и морозильном аппарате. Задачей настоящего изобретения является обеспечение переключающего устройства в устройстве преобразования мощности, которое расположено между источником питания и нагрузкой, причем устройство преобразования мощности включает в себя шунтирующее сопротивление и переключающий элемент и способно к выполнению стабильного управления переключающим устройством. Переключающее устройство включает в себя переключающий элемент (21a), который включает в себя вывод затвора, схему (51a) возбуждения затвора, которая подает напряжение Vcc возбуждения на вывод затвора переключающего элемента (21a), и блок (8) управления, который генерирует сигнал возбуждения для подачи на схему (51a) возбуждения затвора, и причем значение, получаемое вычитанием порогового напряжения Vth переключающего элемента (21a) из напряжения Vcc возбуждения для подачи на вывод затвора переключающего элемента (21a), больше, чем произведение значения Rsh+Rdc сопротивления от эмиттера переключающего элемента (21a) до отрицательного электрода схемы (51a) возбуждения затвора и максимального значения Ipeak тока, который протекает через переключающий элемент (21a). 31 н. и 13 з.п. ф-лы, 10 ил.

Изобретение относится к устройствам управления и защиты силовых ключей, используемых для преобразования энергии в инверторах напряжения и тока. Технический результат заключается в повышении устойчивости к перегрузкам по току и помехам в цепях управления. Устройство управления и защиты силового ключа содержит: дискретный импульсный вход, логический элемент «НЕ», логический элемент «ИЛИ» на два входа, логический элемент «И» на два входа, RS-триггер, первый и второй одновибраторы формируют импульсы заданной длительности по фронту импульса на входе каждого из одновибраторов, импульс положительной полярности с фиксированной длительностью появляется на прямом выходе одновибратора, а импульс отрицательной полярности с той же длительностью появляется на инверсном выходе одновибратора, логический элемент «И» на три входа. Линия задержки по входу соединена с выходом логического элемента «И» на три входа, по выходу соединена с выходом устройства и предназначена для блокирования импульсов с длительностями, меньшими заданного времени, компаратор положительным входом соединен с аналоговым токоизмерительным входом устройства, отрицательным входом соединен с источником опорного напряжения, выходом соединен со вторым входом логического элемента «ИЛИ» на два входа и предназначен для ограничения тока силового ключа. 7 ил.
Наверх