Выравнивающий слой

Предложено электрическое и/или оптическое устройство, содержащее непланаризованную пластиковую подложку, сформированный на данной подложке электрически и/или оптически функциональный слой, выравнивающий слой, сформированный поверх функционального слоя, и по меньшей мере первый проводящий слой и полупроводниковый слой, сформированные поверх выравнивающего слоя. При этом первый проводящий слой образует по меньшей мере контур электродов истока и стока для одного или более транзисторных устройств, а полупроводниковый слой образует полупроводниковые каналы для указанных одного или более транзисторных устройств, причем электрически и/или оптически функциональный слой содержит второй проводящий слой, образующий затворные электроды для каждого из транзисторных устройств. 4 н. и 18 з.п. ф-лы, 2 ил.

 

Уровень техники

Выравнивающие слои применяют при изготовлении электронных устройств для подготовки невыровненных (непланаризованных) поверхностей (таких, например, как поверхность пластиковой подложки или подложки из металлической фольги) к формированию в устройстве функционального слоя, такого как структурированный проводящий слой, задающий электрический контур данного устройства.

Шероховатость поверхности пластиковых подложек, а также подложек из металлической фольги рассматривалась как делающая такие подложки непригодными для непосредственного нанесения какого-либо функционального слоя электронного устройства. Обычный подход в этом случае состоит в выравнивании (планаризации) поверхности непланаризованной подложки до формирования такого функционального слоя.

Раскрытие изобретения

Авторами настоящего изобретения была поставлена задача создать функциональные слои, которые можно было бы расположить между выравнивающим слоем и непланаризованной подложкой, для планаризации которой предназначен выравнивающий слой.

Согласно изобретению предлагается устройство, содержащее подложку, выравнивающий слой, функция которого заключается в планаризации подложки, по меньшей мере первый проводящий слой и полупроводниковый слой, сформированные поверх выравнивающего слоя, а также, дополнительно, функциональный слой, расположенный между подложкой и выравнивающим слоем. Для одного или более транзисторных устройств первый проводящий слой образует по меньшей мере контур электродов истока и стока, а полупроводниковый слой - полупроводниковые каналы.

Предлагается также устройство, содержащее непланаризованную пластиковую подложку, сформированный на ней электрически или оптически функциональный слой, выравнивающий слой, сформированный поверх функционального слоя, а также по меньшей мере первый проводящий слой и полупроводниковый слой, сформированные поверх выравнивающего слоя. Для одного или более транзисторных устройств первый проводящий слой образует по меньшей мере контур электродов истока и стока, а полупроводниковый слой - полупроводниковые каналы.

Согласно одному из вариантов для излучения с длиной волны, облучение на которой приводит к деградации полупроводниковых каналов, пропускание функционального слоя меньше, чем пропускание подложки и выравнивающего слоя.

Согласно одному из вариантов излучение с указанной длиной волны представляет собой свет (оптическое излучение в видимой области), а устройство дополнительно содержит источник задней подсветки, расположенный на стороне подложки, противоположной по отношению к функциональному слою, и излучающий свет в оптическую среду, расположенную на стороне полупроводниковых каналов, противоположной по отношению к источнику задней подсветки, и управляемую транзисторными устройствами. При этом функциональный слой выполнен структурированным таким образом, чтобы обеспечить перенос света от источника задней подсветки к оптической среде в зонах, не являющихся полупроводниковыми каналами.

Согласно одному из вариантов указанная оптическая среда представляет собой жидкокристаллическую оптическую среду.

Согласно другому варианту в состав функционального слоя входит второй проводящий слой, который расположен по меньшей мере под частью контура электродов стока для единственного или каждого из транзисторов и связан посредством емкостной связи с электродом стока через выравнивающий слой.

Согласно одному из вариантов во втором проводящем слое сформирован массив проводящих участков, каждый из которых соединен внутри второго проводящего слоя со всеми смежными с ним проводящими участками.

Согласно еще одному из вариантов каждый проводящий участок по своему местоположению, по существу, соответствует по меньшей мере участку контура электрода стока для соответствующего транзистора.

Согласно следующему варианту второй проводящий слой сформирован сеткой, состоящей из соединенных между собой электропроводных волокон.

Согласно одному из вариантов в дополнительном слое содержится второй проводящий слой, образующий затворные электроды для каждого из транзисторных устройств.

Согласно другому варианту второй проводящий слой структурирован с образованием массива затворных линий независимой адресации, каждая из которых проходит под полупроводниковыми каналами соответствующего столбца транзисторов и содержит сетку, состоящую из электропроводных волокон.

Согласно еще одному варианту второй проводящий слой структурирован с образованием массива участков, каждый из которых изолирован от других участков внутри второго проводящего слоя, а каждый участок выполнен с возможностью адресации через одну из множества линий адресации, проходящих над выравнивающим слоем.

Согласно одному варианту устройство дополнительно содержит третий проводящий слой, сформированный поверх выравнивающего слоя на стороне первого проводящего слоя, противоположной по отношению ко второму проводящему слою, и образующий контур затворных электродов для массива транзисторных устройств.

Предлагается также способ управления устройством, описанным выше, включающий управление напряжением, приложенным к затворным электродам, образованным вторым проводящим слоем, таким образом, чтобы уменьшить механическое напряжение, индуцированное в полупроводниковых каналах функционированием контура затворных электродов.

Согласно одному из вариантов способ включает использование затворных электродов, образованных вторым проводящим слоем, для настройки порогового напряжения, подаваемого на транзисторные устройства, а также использование контура затворных электродов для переключения транзисторных устройств.

Согласно одному из вариантов в состав функционального слоя входит второй проводящий слой, расположенный между подложкой и выравнивающим слоем. При этом указанные одно или более транзисторных устройств составляют контур управления для дисплейного устройства, а вторым проводящим слоем сформирован нижний проводник механизма сенсорного датчика для этого дисплейного устройства.

Согласно другому варианту в данном функциональном слое содержится второй проводящий слой, структурированный и сформированный сеткой, состоящей из соединенных между собой электропроводных волокон.

Предлагается также способ, включающий следующие операции:

получают непланаризованную подложку,

на непланаризованной подложке формируют электрически и/или оптически функциональный слой,

поверх функционального слоя формируют выравнивающий слой,

поверх выравнивающего слоя формируют первый проводящий слой и полупроводниковый слой,

при этом первый проводящий слой образует по меньшей мере контур электродов истока и стока для одного или более транзисторных устройств, а полупроводниковый слой образует полупроводниковые каналы для одного или более транзисторных устройств.

Согласно одному из вариантов функциональный слой представляет собой структурированный слой.

Согласно одному из вариантов описанных устройства и способа параметр RA, характеризующий шероховатость поверхности подложки, превышает 5 нм, а в двух других вариантах соответственно 10 нм и 15 нм. Параметр RA является общепринятым показателем для оценки шероховатости, подробно описанным в разделе 3.2.1.1. монографии "Surfaces and their Measurement", David Whitehouse (Taylor & Francis Books, Inc.) и характеризующим поверхность, исходя из вертикальных отклонений профиля шероховатости от средней линии. Данный параметр представляет собой среднее арифметическое абсолютных значений (модулей) вертикальных отклонений. В одном из вариантов непланаризованная пластиковая подложка характеризуется наличием поверхностных царапин и/или других дефектов поверхности.

Краткое описание чертежей

Далее варианты изобретения будут описаны, только в качестве примера, со ссылками на прилагаемые чертежи.

На фиг. 1 проиллюстрирована технология реализации изобретения согласно его первому варианту.

На фиг. 2 приведен пример паттерна проводящего слоя для технологии согласно второму варианту изобретения.

Осуществление изобретения

На фиг. 1 приведен пример дисплейного устройства согласно первому варианту изобретения. Гибкая пластиковая подложка 2 (например из полиэтилентерефталата или полиэтиленнафталата) несет множество тонкопленочных транзисторов (ТПТ) с верхним расположением затвора. Каждый из ТПТ содержит электрод 8 истока и электрод 10 стока, соединенные полупроводниковым каналом, который образован структурированным (т.е. имеющим заданный паттерн) полупроводниковым слоем 12. В каждом транзисторе имеется также затворный электрод 16, сопряженный с полупроводниковым каналом через затворный диэлектрик 14. Кроме электродов 8 и 10, проводящим слоем образуются также следующие элементы: массив линий адресации истоков (на чертеже не изображен), в котором каждая линия соединяет с соответствующим терминалом, находящимся у края массива ТПТ, электроды 8 истока, задающие соответствующую строку ТПТ, и протяженные проводники стока, каждый из которых вне зоны действия затворного электрода 16 обеспечивает для соответствующего ТПТ наличие вертикальной межслоевой перемычки 20, электрически присоединенной к находящемуся над ней пиксельному электроду 22.

Затворные электроды выполнены в виде массива параллельных затворных линий 16, ориентированных перпендикулярно упомянутым линиям адресации истоков, причем каждая затворная линия 16 образует затворные электроды для соответствующего столбца ТПТ. От пиксельных электродов 22, имеющих верхнее расположение, затворные линии 16 изолированы слоем 18 изолятора. Структурированный проводящий слой, образующий затворные линии 16, может быть использован также для формирования других элементов, таких как СОМ линии (на чертеже не изображены), параллельные затворным линиям 16 и совместно с пиксельными электродами 22 образующие пиксельные конденсаторы.

На пластиковой подложке 2 поверх выравнивающего слоя 6 сформирован структурированный проводящий слой, образующий электроды 8, 10 истока и стока, линии адресации истока и протяженные проводники стока. Слой 6 планаризует верхнюю поверхность пластиковой подложки 2 (т.е. это первый слой, обеспечивающий получение верхней поверхности, у которой шероховатость существенно меньше, чем у верхней поверхности пластиковой подложки). Тем самым гарантируется наличие поверхности, хорошее качество которой позволяет нанести линии адресации истока и другие элементы даже при наличии на верхней поверхности пластиковой подложки 2 царапин, шероховатостей и других поверхностных дефектов. Шероховатость RA верхней поверхности после нанесения выравнивающего слоя на подложку обычно менее 2 нм, предпочтительно менее 1 нм.

Способ согласно одному из вариантов изобретения включает стадию, на которой на пластиковой подложке 2 до нанесения на нее какого-либо выравнивающего слоя обеспечивают формирование проводника с выполненным в нем паттерном. Такой структурированный проводящий слой, расположенный непосредственно на непланаризованной пластиковой подложке 2, может образовывать массив линий, экранирующих свет. Каждая из них параллельна соответствующей затворной линии 16, по существу, отцентрирована по ней, но шире ее, так что проекция каждой затворной линии 16 полностью находится в границах соответствующей линии 4, экранирующей свет. Это позволяет даже допустить до некоторой степени рассогласование между нижним проводящим слоем и верхним проводящим слоем, образующим в процессе изготовления устройства затворную линию 16. Например, ширина линий 4, экранирующих свет, может превышать ширину затворной линии на 10 или 15 мкм. Хорошее согласование по положению экранирующих линий 4 и электродов 8, 10 истока/стока по отношению к затворным линиям 16 можно обеспечить, используя в структурированном проводящем слое настроечные метки, задающие положение линий 4, и применяя эти метки в качестве базы при структурировании верхних проводящих слоев, образующих электроды истока/стока и затворные линии 16. Если формирование этих верхних проводящих слоев включает перед формированием паттерна нанесение сплошного слоя непрозрачного проводящего материала, места настроечных меток временно маскируют, чтобы метки не были скрыты этими сплошными слоями.

Наличие слоя, экранирующего свет, находит особое применение в таких дисплейных устройствах, в основе которых лежит перенос света от источника 26 задней подсветки через массив ТПТ в управляемую этим массивом оптическую среду 24 (такую как неотражающая жидкокристаллическая среда). Паттерн, выполненный в слое, экранирующем свет, защищает полупроводниковые каналы от излучения задней подсветки, под воздействием которого они деградируют, но в то же время позволяет этому излучению проходить от источника 26 задней подсветки в оптическую среду 24.

Линии 4, экранирующие свет, могут быть выполнены из любого материала, который по сравнению с подложкой 2 и выравнивающим слоем 6 менее прозрачен для падающего излучения, наносящего повреждения, например, для видимого излучения (света) или УФ излучения. В число примеров пригодных материалов входят золото, алюминий, медь, медные сплавы с высокими прочностными характеристиками, коммерчески доступные в качестве материалов, наносимых распылением, усовершенствованные серебряные сплавы (также коммерчески доступные в том же качестве) и серебро. Толщину линий 4, экранирующих свет, выбирают в соответствии с желаемым уровнем защиты полупроводниковых каналов от излучения.

В одном из примеров технологии формирования линий 4, экранирующих свет, на пластиковой подложке 2 до осаждения на нее какого-либо выравнивающего слоя формируют (например посредством распыления или используя другую технологию вакуумного осаждения) сплошной слой материала, экранирующего свет, а затем структурируют этот сплошной слой, применяя для этого, например, фотолитографию и травление.

Для выполнения функции экранирования света некритичны любые разрывы в линиях, экранирующих свет, возникающие вследствие дефектов поверхности пластиковой подложки, поскольку по отношению к любому элементу массива ТПТ данная функция не требует электрического подключения к терминалу у края устройства.

Структурированный слой, экранирующий свет, не обязательно формировать в виде линий, экранирующих свет и проходящих между противоположными краями массива ТПТ. Такой слой может быть сформирован, например, массивом изолированных участков материала, экранирующего свет, каждым из которых экранируется полупроводниковый канал соответствующего транзистора.

Кроме того, необязательно формировать слой, экранирующий свет, из проводящего материала, поскольку для экранирования полупроводниковых каналов от повреждения падающим излучением не требуется, чтобы траектория через массив ТПТ была проводящей. Однако нанесением проводящего материала непосредственно на непланаризованную пластиковую подложку 2 (т.е. до нанесения на нее какого-либо выравнивающего слоя) и изолированием подложки выравнивающим слоем 6 от расположенных над ней проводящих слоев могут выполняться другие функции, совмещенные или не совмещенные с функцией экранирования света.

Например, проводящие элементы, расположенные между пластиковой подложкой 2 и выравнивающим слоем 6 (т.е. на подложке 2 до осаждения на нее какого-либо выравнивающего слоя) могут образовывать конденсаторы совместно с протяженными проводниками стока и/или СОМ линиями, расположенными на том же уровне, что и затворные линии 16. Это способствует сохранению заряда на пиксельных электродах 22. Данная функция может выполняться также посредством проводящего слоя, не имеющего паттерна и расположенного между пластиковой подложкой 2 и выравнивающим слоем 6 (т.е. сформированного на непланаризованной пластиковой подложке до осаждения на нее какого-либо выравнивающего слоя).

Проводящие элементы 4, расположенные между пластиковой подложкой 2 и выравнивающим слоем 6 (т.е. сформированные на непланаризованной пластиковой подложке до осаждения на нее какого-либо выравнивающего слоя), могут также образовать вторые затворные электроды на стороне полупроводникового канала, противоположной по отношению к затворным линиям 16. Такие вторые затворные электроды могут оказаться полезными для настройки порогового напряжения ТПТ (т.е. напряжения, которое нужно создать на электроде истока, чтобы электрический потенциал на электроде стока вызвал изменение соответствующего пикселя на выходе оптической среды) или чтобы уменьшить механическое напряжение в полупроводниковых каналах, индуцированное работой верхних затворных электродов. Например, управление функционированием дисплейным устройством происходит путем последовательного переключения затворных линий в рабочий режим при удерживании остальных затворных линий в выключенном состоянии. Удерживать затворную линию в выключенном состоянии можно, подавая на нее напряжение; однако, через какой-то период времени (так называемое время кадра), в течение которого каждая затворная линия остается в этом состоянии, непрерывная подача выключающего напряжения может индуцировать в затворном диэлектрикеполяризационные эффекты, вызывающие миграцию мобильных ионов в полупроводниковые каналы и внутри этих каналов. Подобные мобильные ионы оказывают на устройство нежелательные воздействия, такие как захват заряда, и вызывают изменение порогового напряжения для ТПТ, ослабление электрического поля, созданного приложением напряжения к затворным электродам, и химически изменяют полупроводниковый канал и/или затворный диэлектрик. Для противодействия некоторым из этих нежелательных эффектов и/или для их компенсации может быть использован второй затворный электрод, расположенный на противоположной стороне полупроводникового канала. Вторые затворные электроды можно разместить в виде столбцов проводников, причем каждый такой столбец согласован с соответствующей затворной линией 16 и предоставляет второй затворный электрод тому же столбцу ТПТ, с которым согласована эта линия 16.

Столбцы или строки адресуемых проводящих элементов, расположенных между пластиковой подложкой 2 и выравнивающим слоем 6 (т.е. сформированных на непланаризованной пластиковой подложке до осаждения на нее какого-либо выравнивающего слоя), могут сформировать также нижний проводящий слой в механизме сенсорного датчика для дисплейного устройства.

Для приложения напряжения ко всем этим дополнительным компонентам требуется их электрическое подключение к терминалу у края массива ТПТ. На фиг.2 иллюстрируется технология, позволяющая лучше избежать электрических разрывов между терминалом и любым проводящим элементом, расположенным между пластиковой подложкой 2 и выравнивающим слоем 6 (т.е. элементом, сформированным на непланаризованной пластиковой подложке до нанесения на нее какого-либо выравнивающего слоя). Данная технология предусматривает, что на пластиковой подложке 2 формируют проводящий слой 4 в виде массива проводящих участков 34, каждый из которых в структурированном проводящем слое 4 соединен перемычками 36 со всеми смежными с ним проводящими участками (в обоих направлениях х, у). Данная технология применяется, в частности, (i) для формирования, совместно с протяженными проводниками стока и/или СОМ линиями, проводящих элементов, образующих конденсаторы на том же уровне, на котором находятся затворные линии, и (П) для формирования дополнительных затворных электродов, для которых предусмотрена возможность выполнять свою функцию одновременно для всех ТПТ в массиве.

Другая технология предусматривает структурирование проводящего слоя в виде массива проводящих участков, изолированных друг от друга внутри данного слоя, и наличие межслоевых проводящих перемычек, проходящих через выравнивающий слой 6 между каждым таким участком и одним из элементов массива параллельных проводящих линий, сформированных на выравнивающем слое параллельно линиям адресации истока. При этом каждая проводящая линия подключена к соответствующей строке этих участков и к соответствующему терминалу у края массива ТПТ. Данная технология особенно полезна (i) для формирования, совместно с протяженными проводниками стока и/или СОМ линиями, проводящих элементов, образующих конденсаторы на том же уровне, на котором находятся затворные линии проводящих элементов, и (ii) для формирования строк или столбцов проводников механизма сенсорного датчика.

Еще одна технология предусматривает формирование между пластиковой подложкой 2 и выравнивающим слоем 6 проводящего слоя в виде нетканой сетки, состоящей из соединенных между собой электропроводных волокон, таких как металлические нанопровода (например, из серебра). Массив проводящих линий, выполненный из такой нетканой сетки, менее предрасположен к появлению электрических разрывов в любой из данных линий, поскольку по сравнению с напыленным металлическим слоем нетканая сетка более пластична, а изгибание устройства в его готовом состоянии с меньшей вероятностью приводит к электрическому разрыву в любой из линий даже в случае механического разламывания некоторых волокон, образующих сетку. Технология с использованием сетки особенно эффективна, в частности, (i) для формирования проводящих линий, образующих, совместно с протяженными проводниками стока и/или СОМ линиями, конденсаторы на том же уровне, на котором находятся затворные линии, (ii) для формирования дополнительных затворных линий, выполнение функции которых требует одновременной подачи напряжения на разные столбцы ТПТ, и (iii) для формирования проводящих линий механизма сенсорного датчика.

Для специалиста в данной области будет очевидно, что в добавление к любым модификациям, конкретно упомянутым выше, в границах объема изобретения могут быть реализованы и другие различные модификации предпочтительных вариантов.

1. Электрическое и/или оптическое устройство, содержащее: непланаризованную пластиковую подложку, сформированный на непланаризованной подложке электрически и/или оптически функциональный слой, выравнивающий слой, сформированный поверх функционального слоя, и по меньшей мере первый проводящий слой и полупроводниковый слой, сформированные поверх выравнивающего слоя, причем первый проводящий слой образует по меньшей мере контур электродов истока и стока для одного или более транзисторных устройств, а полупроводниковый слой образует полупроводниковые каналы для указанных одного или более транзисторных устройств, причем электрически и/или оптически функциональный слой содержит второй проводящий слой, образующий затворные электроды для каждого из транзисторных устройств.

2. Устройство по п. 1, в котором для излучения с длиной волны, облучение на которой приводит к деградации полупроводниковых каналов, пропускание второго проводящего слоя меньше, чем пропускание подложки и выравнивающего слоя.

3. Устройство по п. 2, в котором излучение с указанной длиной волны представляет собой свет, а устройство дополнительно содержит источник задней подсветки, расположенный на стороне подложки, противоположной по отношению ко второму проводящему слою, и излучающий свет в оптическую среду, расположенную на стороне полупроводниковых каналов, противоположной по отношению к источнику задней подсветки, и управляемую транзисторными устройствами, при этом второй проводящий слой выполнен структурированным таким образом, чтобы обеспечить перенос света от источника задней подсветки к оптической среде в зонах, не являющихся полупроводниковыми каналами.

4. Устройство по п. 3, в котором оптическая среда представляет собой жидкокристаллическую оптическую среду.

5. Устройство по п. 1, в котором второй проводящий слой расположен по меньшей мере под частью контура электродов стока для единственного или каждого из транзисторных устройств и связан посредством емкостной связи с контуром электродов стока через выравнивающий слой.

6. Устройство по п. 1, в котором второй проводящий слой сформирован сеткой, состоящей из соединенных между собой электропроводных волокон.

7. Устройство по п. 1, в котором второй проводящий слой структурирован с образованием затворных линий независимой адресации, каждая из которых проходит под полупроводниковыми каналами соответствующего столбца транзисторных устройств и содержит сетку, состоящую из электропроводных волокон.

8. Устройство по п. 1, в котором второй проводящий слой структурирован с образованием массива участков, каждый из которых изолирован от других участков внутри второго проводящего слоя и выполнен с возможностью адресации через одну из множества линий адресации, проходящих над выравнивающим слоем.

9. Устройство по любому из предшествующих пунктов, дополнительно содержащее третий проводящий слой, сформированный поверх выравнивающего слоя на стороне первого проводящего слоя, противоположной по отношению ко второму проводящему слою, причем третий проводящий слой образует контур затворных электродов для одного или более транзисторных устройств.

10. Способ управления электрическим и/или оптическим устройством, выполненным согласно п. 9, включающий управление напряжением, приложенным к затворным электродам, образованным вторым проводящим слоем, таким образом, чтобы уменьшить механическое напряжение, индуцированное в полупроводниковых каналах функционированием контура затворных электродов.

11. Способ управления электрическим и/или оптическим устройством, выполненным согласно п. 9, включающий использование затворных электродов, образованных вторым проводящим слоем, для настройки порогового напряжения, подаваемого на транзисторные устройства, а также использование контура затворных электродов для переключения транзисторных устройств.

12. Устройство по любому из пп. 1-8, в котором непланаризованная подложка имеет параметр шероховатости RA, превышающий 5 нм.

13. Способ изготовления электрического и/или оптического устройства, включающий следующие операции:

получают непланаризованную подложку,

на непланаризованной подложке формируют электрически и/или оптически функциональный слой,

поверх функционального слоя формируют выравнивающий слой,

поверх выравнивающего слоя формируют первый проводящий слой и полупроводниковый слой,

при этом первый проводящий слой образует по меньшей мере контур электродов истока и стока для одного или более транзисторных устройств, а полупроводниковый слой образует полупроводниковые каналы для одного или более транзисторных устройств, причем электрически и/или оптически функциональный слой содержит второй проводящий слой, образующий затворные электроды для каждого из транзисторных устройств.

14. Способ по п. 13, в котором непланаризованная подложка имеет параметр шероховатости Ra, превышающий 5 нм.

15. Способ по п. 13, в котором второй проводящий слой представляет собой структурированный слой.

16. Устройство по п. 1, в котором первый проводящий слой содержит линии адресации истока.

17. Устройство по п. 9, в котором третий проводящий слой образует затворные линии, а второй проводящий слой образует столбцы проводников, причем каждый столбец проводников согласован с соответствующей затворной линией.

18. Устройство по п. 17, в котором каждая из указанных затворных линий образует первый затворный электрод для соответствующего столбца транзисторных устройств, а каждый из указанных столбцов проводников образует второй затворный электрод для соответствующего столбца транзисторных устройств.

19. Способ по п. 13, в котором первый проводящий слой содержит линии адресации истока.

20. Способ по п. 13, в котором дополнительно формируют третий проводящий слой поверх выравнивающего слоя на стороне первого проводящего слоя, противоположной по отношению ко второму проводящему слою, причем третий проводящий слой образует контур затворных электродов для одного или более транзисторных устройств.

21. Способ по п. 20, в котором третий проводящий слой образует затворные линии, а второй проводящий слой образует столбцы проводников, причем каждый столбец проводников согласован с соответствующей затворной линией.

22. Способ по п. 21, в котором каждая из указанных затворных линий образует первый затворный электрод для соответствующего столбца транзисторных устройств, а каждый из указанных столбцов проводников образует второй затворный электрод для соответствующего столбца транзисторных устройств.



 

Похожие патенты:

Тонкопленочный транзистор (100) содержит затвор (10), исток (30) и сток (50). Исток и сток расположены параллельно над затвором.

Тонкопленочный транзистор (100) содержит затвор (10), исток (30) и сток (50). Исток и сток расположены параллельно над затвором.

Изобретение относится к тонкопленочному транзистору (TFT), содержащему подложку (100) со слоем (101) электрода затвора, наложенным и структурированным на ней, и изолирующим слоем (102) затвора, наложенным на слой электрода затвора и подложку.

Изобретение относится к тонкопленочному транзистору (TFT), содержащему подложку (100) со слоем (101) электрода затвора, наложенным и структурированным на ней, и изолирующим слоем (102) затвора, наложенным на слой электрода затвора и подложку.

Изобретение относится к оксидному полупроводнику p-типа, композиции для получения оксидного полупроводника p-типа, способу получения оксидного полупроводника p-типа, полупроводниковому компоненту, отображающему элементу, устройству отображения изображений и системе отображения информации об изображении.

Изобретение предлагает способ изготовления тонкой пленки низкотемпературного поликристаллического кремния, включающий этап выращивания слоя аморфного кремния, этап первоначального выращивания слоя оксида кремния на слое аморфного кремния, затем формирование некоторого множества вогнутых поверхностей на слое оксида кремния, которые будут отражать лучи света, вертикально проецируемые на оксид кремния, и, последним, этап проецирования луча эксимерного лазера на слой аморфного кремния через слой оксида кремния, чтобы преобразовать слой аморфного кремния в тонкую пленку низкотемпературного поликристаллического кремния.

Настоящее изобретение предлагает переключающий тонкопленочный транзистор (ТПТ), который включает затвор, сток, исток, полупроводниковый слой и четвертый электрод, причем сток соединяется с первым сигналом, затвор соединяется с управляющим сигналом для управления включением или отключением ТПТ, исток выводит первый сигнал, когда ТПТ включается, четвертый электрод и затвор соответственно расположены на двух сторонах полупроводникового слоя, и четвертый электрод является проводящим и выборочно соединяется с напряжениями разного уровня, причем первый сигнал является контрольным сигналом, и исток соединен с проверяемой линией сканирования или линией данных.

Настоящее изобретение относится к тонкопленочному транзистору из низкотемпературного поликристаллического кремния, который обладает определенными электрическими характеристиками и надежностью, и к способу изготовления такого тонкопленочного транзистора.

Предоставлен полевой транзистор, содержащий электрод затвора, предназначенный для приложения напряжения затвора, электрод истока и электрод стока, оба из которых предназначены для вывода электрического тока, активный слой, образованный из оксидного полупроводника n-типа, предусмотренный в контакте с электродом истока и электродом стока, и изолирующий слой затвора, предусмотренный между электродом затвора и активным слоем, при этом работа выхода электрода истока и электрода стока составляет 4,90 эВ или более, а концентрация электронов - носителей заряда оксидного полупроводника n-типа составляет 4,0×1017 см-3 или более.

Изобретение относится к полевому транзистору и устройству отображения изображений. Полевой транзистор включает в себя основу, пассивирующий слой, изолирующий слой затвора, сформированный между ними, электрод истока и электрод стока, которые формируются находящимися в контакте с изолирующим слоем затвора, слой полупроводника, который сформирован между по меньшей мере электродом истока и электродом стока и находится в контакте с изолирующим слоем затвора, электродом истока и электродом стока, а также электрод затвора, который находится в контакте с изолирующим слоем затвора и обращен к слою полупроводника через изолирующий слой затвора, при этом пассивирующий слой содержит первый пассивирующий слой, который содержит первый композитный оксид металла, содержащий Si и щелочноземельный металл, а также второй пассивирующий слой, который формируется находящимся в контакте с первым пассивирующим слоем и содержит второй композитный оксид металла, содержащий щелочноземельный металл и редкоземельный элемент.

Изобретение относится к тонкопленочному транзистору, подложке матрицы и панели дисплея. Тонкопленочный транзистор ТПТ включает затвор, первый изолирующий слой, расположенный над затвором, второй изолирующий слой, расположенный над первым изолирующим слоем, полупроводниковый слой, исток и сток, расположенные между первым изолирующим слоем и вторым изолирующим слоем, слой омического контакта, расположенный между полупроводниковым слоем, истоком и стоком, причем слой омического контакта включает отверстие, проходящее через слой омического контакта посредством зазора между истоком и стоком, чтобы открыть полупроводниковый слой, и второй изолирующий слой соединяется с полупроводниковым слоем через это отверстие, и проводящий слой, расположенный над вторым изолирующим слоем.

Изобретение относится к микроэлектронике, а именно к области силовых полупроводниковых приборов, в частности к силовым ДМОП-транзиторам. .

Изобретение относится к интегральной микроэлектронике и может быть использовано в системах обработки оптической информации. .

Изобретение относится к структуре, ориентированной на радиосвязь, в частности, к структуре КМОП-микросхем для цифрового приемопередатчика радиосвязи. .

Изобретение относится к устройству формирования изображения, системе формирования изображения и способу изготовления устройства формирования изображения. Изобретение позволяет уменьшить изменение характеристик полевого транзистора с управляющим p-n-переходом.
Изобретение относится к микроэлектронике, используется для изготовления поликристаллических кремниевых затворов полевых транзисторов и межсоединений компонентов в больших интегральных схемах, а также в качестве эмиттеров биполярных транзисторов, резисторов и в качестве материала фотоприемников.

Изобретение относится к микроэлектронике, более конкретно, к технологическим процессам изготовления МОП БИС с прецизионными поликремниевыми резисторами, и может быть использовано в аналоговых и аналого-цифровых интегральных схемах (ИС, БИС).

Изобретение относится к технологии микроэлектроники и может быть использовано при изготовлении МОП-интегральных схем с поликремниевыми прецезионными резисторами.

Изобретение относится к технологии микроэлектроники и может быть использовано при изготовлении МДП-ин тегральнык,схем. .

Изобретение относится к технологии микроэлектроники, а именно к способам изготовления МДП-транзисторов. .
Наверх