Всг.союз-на1§

 

3746I7

ОnИ САН ИЕ

ИЗОБРЕТЕНИЯ

К АВТОРСКОМУ СВИДЕТЕЛЬСТВУ

Союз Советских

Социалистических

Республик

Зависимое от а вт. свидетельств а №

Заявлено 26.1Ч.1971 (№ 1650990/18-24) с присоединением заявки №вЂ”

Приоритет

Опубликовано 20Л11.1973. Бюллетень № 15

Дата опубликования описания 15.VI.1973

М. Кл. G 06@ 7/18

Комитет по делам изобретений и открытии при Совете Министров

СССР

УДК 621.327.2(088.8) Авторы изобретения

Г. О. Паламарюк, М. Б. Никифоров и В. С. Новичков

Рязанский радиотехнический институт

Заявитель

В ГСООЗИА%

7ЕГН-:П7Рl t Вй

БИБ1 ИС ЯА

ЧАСТОТНО-ИМПУЛЬСНОЕ ДИФФЕРЕНЦИРУЮЩ

УСТРОЙСТВО

Изобретение относится к области автоматики и вычислительной техники и может быгь использовано при реализации технических средств частотно-импульсных вычислителей, интеграторов, преобразователей частотно-импульсных сигналов.

Известны частотно-импульсные дифференцирующие устройства, содержащие схему вычитания, один из входов которой связан с входной шиной устройства, реверсивный счетчик, делитель частоты и двоичный умножитель.

Предлагаемое устройство отличается тем, что второй вход схемы вычитания связан с выходом двоичного умножителя, входы одного операнда которого связаны с выходами реверсивного счетчика, а входы другого операнда связаны с выходами делителя частоты, вход которого связан с шиной тактовых сигналов; вход «сложения» реверсивного счетчика связан с входной шиной устройства, а вход «вычитания» реверсивного счетчика соединен с выходом двоичного умножителя. Это позволяет повысить точность вычислений.

Блок-схема предлагаемого устройства изо-. бражена на чертеже.

Предлагаемое устройство содержит реверсивный счетчик 1, двоичный умножитель 2, делитель частоты 8 и частотно-импульсную схему вычитания для неравномерных частот 4.

Шина .входной частоты F (t) соединена с суммирующим входом реверсивного счетчика

1, выходы разрядов которого подключены к потенциальным входам схем совпадения двоичного умножителя 2. Импульсные входы

5 схем совпадения двоичного умножителя 2 соединены с выходами делителя частоты 8, вход которого подключен к шине опорной частоты

F0, а выход двоичного умножителя соединен с вычитающим входом реверсивного счетчика

10 1. Вход устройства и выход двоичного умножителя 2 соединены со входами частотно-импульсной схемы вычитания для неравномерных частот 4, выходы которой соединены с выходами дифференцирующего устройства.

15 Предлагаемое устройство работает следующим образом.

При поступлении изменяющейся входной частоты F,.(t) на вход реверсивного счетчика в силу инерционности системы, состоящей из реверсивного счетчика 1, двоичного умножителя

2 и делителя частоты 8, выходная частота двоичного умножителя оказывается задержанной на величину, пропорциональную постоянной времени системы Т. Частота с выхода двоичного умножителя вычитается из входной частоты F(t) на схеме вычитания 4. На выходе устройства формируется разностный сигнал, пропорциональный первой производной входdFx () ного частотно-импульсного сигнала

ЗО df

3?461?

r oL P(PT+1) рт+1 где

10 постоя ни ая в рем ени системы; число разрядов реверсивного

Предмет изобретения го

30

При линейно изменяющемся входе, т. е. при х(p) = — + аа

P сигнале на

2(t)

a,(t) 4

Распри а ук(t) с О и г

Составитель В. Белкин

Корректор Н, Аук

Техред 3. Тараненко

Редактор Н. Данилович

Заказ 1654/2 Изд. № 355 Тираж 647 Подписное

ЦНИИПИ Комитета по делам изобретений и открытий при Совете Министров СССР

Москва, Ж-35, Раушская наб., д. 4j5

Типография, пр. Сапунова, 2

Действительно, код реверсивного счетчика N определяется как

>(p) = — fF»(p) — F. (é.

5 р — оператор преобразования Хевисайда;

F.. (ð) — частота на выходе двоичного умножителя 2.

В свою очередь

F () ) г(Р) т

2п где Т=

F0 и— счетчика;

Ро — опорная частота делителя частоты.

Следовательно, F () x(P)

У pT+1

Частота на выходе устройства F.(ð) определяется как ртр„(р) рт+1

Если входная частота имеет постоянное значение аа, то в установившемся процессе

F,(t) = lim mР = О.

p-o pT+1

t где a> — значение производной входного сигнала, получим

Таким образом, после окончания переходных процессов, на выходе устройства формируется точное значение производной входного сигнала. Точность дифференцирования определяется при этом только точностью задания постоянной времени системы Т, которая опре2л деляется из выражения Т вЂ” . При этом noFo грешность задания Т не превышает погрешности задания опорной частоты Fo, достигающей значений 10 — з+10 —

Частотно-импульсное дифференцирующее устройство, содержащее схему вычитания, один из входов которой связан с входной шиной устройства реверсивный счетчик, делитель частоты и двоичный умножитель, отличающееся тем, что, с целью повышения точности вычислений, второй вход схемы вычитания связан с выходом двоичного умножителя, входы одного операнда которого связаны с выходами реверсивного счетчика, а входы другого операнда связаны с выходами делителя частоты, вход которого связан с шиной тактовых сигналов; вход «сложения» реверсивного счетгяка связан с входной шиной устройства, а вход «вычитания» реверсивного счетчика соединен с выходом двоичного умножителя.

Всг.союз-на1§ Всг.союз-на1§ 

 

Похожие патенты:

Изобретение относится к вычислительной технике и может быть использовано в синтезаторах частот и цифровых устройствах фазовой синхронизации

Сумматор // 378843

Сумматор // 394783
Наверх