Сумматор

 

ВсесОу . нд;.ч

П втЕ1;-,:,:;: -; . -,:.„„,, T лко .:.—;-. . Л

0 А-Н-И < ц рРТ ЯН И Я

e0bM соеетских

Социалистических

Республик

К АВТОРСКОМУ СВИДЕТЕЛЬСТВУ

Зависимое от авт. свидетельства ¹â€”

М. Ел. G 06f 7/385

Заявлено 01.V11.1971 (М 1677312/18-24) с присоединением заявки №вЂ”

Государственный комитет

Совета Министров СССР по делам изооретений и открытий

Приоритет

Опубликовано 22.VIll.1973. Бюллетень № 34

Дата опубликования описания 12.Х11.1973

УД1 681.,3)25.55 (088.8) Автор изобретения

В. В. Васильев

Институт электродинамики АН Украинской ССР

За явитель

СУММАТОР

Изобретение относится к области вычислительной техники и может быть использовано при сложении чисел, величина которых задана количеством им пульсов.

Известны сумматоры, предназначенные для сложения чисел, заданных количеством импульсов, основными элементами которых являются счетчики аргументов, применяемые для подсчета количества импульсов в каждом из чисел, причем сложение аргументов между собой производится последовательно счетчиком результата.

Известные сумматоры имеют тот недостаток, что повысить их производительность можно лишь повышением быстродействия всех счетчиков, из которых состоит устройство.

Целью изобретения является сокращение оборудования при высоком быстродействии.

Для достижения этой цели схема устройства изменяется таким образом, что выход,генератора тактовых импульсов соединен с первым выходом одной из схем «И», к другому входу которой подключен, нулевой выход одного из триггеров, причем к единичному входу этого триггера подсоединен выход счетчика регенерации, а выход этой схемы «И» соединен со входами всех счетчиков аргумента и регенерации, а также через линии задержки подключен к Гпервым входам других схем «И», ко вторым входам этих схем присоединены нулевые выходы триггеров, причем к единичным входам каждого нз триггеров подключен один из счетчикоз арг .ментов, а выходы этих схем «И» соединены со входами схемы «ИЛИ», выход которой соединен со счетчиком результата.

Схема устройства приведена на чертеже.

Устройство состоит из счетчиков импульсноH

1, 2, которые соединены между собой входами и подключены к выходу генератора 8 нмяуль10 сов опорной частоты через схему «И» 4, которая управляется нулевым выходом пускового тригrepa 5. Выход кажДОГо нз счетчн! ОВ 1, 2 соединен с сдиничнымн входамн соответству ощих триггеров 5, 6. Выход схемы 4 соединен

15 также с линиями задержки 7, выходы которь .х через схемы «И» В и схему «ИЛИ» 9 соедн, сны со входом счетчика результата 10; управляющие входы схем 8 соединены с нулевыми выходами триггеров 6.

20 Устройство работает следующим образом.

В исходном состоянии в счетчики 1, емкость которых равна !V, записаны числа Л вЂ” х;, дополняющие слагаемые х; до полной емкости счетчиков Л . Счетчики 10 и 2 находятся в ну2s левом состоянии. Триггеры 6 также находятся в нулевом состоянии, а триггер 5 — в едшшчном.

В некоторый момент времени на нулевой вход триггера 5 подается пусковой импульс, 30 который устанавливает триггер 5 в нулевое соСоставитель С. Громова

Техред Т. Курилко

Корректор А. Степанова

Редактор Б. Нанкина

Заказ 3308 2 Р!зд. ¹ !828 Тираж 647 Подписное

ЦНИИПИ осударственного комитета Совета Министров СССР по делам изобретений и открытий

Москва, 7К-35, Ра шская наб., 4/5

Типография, пр. Сапунова, 2 стояние. Этим открывается схема 4, через ко торую импульсы о порной частоты генератора 3 поступают в счетчики 1, 2 и на линии задержки 7.

Длина линий задержки выбрана так, чтобы во временном интервале, равном периоду опорной частоты, получить серию импульсов, количество которых равно количеству счстчнков 1, а частота следования не превышает максимальной рабочей частоты счетчика результата.

С выходов линий задержки 7 через схемы о импульсы поступают на схему 9, а с ее выхода — на счетчик результата 10.

Любая из схем 8 пропуcкàcT импульсы Lo момента за полнения соответствующего с;"1 счетчика, после этого сигналом псрсполнсния из счетчика триггер 6, соединенный с ним, устанавливается в единичное состояние и запрещает прохождение импульсов через соотвс гствующую схему 4.

Последним заполнится счет гик 2, так как в исходном состоянии в нем записан нуль; его заполнение вызовет переброс триггера 5 в единичное состояние, следовательно, схема 4 окажется закрытой. К этому моменту в счетчике результата 10 будет подсчитана и сумма исходных чисел Хх;, где и — количест1=1

4 во счетчиков 1, т. к. на его вход поступило количество импульсов, равное сумме всех исходных чисел.

Далее необходимо восстановить исходное состояние устройства, после чего можно выполнять сложение следующей группы чисел.

Предмет изобретения

Сумматор, содержащий генератор тактовых

10 имп льсов, счетчики аргументов, счетчики регенерации и результата, триггеры, схемы «И», «ИЛИ» и линии задержки, oTëè÷àïциися тем, что, с целью сокращения оборудования, выход генератора тактовых импульсов соеди15 нсн с первым выходом одной из схем «И», к другому входу которой подключен нулевой выход одного из триггеров, причем к единичному вход>. этого триггера присоединен выход счетчика регенерации, а выход этой схемы

20 «И» соединен со входами всех счетчиков аргументов и регенерации, а также через линии задержки подключен ic первым входам других схем «И», ко вторым входам этих схем присоединены нулевые выходы триггеров, при25 чем к единичным входам каждого из триггеров подключен один из счетчиков аргументов, а выходы этих схем «И» соединены со входами схемы «ИЛИ», выход которой соединен со счетчиком результата.

Сумматор Сумматор 

 

Похожие патенты:

Сумматор // 378843

Изобретение относится к вычислительной технике и может быть использовано в синтезаторах частот и цифровых устройствах фазовой синхронизации

 // 401995

 // 411451

 // 417788
Наверх