.тл

 

ОП ИКАНИЕ

ИЗОБРЕТЕНИЯ

К АВТОРСКОМУ СВИДЕТЕЛЬСТВУ

Союз Советских

Социвлистических

Республик

Зависимое от авт. свидетельства №

Заявлено 12. Ill.1971 (№ 1634698/18-24) Ч. Кл. С 11с 17/00 с присоединением заявки №

Приоритет

Коцитгт по лелзкт изобргтепий и открытий при Совете Мпиистров

Опубликовано 20.1V.1973. Бюллетень № 20

Дата опубликования описания 13Х11.1973

УДК 681.327.6 (088.8) Авторы изобре гения.1

4 с и

Н. M. Лицын и H. H. Матушкин

Пермский политехнический институт

Заявитель

БЛОК ВЫБОРКИ ДОЛГОВРЕМЕННОГО ЗАПОМИ НА10ЩЕГО

УСТРОЙСТВА

Изобретение относится к области вычислительной техники и может быть использовано в долговременных запоминающих устройствах специализированных вычислительных машин.

Устройство выборки долговременного запоминающего устройства (ДЗУ) выполняет функции по выборке ипформации из ячеек накопителя ДЗУ в соответствии с поступившим адресом. В целом ряде случаев к устройству выборки информации предьявляются требования по быстрому и удобному изменению информации, считываемой по конкретному адресу.

Известные устройства выборки из ДЗУ, содерзкащие регистр адреса, дешифратор адреса, допускают изменение информации, считываемой по заданному адресу, только путем замены содержимого соответствующих ячеек накопителя ДЗУ. Использование при этом современных элементов с неразрушающим считыванием ограничено в связи с повышенными требованиями по быстродействию. Изменение информации путем перепрошивки числовых проводов связано со значительными трудностями монтажного характера и не обеспечивает удобной и быстрой замены информации.

Цель изобретения — повышение быстродейСтвия смены информации.

Это достигается введением в структуру устройства выборки схем «ИЛИ» кратностей, схем

«ИЛИ» приращений и коммутирующих элементов. Входы коммутирующих элементов соединены с выходами дешпфратора адреса, а выходы — с входами схем «ИЛИ» кратностей, выходы которых подключены к второй группе адресных проводов. К третьей группе адресных проводов подсоединены своими вы10 ходами схемы «ИЛИ» прираптеттий, входы которых подключены к выходам дешпфратора адреса.

На чертеже показана схема устройства выборки.

1> Она содержит регистр 1 адреса, дешифратор 2 адреса, схемы «ИЛИ» 8 приращений, схемы «ИЛИ» 4 красностей, коммутирующие элементы 5.

Поскольку число возможных значений каж20 дой из изменяющихся констант конечно и может быть определено заранее, то целесообраз. но в накопитель ДЗУ записывать ряд возможных значений каждой из констант. При этом для значительного сокращения объема нако25 пителя целесообразно в накопителе ДЗУ выделять зоны: зону б, где хранятся номинальные значения констант Ао;, зону 7, в которой хранятся приращения — Ла,, и зону 8, где находятся кратности приращений — k;. Выхо"0 ды регистра адреса соединены с входами де379933

Предмет изобретения

Составитель В. Вакар

Техред F.. Борисова

Редактор И. Грузова

Корректор Л. Чуркина

Заказ 1889/!5 Изд. № 1464 Тираж 576 Г1одписное

Ш-1И1ЛПИ Комитета по делам изобретений и открытий прн Совете Министров СССР

Москва, М(-35, Раушская наб., д. 4/5

Типография, пр. Сапунова, 2 шифратора адреса. K выходам дешифратора адреса подключены адресные провода. Входы коммутирующих элементов соединены с вы ;одами дешифратора адреса, а выходы их — с входами схем «ИЛИ» кратностей, ьыходы схем «ИЛИ» кратностей — с группой адресных проводов. К другой группе адресных проводов подключены своими выходами схемы

«ИЛИ» приращений, входы которых подсоединены к выходам дешифратора адреса.

Схемы «ИЛИ» приращений позволяют осуществлять выборку соответствующего значения приращения (Ла;) при возбуждении соответствующих выходов дешифратора. Схемы

«ИЛИ» кратностей проводят выборку соответствующего значения кратности (Й;) при возбуждении соответствующих выходов дешифратора и в соответствии с положением коммутирующих элементов.

При поступлении на регистр адреса кода адреса константы возбуждается соответствующая выходная шина дешифратора адреса.

Прп этом в зависимости от состояния коммутирующего элемента осуществляется считывание из зоны кратностей определенного значения /гь Из зон 6 и 7 считываются при этом соответствующие поступившему адресу значения Aо; и Лаь Формирование значения «изменяющейся» константы осуществляется в арифметическом устройстве ЦВМ как А; =Аз;+

+й; Ла,. Изменение значения константы, считываемой по заданному адресу, проводится путем изменения состояния соответствующего коммутирующего элемента (K3;), что опреде5 ляет изменение величины /. ь а значит и А;.

При изменении состояния КЭ; достигается возбуждение соответствующего состоянию

КЭ, адресного провода на входе определенной схемы «ИЛИ» кратностей. Тем самым из на10 копителя считывается конкретное значение А,.

Блок выборки долговременного запоминаю15 щего устройства, содержащий регистр адреса, выходы которого соединены с входами дешифратора адреса, к выходам которого подключена первая группа адресных проводов, отличающийся тем, что, с целью увеличения

2Р Obi Oiei4CT t4 CI eHM ttH OP t i Hit, »его введены схемы «ИЛИ» кратностей, схемы

«ИЛИ» приращений и коммутирующие элементы, входы которых соединены с выходами дешифратора адреса, а выходы подключены

25 к входам схем «ИЛИ» кратностей, выходы которых соединены с второй группой адресных проводов, к третье11 группе адресных проводов подключены своими выходами схемы

«ИЛИ» приращений, входы которых подклю30 чены к выходам депшфратора адреса.

.тл .тл 

 

Похожие патенты:

Изобретение относится к вычислительной технике и может быть использовано для вычисления логических функций в отказоустойчивых системах

Изобретение относится к вычислительной технике и может использоваться при медицинском страховании, учете рабочего времени в скользящем графике, телефонии и т

Изобретение относится к электрически адресуемой энергонезависимой постоянной памяти

Изобретение относится к программируемому материалу памяти и к ячейке памяти, содержащей указанный материал памяти, в частности к тонкопленочной ячейке памяти

Изобретение относится к программируемым элементам памяти, к способам и устройству для их считывания, записи и программирования

Изобретение относится к электрически адресуемой энергонезависимой постоянной памяти

Изобретение относится к области вычислительной техники и автоматики и может быть использовано при записи информации в поле памяти постоянных запоминающих устройств

Изобретение относится к области вычислительной техники и может быть использовано в запоминающих устройствах /ЗУ/ для хранения информации, представленной в дискретной и аналоговой формах /совместно или раздельно/

Изобретение относится к микроэлектронике, в частности к постоянным запоминающим устройствам, в накопителе которых в качестве логических ячеек используют ячейки упорядоченных поверхностных структур

Изобретение относится к вычислительной технике и может быть использовано для построения надежных цифровых усройств
Наверх