Блок для контроля выбора адреса в запоминающем

 

ОП ИСАНИ Е 382148

ИЗОБРЕТЕНИЯ

К АВТОРСКОМУ СВИДЕТЕЛЬСТВУ

Союз Советских

Сонналистических

Республик

Зависимое от авт. свидетельства №

Заявлено 22.111.1971 (№ 1636694/18-24) М. Кл. С 11с 29/00

G 11с 7/00 с присоединением заявки лч

Приоритет

Опубликовано 22Х.1973. Бюллетень ¹ 22

Дата опубликования описания 2ХП1.1973 йомнтет па делам изобретений í открытий прн Совете Министров

СССР

УДК 681 327.6(088 8) Авторы изобретения

С. Г. Бергштейи и В. М. Разумный

Заявитель

БЛОК ДЛЯ КОНТРОЛЯ ВЫБОРА АДРЕСА В ЗАПОМИНАЮЩЕМ

УСТРОЙСТВЕ

Известен блок для контроля выбора адреса в запоминающем устройстве, содерзкащий магнитные сердечники, одна часть которых прошита координатными шинами Х, а другая — координатными шинами У, подключен— ными к накопителю запоминающего устройства, регистр адреса и выходную шину.

Недостатком известного блока является его сложность.

Описываемый блок для контроля выбора адреса в запоминающем устройстве отличается от известного тем, что каждый лтагнитный сердечник прошит двумя шинами считывания, одни концы которых подключен ы соответственно к единичному и нулевому выходам одноименного разряда регистра адреса, а другие — через диоды полсоединены к выходной шине.

Эти отличия позволяют упростить устройство.

На чертеже изображена блок-схема преллагаемого блока.

Блок содержит магнитные сердечники 1 и регистр адреса 2. Однова часть магнитны:; сердечников прошита координатными шинами

8 (X), а другая — координатными шинами

3 (Y), подключенными к накопителю 4 запоминающего устройства. Блок также содержит дешифраторы адреса 5, выходную шину б, шины считывания, пронизывающие сердечн к

1 в прямом направлении 7 и в обратном направлении 8, одни концы которых подключены соответственно к единичному 9 и к нулевому 10 выходам одноименного разряда регистра адреса 2, а другие концы через диоды

11 подсоединены к выходной шине б.

Устройство работает следующим образом.

При записи информации на регистр адреса

2 на одном из выходов 9 каждого разряда

1р (единичном) устанавливается напряжение, равное нулю, а на остальных выходах 10 (нулевых) равное — 2 Е. BO время считыванич ток, протекающий по соответствующим Л и:Y координатн ым шинам 8, наводит импуль15 сы напряжения амплитуды Е положительной полярности на шинах считывания 8, соединен. пых с нулевыми выходами 10 регистра адреса 2, и отрицательной полярности на шинах считывания 7, соединенных с единичными вы2р ходами 9 регистра адреса. При этом диодгл

11, соединенные через шины считывания 8 с нулевыми выходами 10 регистра адреса 2 оказываются запертыми потенциалом — 2 Е, а диоды 11, соединенные с единичными выхо2s дами 9, образуют схему совпадения.

При правильной работе устройства во время такта считывания»а выходной шине б должен быть отрицательный импульс.

Если хотя бы в одном разряде отсутствует

30 согласование выходов регистра адреса с по382148

Предмет изобретения

Составитель А. Корюкова

Текред T. Ускова Корректор Н. Прокуратова

Редактор Б. Нанкина

Заказ 2131 !8 Изд. № 1527 Тираж 576 Подписное

ЦНИИПИ Комитета по делам изобретений и открытий при Совете Министров СССР

Москва, )К-35, Раушская наб., д. 4/5

Типография, ир. Сапунова, 2 лярностью сигналов, наведенных координатными шинами, появляется положительный сигнал на выходной шине б, свидетельствующ!гй о неправильной работе схемы.

Блок для контроля выбора адреса в запоминающем устройстве, содержащий магии 1ные сердечники, одна часть которых прошита координатными шинами Х, а другая — координатными шинами У, подключенными к накопителю запоминающего устройства, регистр адреса и выходную шину, отличающийся тем, что, с целью упрощения устройства, каждый магнитный сердечник прошит двумя шинами считывания, одни концы которых подключены соответственно к единичному и нулевому выходам одноименного разряда регистра адреса, 10 а другие — через диоды подсоединены к выходной шине.

Блок для контроля выбора адреса в запоминающем Блок для контроля выбора адреса в запоминающем 

 

Похожие патенты:

Изобретение относится к импульсной технике и может быть использовано в устройствах вычислительной техники и системах управления
Наверх