Комбинационный сумматор на три входа

 

Ф р а7 с ., о > к

I

О П И С А Н И Е I 387363

Союз Соеетскил

Социалистических

Республик

ИЗОЬЕЕтЕНИЯ

К АВТОРСКОМУ СВИДЕТЕЛЬСТВУ

Зависимое от авт. свидетельства №

Заявлено 07.IV.1971 (1чо 1645458/18-24) с присоединением заявки №

Приоритет

Опубликовано 21.Vt.1973. Бюллетень № 27

Дата опубликования описания 30.1Х.1973

М. Кл. С 061 ф/50

Комитет ло делам изобретений и открытий лри Совете Министров

СССР

УДК 681.325.54 (088.8) Автор изобретения

Э. Н. Торошелидзе

Институт кибернетики АН Грузинской ССР

Заявитель

КОМБИНАЦИОННЫЙ СУММАТОР НА ТРИ ВХОДА

Изобретение относится к области автоматики и вычислительной техн ики и может быть использовано в быстродействующих цифровых вычислительных машинах.

Известен комбинационный сумматор на три входа, содержащий транзистор, туннельный диод и стабилитрон. Предложенный сумматор отличается от известного тем, что он содержит резистор, включенный в коллекторную цепь транзистора и выходную цепочку, выполненную на стабилитроне и туннельном диоде, связанном с входными шинами.

Это позволяет повысить надежность устройства и упростить схему.

На че1ртехке- изображено предлагаемое устройство.

Оно содержит транзистор 1, туннельные диоды 2, 8, стабилитроны 4, 5,,резисторы б — 8, шины 9 — 11 для подачи слагаемых, выход 12 суммы слагаемых и выход 18 переноса в старший разряд.

К устройству с двумя устойчивыми состояниями на транзисторе 1, на туннельном диоде

2 и стабилитроне 4 последовательно к коллектору подключен резистор б. Между коллектором и эмиттером подключена катодами вместе соединенная цепочка из стабилитрона

5 и туннельного диода 3, которые катодами присоединены к выходу схемы «ИЛИ», являющемуся выходом суммы слагаемых. Выходом переноса в старший разряд является база транзистора 1, к которой подсоединен выход второй схемы «ИЛИ». В устройстве туннельные диоды 2 и 3 имеют разные пиковые

5 In2 токи, т. е. )2. Ток смещения туннельноп3 го диода 2 больше тока смещения туннельного диода 8. Это обеспечивается за счет разнотипных стабилитронов.

В исходном положении транзистор 1 закрыт туннельным диодом 2, так как он IIaxoдится в низковольтном состоянии и в нем че рез стабилитрон 4 проходит ток смещения

15 1о2 — — 1, з, где Iоо при помощи резистора 7 и источника питания — L выбран так, чтобы

1вх2+1О2<-1п2, ГдЕ 1в2 — ПИКОВЫЙ TOI(туНПЕЛI-ного диода 2, который будет переключаться при наличии сигналов на двух и более вхо20 дах: 21„2+1о2)1в2, а в туннельном диоде 3 при помощи резистора б и стабилитрона 5 будет проходить ток Iоз такой величины, чтоб он переключался при условии 1оз+1ви )1вз, где 103 — — 21,„н, т. е. туннельный диод 8 будет

25 переключаться при наличии сигналов при од.ном и более входах.При подаче на одну из шин одного отрицательного станда ртного импульса туннельный диод 2 переключиться не может, а туннель30 ный диод 8 переключится в высоковольтное.

387363

Предмет изобретения

Составитель В, Церцек

Техред Т. Курилко

Корректоры: С. Сатагулова и 3. Тарасова

Редактор А. Бер

Заказ 263419 Изд. ¹ 733 Тираж 647 Подписное

ЦНИИПИ Комитета по делам изобретений и открытий при Совете Министров (;C(-

Москва, К-36, Раушская наб., д. 4,6

Типография, пр. Сапунова, 2 состояние и на выходе 12 будет сигнал «1» (в сумме «1»).

При подаче соответственно на две шинь( слагаемых одновременно двух идентичных отрицательных импульсов туннельный диод 2 переключится в высоковольтное состояние, транзистор 1 откроется и на выходе 13 будет сигнал переноса, а на выходе 12 — сигнал

«0», так как при открывании транзистора 1 в нем пройдет коллекторный ток I<, который создаст на резисторе б падение напряжения

4 — 1к<(6 и при УслОВии Уст4 U5 ( (11ст5, ГДЕ Уст4 И (> ст5 — НаПРЯжЕНИЯ стабилизации стабилитронов 4 и 5, соответственно, стабилитрон 5 закроется и в туннельном диоде 3 пройдет только ток 1,„» (1„з.

При подаче соответственно на шины слагаемых одновременно трех стандартных сигналов в туннельный диод 2 будет проходить ток

IT g 2=102+31am n) In2 и туннельный диод 2 переключится в высоковольтное состояние

1к <(т= с<< И (Е! I с ?() I Uñò4 1+11 т.д. l т. е. ток I„. ограничен резисторами б и 7, так что падение напряжения U7, вызванное током

1к+Мк-, не вызывает обратное переключение туннельного д иода 2 в течение времени подачи трех входных сигналов, а на резисторе б вызывает падение напря>кения 1; <(5 — — 114 и

IУ„4l — IU5I(У„5, что закрывает ста5 билитрон 5, а в туннельном диоде 3 будет проходить ток 1 .,-(ç=31»)1сз и на выходах

12 и 13 будет «1».

Комбинационный сумматор на три входа, содер>кащий входную цепь, состоящую из туннельного диода и стабилитрона, катоды которых подключены к базе транзистора и к

15 входным шинам, отличающийся тем, что, с целью повышения надежности работы и упрощения сумматора, он содер>кит резистор, включенный последовательно в цепь коллектора транзистора, и выходную цепь, состоя20 щую из туннельного диода, анод которого подключен к эмиттеру транзистора, и стабилитрона, связанного анодом с шиной нулевого потенциала, причем катоды туннельного диода и стабилитрона объединены и связаны с вход25 ными шинами.

Комбинационный сумматор на три входа Комбинационный сумматор на три входа 

 

Похожие патенты:

Изобретение относится к автоматике и вычислительной технике и может быть использовано в дискретных автоматах для сложения - вычитания чисел, кодируемых трехуровневыми сигналами по ортогональным составляющим функций Попова

Изобретение относится к цифровой связи, автоматике и вычислительной технике и может быть использовано при реализации параллельных выделителей канальных цифровых сигналов, устройств сигнализации и устройств для подсчета количества единиц в двоичной комбинации

Изобретение относится к автоматике и вычислительной технике и может быть использовано при построении универсальных и специализированных управляющих устройств, а также вычислительных устройств

Изобретение относится к области автоматики и вычислительной техники и может быть использовано в дискретных автоматах для сложения-вычитания чисел, кодируемых трехуровневыми сигналами по ортогональным составляющим функций Попова

Изобретение относится к вычислительной технике, в частности к способам суммирования чисел, и может быть использовано при построении арифметических устройств ЭВМ для повышения их быстродействия

Изобретение относится к электронике и предназначено для использования в сумматорах чисел в двоичном представлении

Изобретение относится к вычислительной технике и может быть использовано при проектировании вычислительных узлов в составе специализированных БИС на основе МОП транзисторов

Изобретение относится к электронике и предназначено для использования в сумматорах чисел в двоичном представлении

Изобретение относится к техническим средствам информатики и вычислительной техники и может быть использовано в высокоскоростных арифметико-логических устройствах, в том числе для вычисления быстрого преобразования Фурье и сверток по методу Винограда
Наверх