Преобразователь последовательного кода в параллельный

 

ОПИСАНИЕ

И ЗОБ РЕТЕ Н И Я

К АВТОРСКОМУ СВИДЕТЕЛЬСТВУ

Союз Советских

Социалистически1с

Республик

407302

Завися..:ое от «вт. свндетель.тва М—

Заявлено 04.!.1972 (1733179/18-24) Ч 1i;÷ 6 06f 5ii04 с присоединением заявки X —Гасударственный камитет

Саввтв Министрав СССР аа делам иэааретений и аткрытий

Приоритет—

Опубликовано 21.Х1.1973, Бюллетень ¹ 46

Д а T B o vo JI 15 i i 0 в а н и я о 11 I I c cl l I I f 51 2 2. I V. 1 9 74

УДK 68).325.53 (088.8) Авторы изобретения

О. Е. Бабушкин, Е. А. Братальский. В. M. Златников, Б. Л. Золотаревский и E. Г. Катковская

Заявитель

ПРЕОБРАЗОВАТЕЛЬ ПОСЛ ЕДОВАТЕЛ Ь 1О ГО КОДА

В ПАРАЛЛЕЛЬИЫЙ

Изооретенис QTiloc. llтс51 к oil.! а сTii IIIITQ xfilтики и вычислительной техни"lf и предназначено для преобразования последовательных двоичных кодов в параллельные.

Известны преобразователи последовательного кода в параллельный, содержащие регистр сдвига, генератор тактовых импульсов и блок формирования сигнала «:o»elf, кодовой комбинации», вход которого соединен с

«ыходом генератора тактовых импульсов, дешифратор, коммутатор, триггер режима, триггер выбора комбинации, счетньш триггер и элемент задержки.

Предложенный преобразователь отличается тем, что выход блока формирования сигнала «консц кодовой комбинации» соединен с управляющим входом счетного триггера и через элемент задержки — со входам1 триггера режима II тригтера выбора комбинации, выход которого соединен со входами счетного триггера и дсшифратора; выход триггера режима соединен с управляющими входами коммутатора и дешифратора, счетный вход счетного триггера соединен с выходом генератора тактовых импульсов, выход счетного триггера через коммутатор соединен со входом регистра сдвига, выход которого соединен со Входом дешифратора.

Это позволяет расширить область применения устройства за счет возможности контроля его работоспособности и использования его, таким образом, в системах с повышенными требованиям.i к надежности функционпрога ния.

Схема устройства изображена на чертеже.

Устройство содержит дешифратор I (для дешифрации контрольных состояний устройства), регистр сдвига 2, коммутатор 8 со входом 4 для подачи входной информации, триггер режима 5 со входом 6 для подачи сигнала

«нача Io сообщения», триггер 7 выбора комбинации, счетный триггер 8 со счетным входом 9, генератор 10 тактовых импульсов, блок 11 формирования сигнала «конец кодовой комбннации», элемевт задержки 12 и контрольный выход 18.

Коммутатор 8 коммутирует информационный вход регистра сдвига 2 либо на вход 4, через который на устройство передается пре2о образуемый последовательный код, либо на выход счетного триггера 8, в зависимости от состояния триггера режима 5.

Устройство работает следующим образом.

При подаче сигнала «начало сообщения»

95 на вхОд 6 триггера 5 коммутатор 8 переключается на прием кодовой комбинации со входа 4, и информация пропускается на вход регистра сдвига 2. Импульсы входной информации запоминаются в регистре сдвига при позо мощи импульсов генератора 10 тактовых пм

407302

Составитсгн, В, Игнатушенко

Тех ред Е. Борисова !(оррсктор Н. Стельмах

Р.дактор Б. Нанкина

"акал 991 1 !вд, ¹ !077 Тираж 647 Подписно

ЦЫ1ИПИ Государственного комитета Совета Министров СССР по делам изобретений и открытий

Москва, Ж-35, Раушская наб., д. 4/5

Обл. тип. !(остромского управления издательств, полиграфии и книжной торговли пульсов. По окончании входной информац!ш блок 11 формирования сигнала «конец кодовой комбинации» выдает сиг!!ал, по которому на выходах регистра 2 появляется информация в параллельной форме.

Дешифратор 1 при этом не работаст, так как он закрыт сигналом от триггера 5. Сигнал «конец кодовой комбинации» с блока 11 поступает также на триггер 8 и элемент ",адержки 12. По этому сигналу состояние триггера 7 переписывается в триггер 8. Импульс с выхода элемента задержки 12 перебрасывает триггер 7 в противоположное состояние и устанавливает триггер 5 так, что импульсы с триггера 8 переда!отся через коммутатор 8 на вход регистра 2.

Контрольная кодовая посылка на выходе триггера 8 имеет вид либо «010101... », либо

«101010»..., что определяется состоянием триггера 7 перед началом формирования контрольной кодовой посылки.

Дешифратор 1 настроен на прием той или другой контрольной кодовой посылки в зависимости от сигнала состояния триггера 7, и при появлении в режиме контроля на выходе регистра 2 комбинации сигналов, отличной от контрольной, выдает сигнал неисправности устройства н» выход 18 по сигналу с блока формирования сигнала «конец кодовой комоинации».

Предмет изобретения

Преобразователь последовательного кода в параллельный, содержащий регистр сдвига, входы которого соединены с выходами генератора тактовых импульсов и блока формирования сигнала «конец кодовой комбинации», вход которого соединен с выходом генератора тактовых импульсов, дешифратор, коммутатор, триггер режима, триггер выбора комбинации, счетный триггер и элемент задержки, отличающиася тем, что, с целью расширения области применения, выход блока формирования сигнала «конец кодовой комбинации» соединен с управляющим входом счетного триггера и через элемент задержкн — со входами триггера режима и триггера выбора комбинации, выход которого соединен со входами счетного триггера и дешифратора, выход триггера режима соединен с управляющими входами коммутатора и дешифратора, счет95 ный вход счетного триггера соединен с выходом генератора тактовых импульсов, выход счетного триггера через коммутатор соединен со входом регистра сдвига, выход которого соединен со входом дешифратор».

Преобразователь последовательного кода в параллельный Преобразователь последовательного кода в параллельный 

 

Похожие патенты:

Вс-сс ehiib/- // 374597

Изобретение относится к вычислительной технике и может быть использовано в системах преобразования цифровых данных и их передачи по широкополосным каналам

Изобретение относится к автоматике и вычислительной технике и предназначено для выполнения операции преобразования параллельного кода в последовательный код сообщения с программируемой длительностью паузы начала преобразования после запуска преобразователя и программируемым форматом преобразования, формирования синхроимпульсов сопровождения сообщения, трех битов состояния и контрольного бита четности с обеспечением программной возможности вставки его в конец сообщения и может быть использован при построении контроллеров локальной сети

Изобретение относится к вычислительной технике и предназначено для выполнения операции преобразования последовательного двоичного кода в параллельный код

Изобретение относится к цифровой вычислительной технике и может быть использовано в процессорах ЭВМ и в устройствах цифровой автоматики

Изобретение относится к вычислительной технике

Изобретение относится к автоматике и вычислительной технике и предназначено для использования в цифровых системах обмена массивами данных между устройствами

Изобретение относится к вычислительной технике и может быть использовано для преобразования биполярного трехуровневого последовательного кода в однополярный параллельный код

Изобретение относится к вычислительной технике и может найти применение в радиолокационных станциях одновременного сопровождения по дальности путем математического стробирования больщого количества объектов различной протяженности и в других системах цифровой обработки сигналов с различным целевым назначением
Наверх