Устройство задержки

 

-:-р„:От

ИЗОБРЕТЕН ИЯ

422088

Colo=- СОРетских (, Оци4яистич!вских

PF r! у бпи к

К АВТОРСКОМУ СВИДЕТЕЛЬСТВУ (61) Зависимое or авт. свидетельств»вЂ” (22) Заявлено 11.01.72 (21) 1737050/26-9 с присоединением з»явки хе— (32) Приоритет—

Опубликовано 30.03.74. Бюллетень Хе 12

Дата опубликования описания 26.11.74 (51) Ч.Кл. Н 03!с 5, 13

Гасударотвенный камите

Совета Министров CCCP оа делам изобретений и открытий ()3) УДК 621.374. .5 (088.8) (72) Авторы изобре re! IIII!

P Г, Карпов, Ю. Д. Матюхин и В. П. !Одина (71) Заявитель (54) УСТРОЙСТВО ЗАДЕРЖКИ

Изобретение относится к радиотехнике и может быть использовано в устройствах автоматического регулирования и управления.

Известно устройство задержки медленно меняющихся сигналог„содержащее источник управляющего напряжения и ряд последовательно соединенных секций задержки, состоящих каждая из управляемой ключевой схемы, запоминающего конденсатора и ждущего формирователя импульсов, в котором ждущий формирователь первой секции задержки подключен к генератору тактовых импульсов с перестраиваемой частотой следования, а управля1ощии вход ключевой схемы каждой последтчощей секции задержки подсоединен к Выходу ждущего формирователя предыдущей секции задержки.

Цель изобретения — получение плавного изменения времени задержки.

Для этого ждущий формирователь каждой из секций задер>кки выполнен па основе генератора пилообразного напряжения и компаратора, подсоединенного к источнику управляющего напряжения, при этом управляющий вход ключевой схемы первой секции задержки, подключенной потенциальным входом к истонику выходных сигналов, соединен с выходом генератора тактовых импульсов.

На фиг. 1 приведена блок-схема предлагае2

МОГО устр01!ства за Icp>!Il;ll; в;1 фиГ. 2 — диа раммы напряжений.

Устройство задерж! !1 содер и!!т источник 1 упраьля1ощего напряжения, последовательно соединенные cc"кции 2„— 2 „задержки, состоящие каждая нз управляемой ключевой схемы > „— >,, запоминающего конденсатора

4 „— 4 „и >кд щего формирователя 5„— 5,, выполненного и» основе генератора 6 „ — 6 „ пилообразного напряжения и компаратор»

7 „ — 7 „ соответственно. 1 енератор 8 тактоbled ип ульсов подключен к входу ждущего формирователя > „и к одному из входов ключевой схемы, >з „. Между кг!1Очевых!и схемами > „— З„вкл1очсп!! эмнттерные повторители с фильтрами 9, — 9 „соответственно.

Потенциальный вход ключевой схемы 8, подсоединен к источнику 10 входных сигналов, компараторы 7 „— 7„— и исгочннку 1 управляющего напряжения. С выходов 11 и 12 снимаются задержанные напряжения.

Работает устройство задержки следующим образом.

Ритм работы схемы задается генерато9; ром 8, выдающим последовательность коротких импульсов (фнг. 2, а) с периодом повторения Тр. Период повторения Тр может регулироваться в широки.; пределах, и его значение для конкретно обрабатываемой функции времени

30 устанавливается в соответстгпи с теоремой Ко422088

l0

3 тельникова. Эти импульсы управляют ключе. вой схемой 8„0 запоминающим конденсатором 4, напряжение на котором последовательно принимает значения U (iTp); U((i+1) Tp) и так далее (фиг, 2, б), дискретно моделируя исходную функцию времени U(t) „где U(t)— фу нкция входного сигнала на входе источника 10.

Эти же импульсы используются для запуска генератора б, пилообразного напряжения (фиг. 2, в), подаваемого на первый вход компаратора 7, (фиг. 2, в), на второй вход которого поступает напряжение Uq, моделирующее требуемое значение задержки т . При изменении напряжения на выходе компаратора 7„ получаются короткие импульсы, смещенные по времени относительно тактовых импульсов на величину т„= kUq, где Й вЂ” коэффициент пилы (фиг. 2, д). Далее задержанные таким образом импульсы управляют по импульсному входу ключевой схемой 8 с запоминающим конденсатором 4 р . Так как потенциальный вход ключевой схемы 8 через эмиттерный повторитель со сглаживающим фильтром 9, соединен с выходом ключевой схемы 8,, то запоминающий конденсатор 4 с приходом задержанного импульса с выхода компаратора 7 „ заряжается до напряжения U(iTp) (фиг. 2, е).

Когда импульс поступает на ключевую схему

8, конденсатор 4, заряжается до напряжения U((f+1) Tp), заполненного ранее конденсатором 4, . Моменты появления напряжения

Р (fT,) U((fy1) Тр) на конденсаторе 4, сдвинуты относительно моментов f =tTp, f= (t+1) Тр на время т —— /;Уз, обеспечивая тем самым получение на выходах 11 и 12 напряжения

U(iTp + тр), U((i+1) тр) + тр, т. е. входную функцию U(f) с некоторой ошибкой, определяемой степенью рациональности выбора периода Тр квантования исходного входного сигнала, на задержанную на время тз.

Значение тр может изменяться путем регулирования напряжения Uq в пределах от 0 до (Тр — т) = тз„„, так как практически всегда выбирают Тр таким, чтобы оно было несколько больше максимального времени корреляции исходной функции.

Использование секции 2 задержки, состоящей из генератора б,, компаратора 7, и ключевой схемы 8 с запоминающим конденсатором 4,, позволяет формировать напряжение на выходе схемы, задержанное íà 2тз относительно исходного U (t) .

Подобных секций можно включить несколько и управлять ими одним и тем же напряжением U>, что обеспечивает получение общей задержки, изменяемой в пределах от 0 до птз, где n — число используемых групп (генератор пилы, компаратор, ключевая схема) .

Предмет изобретения

Устройство задержки медленно меняющихся сигналов, содержащее источник управляющего напряжения и ряд последовательно соединенных секций задержки, состоящих каждая из управляемой ключевой схемы, запоминающего конденсатора и ждущего формирователя импульсов, в котором ждущий формирователь первой секции задержки подключен к генератору тактовых импульсов с перестраиваемой частотой следования, а управляющий вход ключевой схемы каждой последующей секции задержки подключен к выходу ждущего формирователя предыдущей секции задержки, OTличающеегя тем, что, с целью плавного изменения времени задержки, в нем упомянутый ждущий формирователь каждой из секций задержки выполнен на основе генератора пилообразного напряжения и компаратора, подсоединенного к источнику управляющего напряжения, при этом управляющий вход ключевой схемы первой секции задержки, подключенной потенциальным входом к источнику входных сигналов. подсоединен к выходу генератора тактовых импульсов.

422088

Составитель Ю. Еркин

Техред Е. Борисова

Редактор И. Грувова

Корректор О. Тюрина

МОТ, Загорский цех

Заказ 4418 Изд. № 1436 Тираж 811 Подписное

ЦНИИПИ Государственного комитета Совета Министров СССР по делам изобретений и открытий

Москва, 7К-35, Раушская наб., д. 4/5

Устройство задержки Устройство задержки Устройство задержки 

 

Похожие патенты:

В п т б // 406310

Изобретение относится к устройствам передачи информационного сигнала и может найти применение в системах управления, контроля, измерения, вычислительных устройствах, устройствах связи различных отраслей техники

Таймер // 2100901
Изобретение относится к устройствам отсчета времени и может найти применение в системах управления, контроля, измерения, вычислительных устройствах, устройствах связи и других устройствах различных отраслей техники

Изобретение относится к области импульсной техники

Изобретение относится к импульсной технике и может быть использовано в устройствах автоматики и вычислительной технике

Таймер // 2130692
Изобретение относится к устройствам времени и может найти применение в системах управления, контроля, измерения, вычислительных устройствах, устройствах связи различных отраслей техники

Таймер // 2199177
Изобретение относится к импульсной технике и может быть использовано в устройствах вычислительной техники и систем управления

Изобретение относится к импульсной технике

Таймер // 2213366
Изобретение относится к импульсной технике

Изобретение относится к импульсной технике

Изобретение относится к импульсной технике и может быть для использовано в устройствах автоматики, вычислительной и измерительной техники
Наверх