Устройство для проверки матриц оперативных запоминающих устройств

 

432601

:(оследовательн ); ) выоора э >м ),о: .;; 3ã,)(с)lои . .1)Tpi!цы ), иос.(с г(1вл, Г бои:)51." тр:lгl P.i)LiD, j) il;i0 Г!i:«)lö;ix,f3 Рс к(!. (с c )с 1:! 1:. О i! соединен с блоками управления 1, дсшифратсpсе! ) !1 бл ко)! фo р )! 1!pc!B 3òñ/(с ii I:! 1",Г(ьс(В токов 4. г1сш);(p;) > )ð > :. 1>, )!« IT (Г(я !Лрсо )p2:::; 2;. .",5!

If0 ГС i !!13.70В T )III I, ) 3 РС !С7")) 3 3.L;)

КС(З(JX КЛК)ЧСI!, C:1:,.,IO(i(i>iO КОТЦАРЬ(., (С .".ЦСС(3,7 Я т с Я В ь(б О p (. и р L c л с!! i l с и О б> АЙ(О т(к 1:1 2,1!! О i ( коорГдииаты матрицы. Вx!äû дсшиф))атер-1 8 саед;1! е!(ы с Выхс.i2:ill бл:)li3 управлс::, 5(1, ре(7(стра ад )е<са 2, блока форм:!р в;-ггслсй,!мпузьсав токов 4, а его Bblxo Lbl подкllo l !!ы к шина)! ПрозСр5!смой,)l;)Tpll(lf>I 5.

Б 70к фс;) >(Прова)е7е!й! il)li7) .IbcoD то ОВ 4

i(p07iI33II3 !С)! LЛЯ фор)11!pOD3ll)if) llм!1\ 1bсOD

T::ка те:I:151, 32I!1:i и. О,:I сое.-, :,:..:!лзком управлен(гя 1 и дешифраторо)м ) .

Блок ге !сратсрсв имиульссз 6 и;!ОГ(ьзуст0 51 ДГ(Я I (СP I! P(! 1!1 I I! 5! I! 11 .:1, Л ЬСОЗ 1!2)7 Р и ",(С i! : 51 за;ан;!Ой ам../1:(туды и апра Låclc;;.(ocо врс)СOB-!! .! .) ПО.!ОЖС:1 151 !!О OTIIO!LJBIill!0 Il Jl)l BМГ)ьсу

:12... - (!.

i eIlep3Top !Мпульсов 7 формирует ичгпульс

Н а,н Р5(>КЕИ И 5! Г! ) (J I(TP > Ь(С Ст I! i: 3)J

Р !3нып LGIIx cT I)Ioj((чllllii".!3/(ьll,)й i>c,"1! 1)ill!

I!! T3ни0гО сl(гна 13 «)» с ма DPI!L(ы,B \lo,lеит за!!Пси инфор)!ации «1», а генератор импульсов 8 формирует i.мпульс, равный допустимой макс)!М(1/!Ьной зе !!(чине счига 1:!ого сигна 7;l

<<О>> В МО)!С((Т 33 il IICII If! lf!)0 р ч(1 цil ll <<1!>>. В хо ды геиep3Topc!B !миульсов 7, 8 сзязаиы соот,ветс7)вен!!о с выходами 21 Ji 22 cxåìû 16 3;1(Г!уока б !Oi!(2 генераторов с первыми клан !нируемыми (входае!и 28 и 24 пре,вар:ггель !ых уси7ител и 18 и 14 бло(ка 12, BTophIQ зхз bl

25 I 26 и,)едва )) и те lb!fbi x 5 c i/!! (. ;i.!i 18 :. 1-"

СОед;(неиы соотзетстВен-.lо с Выходам:.(тсх жс г !!cраторов.

Блок 9 г. ;.-.,ддарите/!Ьнь!х ус: лителей пj)с.!, . l 3 3 . i 3÷ е 1 дл Я:В ы о 0 р 3 0 б м 0 т 1< и c <(è т ыгв 2 i (I i ß I! предварительного усиления счита)(ных сигналов с матрицы. Первые входы к7апан;(руемых пред!Варите7ьных усилителей 10 и II сссди Ip.FILI с выходами обмоток считы!заиия )проверяемой матрицы 5, а Вторые входя —: выхoдоч

Олс)ка 1 у(правлен:.(я.

Дополз ITB;Ibi!Ый 67ок 12 предзар)тальпь!х усилителей служит для у и,)снз!и сигналсз, .гост))па!Ощих с блока 6 ге(ерато;)сз;!Мпулссв. Клапанируех(ые предварительные усилители 10 — 14 идентичны и выходы их соединены с первым входом блока 15 усилителей счиT! >! В 2!! И Я.

Блок 15 усилителей Очитьпап(iln предназначен для ам(п>7итудно)! и Време.".Яой сслск(гии счит35(. i>!x сигналов, усиления их;. формиро вания !Выходно(го )Гх(пульса. Второй вход блока 15 соединен с блоком )))правления I, а «Выхсд — с входом блока контроля 20.

СXQ 12 16:!! 1 ;(чсl<2 ОЛО 3 ..:с )(! < ".Пhв:,1;):

11".:J!13 .:.C I,!,1, i!i кО)1)1 VT3:1(i и C, l 1((1,":: 1! >, I! j)(1 B 1 Сli if>i, 3:ll(i с!ка!0(цих ccilcp3Tophl 7 II 8.

Схема «И» 17 срабатывает в момент записи ((нформац)!и «!» В матрицу, при этом иа

Выходе cxP)ibl образуется разрешающий uoTcí!Li1i1 1 .11я запус ка 1 pllcip3Top3 )5)(п льсоз /, а схема «И» !8 срабатывает и запускает I с нератор импульсов 8 B момс:(т 3271ис) и:!(10;)М 1!(ill! «0».

HepBh!e входы схе))! « !» 17 и 18 согс.!! 1:": û

B >IXO 10)(ОЛОка уiilp3D7CI(351 1, ОПрС.I - Л>!!0!!(Bго Вре)!5! запуска в цикле запис:i бл >:<2 2 гс-! (ср(!Торс В. Второ* Вхо.(схемы «1 1» 17 с. с.(11пе:i с входом инвсртора 19 и з),)х(:дом ()л» а (1 1 .) 2 В, С:(1! 5!, 0 1 ) СдСЛ5!Юlц 1".1 .! 11 П.: с Ь Jf if(j).) р 1 а-! (Пи ««!»,;l зторoil Dxclj схемы « i» !8 соа;:—

:!с;(с зых;дом:;: зс);П.р, !9, к.гг;;;)ь;) определяет !и..:«h иис(о)ма(1,1! «0» Выxo (ы 21 !1 22

20 сх«,! «! )» Ii !! 18 ".::. .1! .;:c!)я с ",;Отзстcгзчю) 1 - ) 1! !!;, p !I г) 1 / 8 -1 прс.(з(!ритсльиых >с:1.7:!телей 18 и !4.

>) > .)) 0, I 5 .) i) 7 В С Т C l В ! и 3 2 .1!! "3! l . l О i i; l !I I I T Ь(3 2 . : .)!!

22 П.I())o-,!131,;!If Блок контре) .5> с;с! Пчс:I c (-,!О>

>к(l) 11 упp !1!Г) !I!151 1 I! C!! 1 !Тс/1 ll с!il l !) i 1

l.:I5i Ii).

В в(ходы (сши());)ато;)3 8 ис: кл)0 (е (ы к Выx0 illhl)l ши;!ам 27 устройства, входные LI)!If!i (-8, которого соединены с одними из Dxo,iîâ б/(с(ка 9 предваритеlbiihix усигf!Iòc/Iåé.

Работа устроистза !Ipoilcxoдит СГ!еду!Ош (5(C;;) ";.1 О) I.

Пр;(прсзерке матрицы 5 про:icxo f;Il автомат:!ческая смена шфор,!аци:.i, зап::. I!i!(ой в

1 < й, т. < .. ь!13 «13(а ilдст ци кл 32П ис(! и н!) Ор— мац i:! в матрицу, соглас;!о,пря:!очу «тяжелому» <Оду, далее Ocyufcc TD,75ICTc5 о(:рсдслсннос коли«)ее>пзо цик/(ов ч.е;(ия информации с матр:I:ibi. 3ате: 1 с/)едуcT ц! кл заспис:1:l!I(()ор. 5!ацll!1

:) .i <>

КО 1, )! С()РЕДСЛ:I:IO" -Ко,!И IOC 30 (1; K, iC 3 ЧТС:.:151 с )1 . :) 3. !>! ii 1(1,! с В - >! О i> 03. o i)!:-С) Я

;!DO!)XO. 7I 1 02 ЧI;3..10 Р33.

4: Во время цикле!В чтеч;(я в блоке управле1! ПЯ 1 Dhij) 3()3TI>ID 3IOTCß к 72113)l (1)уlощ1!е ()1пульсы, позволяющие JBûoð3òh нгOîxoдимый

,. ;гi I . :;, DII Ы!! уC11,111T! 7 Ь О. iоl (l 9:f ", с!1л:!T!> c!11IT !:!!Ih!II сигнал c;I;)0!3 рясм гй I(!Tpll-u ь: 5. CNJ,T2:!Пый сигнал поступает:!3 вкл очснный предвар5(тсльный уси.(.1 ель !0 нлз 11, ; с,!лизастс5! !I пос- .пает:.а блок ус)! I!Iгелей

c ;: Гь)зап)!!i !5, который прои=DOz::fT зре.!e:1-!! T!o cc3.:i-i. 1lo с l! );GL(Lb!0 С Гроб. (ру>о i,е О,.:)(..Ióëücà и амплитудную селекцию.

П р и с ч: !ты в а н и и и и фор м а(ци и «1» в е)7;(

«1». При считывании инфорчации «0» Вел(гчи;(а счита()ного сигнала должна быть меньLL!c б) напряжен()5 поро(га,сра>бат)яваиия усил! теля

4326! !4,. чи-.ыза !i!ÿ и зыходно;t:"!3!H3 lbc не Образыс-.( ст» .--, тст,: ие:t, .I!ó,".Bc-: !а ьх.-.де блока конт1,О :1! 20 Boc:! ):HH!3:2 т» кз1; 001:тзетстзие инфэрма!1Ии «О».

Во зрееяя циклов записи клана!!ирующие изгпульсы на вход олока 9 предварительных усилителей ие поступают. В это время:1а первые Baobab! схем «И» 17 и 18 с блока управления 1 поступают кла!панирующие импульсы цикла записи. При записи информации «1» на выходе 21 схемы «И» 17 будет образован импульс, который включает првдварительный усилитель 17 и генератор имг!у1bcOiB 7 (схема «И» 18 будет закрыта). Через определенное время генератор 7 вырабатызает импульс на пряжеиия определенной

Д,-.ИТЕ.IbHOiCT!1 И ЯМПЛИТi ÄÛ, lIIPH !КОТОРОМ ДОЛже;! Сра02тывять Олок силителе!! счить!ваИ1:я 15. Если п враз!етрь! Oлока 3 01!л:!тс,".Oli с !:!ты1вя иия 15 находятся В норме, То 0 ср. 1ботает, выходной сигнал !поступит на вход блока контроля 20, который выдаcт сиг:.12ë соответсгвия в блок управления 1. Есл,i же

1!Яраметры его 1!зменились так, ITo при этом ие будет образован выходной импульс, то б;10::î I ко !троля 20 не бу!дет выдан сигнал .-оответствия B блок управления 1.

При записи информации «О» потетщиал на втором вхсде схемы «И» 17 станет за!прещаю .иим и с. еыа «И» 17 скажется закрытой, а схема «И» 18 откроется. Им пульс с выхода

22 схемы «И» 18 откроет предварительный у илитель 14 и запустит генератор 8. Через определен:!ог время генератор 9 вырабатывает имиx.льс напряжения Определенной длительности ав!плитуды, при котором блок усилителей счить!зан::я !5 не должен срабатыB2Ti Ec.IH iI2P33!ÃTPbI о.IoK3 Усилите.!PII cHH— тывания 15 нахое!ятся в норме, то o!I;Ie сработает, блок ко!!троля 20 выдает в блок 1 упpzB iQ:ii1H c l.:i3л: ответстзия. Ec7It же 112р

3!етэы Олоl .Я cilëèòс.-.сЙ ci1:!ть:з2ния 15 изменят=я TBII, что он сработает, то .в этом случае блок контроля 20 нс выедает сигнал соответств:!я в блок уира!в1ен:iÿ 1. При отсутсгвии сигБ палов соответствия Олск управления 1 выдает оператору информацию оо изменении параметров блока ус11лителей! считывания 15 и недопустимост:! да,bíåéøåé !проверки матриц.

После Оконч311:1я цикла записи к 13TIBH!tpx 101О шие импульсы на первые входы схем «И» 17, 18 поступать ие оу!, т и соответственно генеp2T0pbl 7 8 Олсч;2 6 HB бу!дут 32113 c!IBTbc!I H

;1спол!! тельные 1;редзаригел1и-":,= 3.cèëltòåëè

18 it 14 блока 12 будут закрыты.

1Б Пp l пэоверке блока уcli;I!ITPлей считывания 15 необходимо подавать строоирующий !!3,:ПМ IbC 3 ЦИКЛЯХ ЧТЕНИЯ И ЗЯ IИС:!.

Предмет .!зоорст=н:I :

Устройство для проверки матриц оператив: ых за!поминающих устройств, содержащее дешифратор, входы которого,подкл очены к вь1ходаз! региС гр Я адреса и ОЛОГ.2 форз1ирователей тока. а выходы — к выход:1ым ш:щам устройства, блок предварительных усилителей, Одни входи которого подсоединен! к

3. одным ш:!нам устройства, др3гис — к 010ку управления, à выходы — к олоку усилит е л Р Й с ч и т ы!В я н и я, с 0 вд и н е н н О м у с 0 л О 1 . 0 м ко11троля, отлача1ощееея тем. что, = целью повышения точности контроля и увеличения быстродейств1!я устройства. QHO содержит дополнительный блок првдваритель:1ых усилителей, одн:.t входы !00тсрого подвое:IHHC!tbl ко входам введенного в устройство олока ге:1ераторов, дру-Hå — к выходам блока генераторов, а выхсды — ко входаз! блока усилителей счит1ыван;!я, схему запуска блока генераторов, входы

40 которой подключены к блокм 3.! Ip2I3лен:!я, а

ЗЫ ХОДЫ Ко Вз:ОД33! Ii,зона Г 1!; ЯТО ОЗ, Редактор Л. цветкова

Составитель В. Рудаков

Тс, ел Г. Васильева

14о i9«êòор В. Гутман

Заказ 502)9е69 Изл. Х> 1717 Тп1та гк 59! 11олписное

ПНИИПИ Государственного комитета Совета Министров СССР по делам изобретений и открытий

Москва, 7К-35, Раушская наб., д. 4,/5

Тип. Харьк. фнл. прел. «Патент»

Устройство для проверки матриц оперативных запоминающих устройств Устройство для проверки матриц оперативных запоминающих устройств Устройство для проверки матриц оперативных запоминающих устройств Устройство для проверки матриц оперативных запоминающих устройств 

 

Похожие патенты:

Изобретение относится к импульсной технике и может быть использовано в устройствах вычислительной техники и системах управления

Изобретение относится к вычислительной технике, в частности, к устройствам хранения информации, и может найти приме нение в специализированных системах хранения и обработки изображений, в ассоциативных параллельных процессорах при решении информационно-логических задач, задач поиска и сортировки данных, в устройствах обработки сигналов в реальном масштабе времени

Изобретение относится к полупроводниковому запоминающему устройству, содержащему схему обнаружения и исправления множественных ошибок

Изобретение относится к способам записи в энергонезависимую память и может быть использовано в приборах, осуществляющих хранение и обновление оперативной информации в процессе своей работы

Изобретение относится к устройствам тестирования электронных элементарных схем и групповых линий соединений

Изобретение относится к средствам для программирования/стирания электрически стираемых программируемых полупроводниковых постоянных запоминающих устройств

Изобретение относится к области автоматики и вычислительной техники

Изобретение относится к электронным запоминающим устройствам (ЗУ) с электрически программируемыми ячейками
Наверх