Устройство совпадений

 

оч («)«&, . н с) 1 «> ы ««(,", с) )>« ()467473

ОПИСАНИЕ

ИЗОБРЕТЕН ИЯ

К АВТОРСКОМУ СВИДЕТЕЛЬСТВУ

Союз Советских

Социалистических

Республик ((31 ), (()ll() Ill(i (e, ((>Iloi К «!ВТ. СВИ;(-()Т .(22) 3;(l;;;le((o 06.02.73 (21) 1883527/26-9. (oI) М. 1хл. Н 03k 19,(20 е ирисосд! нсиисм заявки «0—

Государственный комитет

Совета Министров СССР ао делам изобретений и открытий (23) Приоритет—

Ои ол((кoB((((o 15.04.75. Б(ол,(с1сиь ¹ 14 (5) 3) У),К, 681.325.65 (088.8) Да тя оп т01 иков«! ((и)! o(((Ic<(11((H 27. 1 1.75 (72) Л))тор

: зобрстс:l:((r

В. С. Надеждин (71 ) 3 а)1в:! тел ь

Объединенный институт ядерных исследований (54) УСТРОИСТВО СОВПАДЕНИЙ

Изобретение относится к импульсной тсхинкс, Устройстзо может быть использовано в процессе (ризичсского эксперимента.

Ррзвестло устройство совпа«деннй на два входа, содержащее элемент задержки на каждом входе, выход I OTopol o coeg(» (el(с цепо>н ой обратно!! связи, состоящей из послед«овательио сосд: (el(I(I lx коррслирующего форщрователя, логического элемента «И вЂ” HE», переключатсля и логического элемента «И». Выходы элементов «1«1» через д«вухвходовую схему порекл(очателя и два формирователя подключены к управля(ощим входам элементов задержки.

В таких устройствах огранлчеиа регулировка (Iор1)сляционпь1х el(((!(I Io()> I1ocTy11aIo1»I(»(> па входы вместе с искоррел IpoBBIIJII (ìè cT3TIIcTIIчески распределенным:1 во времени сигнала м1(.

Целью изобретения является осуществление автом»!Ти>(сской регулирозки сигналов, поступающих иа входы схем(1 со(владений, и выбор мин(»а(ал(но(! задержки. Для этого выход первого элемента задержки подключен к второму входу элсмс:(та «Н вЂ” НЕ» цепочки ооратной связи iBTopofo элемента задержки, à выход второго элемента задержки подключен к второму входу элемента «И вЂ” НЕ» цепочки обратной сзязи первого элемента задержки, выходы перскл(о>(атсле!(ооеих цепочек обратной связи подключены каждый к одному. из входов своих элсмситов <<1 1)) и одно:Ipeìeиио к вход»(м д(вухвходовои схем(1 переключе:ия.

В целях «контроля и компсисацllll времс(нюго дрейфа выходы элементов задер»кки через дополиительиьш элемент «И» подкл(очеиы к двум упомянутым элементам «11» цепочек обратной сзя«к((.

На чертеже изображена блок-схема предлагаемого устройства совладений.

Уст1роиство имеет входы 1 .! 2 и содержит элементы задержки 3 и 4, формиро)àòñë(1 5 и

6, формирующие сип(алы для переключены(я элементов задержки, коррелирующие форм:(рователи 7 и 8, формирующие сигналы дли15 тсльиости, меньшей дллтсльиости входных сигналов, логичсские элементы «11 — I IE» 9 и

10, перскгиочатели 11 и 12, логические элементы «И» 13 и 14, двух)входовую схему переключения 15 п допил:(итсльиь(й элемент «11»

20 16.

С помощью переключателей выбирается режим,работы устройства: автоматическая регулировка elll иалоз (выходы логических элементов 9 и 10 непосредственно сосд»!пены с вхо25 дами схемы переключения 15) влп контроль и о ущсстплеиие компенсации врех(еииого дрсйфл (в!.!ходы логических элементов 9 и 10 подкл(очеиы непосредственно к соответствующему входу элементов 13 и 14) .

30 В первом режиме работы устройства искор467473 релированные и коррелпрованные сигналы, поступающие «а входы 1 и 2, через элементы задержки 3 и 4 проходят,в цепочки обратной связи и, пройдя часть своих цепочек, содержащую по ледовательно соедпнениые коррелирующий формирователь 7 (8), логический элемент «И — НЕ» 9 (10) и переключатель 11 (12), подают."я»а соответствующие входы .схемы переключения 15. В последней сигналом, проходящим первым из одной цепочки обратной связи, осуществляется переключение другого коррелнроватгного с первым сигнала, поступающего на другой вход схемы переключения, íà вход формирователя 5, (6), находящегося в той цепочке обратной связи, через элементы которой прошел первый сигнал. Далее сигнал поступает на управляющий вход элементов задержки и .включает дополнительную задержку.

Некоррели рованиые сигналы, поступающие либо на вход 1, либо на вход 2, не могут изменить первоначального состояния элементов задерж ки, поскольку для осуществления такой операции иеобходимо наличие сигналов па обоих входах схемы переключения 15.

Во втором режиме ра боты успройства иа входы подаются сигналы от счетчиков, регистрирующих радиоа|ктив ное излучение. Может оказаться, что в результате дрейфа регистрирующей аппаратуры сигнал на выходе одного из двух элементов задержки, наиример 4, появится несколько позже, че|м коррелированный ситнал на выходе другою элемента задержки.

Предполагается, что это .запаздывание не превышает величины разрешающего времени дополнительного элемента «И» 16, так что на его выходе наблюдается сигнал, совпадения, который поступает на один из входов логических элементов «И» 13 и 14. Поскольку запрещающий сигнал с выхода элемента задвржки 4 в результате дрейфа приходит на вход логического элемента 9 с некоторым запозданием по отношению к сигналу, постулающему на его другой вход с выхода формирователя 7, а запрещающий сипнал с выхода элемента задержк1и 3, проходящий иа вход логического элемента 10, опережает сигнал, поступающий на его другой вход с выхода формирователя

8, то операция запрета осуществляется только в логическом элементе 10.

Сигнал с выхода логического элемента 9 через переключатель 11 поступает на другой вход логического элемента 13, а сигнал совпадения с выхода последнего падается на вход схемы 15, которая переключает этот сигнал на вход формирователя 5 и далее иа управляющий,вход элемента задержки 3. 0Таким образом,,залаздыванпе входного корреляционного сигнала в одном канале,компеноируется увеличением величины задержки в д ругом канале устройства совпадений, а по характеру измерения задержки можно судить

1г о,стабильности работы всей установки в целом.

Предмет изобретения

1. Устройство совпадений на два входа, со20 держащее элемент задержки на каждом входе, выход которого соединен с цепочкой обратной связи, состоящей из последовательно соединенных коррелирующего формирователя, логического зле мента «И вЂ” НЕ», переключа25 теля и логического элемента «И», выходы элементов «И» через двухвходовую схему переключения и два формирователя подключены к управляющим входам элементов задержки, отличающееся тем, что, с целью автоматпче О ской регулировки сигналов, поступающих па входы схемы совпадений, и выбора минимальной задержки, выход первого элемента задержки подключен к второму входу элемента

«И — HE» цепочки об ратной связи второго эле05 мента задержки, а выход второго элемента задержки подключен к второму входу элемента

«И — НЕ» цепочки обратной связи первого элемента задержки, выходы переключателей обеих цепочек обратной связи подключены о каждый к одному из входов своих элементов

«И» и одноврвменно к входам двухвходовой схемы переключения.

2. Устройство по п, 1, отличающееся тем, что, с целью контроля и компенсации временного дрейфа, выходы элементов задержки че4> рез дополнительный элемент «И» подключены к двум упомянутым элементам «И» цепочек обратной связи.

467473

Составитель А. Максаков

Техред Т. Миронова

Корректор А. Галаховы

Редактор Т. Юрчикова

Заказ 4260 Изд. Л !346 Тираж 902 Подписное

ЦНИИПИ Государственного коъгитета Совета Министров СССР но делам изобретений и открытий

Москва, K-36, Раушская наб., д. 4/5

Обл, ткн, Костромского управлении издательств, полиграфии и книжной торговли

Устройство совпадений Устройство совпадений Устройство совпадений 

 

Похожие патенты:

Инвертор // 363212

Изобретение относится к электроизмерениям, автоматике, импульсной, преобразовательной и др.технике и может быть использовано в качестве многофункционального устройства, например, сравнение фаз или напряжений, или длительностей, или формирователей в интегральном исполнении

Изобретение относится к области вычислительной техники и интегральной электроники, к интегральным логическим элементам БИС

Изобретение относится к вычислительной технике и интегральной электронике, а более конкретно - к интегральным логическим элементам СБИС и, в частности, к логическому элементу И-ИЛИ-НЕ на комплиментарных нормально закрытых полевых транзисторах с управляющими переходами Шоттки

Изобретение относится к области вычислительной техники и интегральной электроники, а более конкретно к интегральным логическим элементам СБИС

Изобретение относится к вычислительной технике и может быть использовано для построения средств автоматики, функциональных узлов систем управления и др

Изобретение относится к автоматике и вычислительной технике, обеспечивая функцию троичной логики

Изобретение относится к вычислительной технике

Изобретение относится к автоматике и вычислительной технике

Изобретение относится к области вычислительной техники и интегральной электроники

Изобретение относится к вычислительной технике для реализации логических и арифметических операций с дискретными и аналоговыми значениями нулей и единиц
Наверх