Устройство для ввода информации в сдвиговый регистр

 

1п1 47405

ОПИСАНИЕ

ИЗОБРЕТЕНИЯ

Сава Советскнх

Соцнаанстнческнх

Ресвублнк (61) Дополнительное к авт. свид-ву (22) Заявлено 08.01.70 (21) 1396356/18-24 с присоединением заявки хГе (23) Приоритет (51) М. Кл. б 11с 19/00

Государственный комнти

Совета Мнннстров СССР (53) УДК 681.374.32 (088.8) щ„„щ,,д,„„й- Опубликовано 14 06 75. Бюллетень и аткрытнй

Дата опубликования описания 23.09.75 (72) Авторы изобретения

А. И. Кулсшсв, П. И. Овси цер, С. В. Vарпович, Г. Д. Нестеренко, Д. H. Иетров и В. A. Нижегородов (71) Заявитель (54) УСТРОЙСТВО ДЛЯ ВВОДА ИНФОРМАЦИИ

В СДВИГОВЫЙ РЕГИСТР

Предложение относится к области автоматики и вычислительной техники и предназначено для применения в дешифраторах импульсно-временных кодов и в других устройствах, в которых возникает задача ввода несинхронной информации в сдвиговый регистр.

Известные устройства для ввода несинхронной информации в сдвиговый регистр выполнены на основе схем совпадения тактовых импульсов с информационными.

Известно устройство для ввода информации в регистр, построенное на логических элементах «И — НЕ» («ИЛИ вЂ” НЕ») .

Это устройство обеспечивает запись информации в сдвиговый регистр при длительности тактовых импульсов, равной половине периода их следования (меандр).

В двухтактных системах трудно обеспечить тактовые импульсы, имеющие форму меандра (как правило, первые и вторые тактовые импульсы «перекрываются», т. е. в течение какого-то времени действуют одновременно). При этом регистр работает неустойчиво, так как во время «перекрытия» тактовых импульсов возможен перенос информации сразу на несколько разрядов, количество которых определяется быстродействием элементов регистра, поэтому в реальных условиях применяют

«разнесенные» во времени тактовые импульсы.

В этом случае длител-ость тактовых импу сов меньше половины периода, в результате чего в течение какого-то времени оба тактовых импульса отсутствуют одновременно.

При применении «разнесенных» тактовых импульсов известное устройство не rap антирует ввод в регистр информационных импульсов, имеющих длительность менее величины

«разнесения» тактовых импульсов, т. е. при

Т вЂ” 2-,„

10 инф 4

2 где т„нф — длительность информационных импульсов, т,,„. — длительность тактовых импуль15 сов, Т период следования тактовых импульсов.

Например, при т, „= 0,25 Т известное устройство для ввода информации не обеспечи20 вает запись в регистр информационных импульсов длительностью т„„ф (0,25 Т, расположенных в интервалах между тактовыми импульсамии.

Кроме того, известное устройство не обес25 печивает возможность нормирования по длительности продвигаемых в регистре сигналов.

Целью изобретения является повышение помехоустойчивости и функциональной надежности, что сводится к обеспечению ввода

30 в сдвиговый регистр информационных импуль474051 инф --- т

65 сов с произвольной расстановкой относительно тактовых, в том числе и расположенных в интервале между тактовыми импульсами, а также нормирование по длительности импульсов в регистре.

Эта цель достигается тем, что единичный выход запоминающего триггера соединен с нулевым входом триггера обратной связи, нулевой выход которого соединен с нулевым входом запоминающего триггера и со входом первого входного ключа сдвигового регистра, входы схемы совпадения соединены с шиной вторых тактовых импульсов и с выходом соответствующего разряда сдвигового регистра.

Устройство выполняется на двух статических триггерах RS-типа: запоминающем и обратной связи. Первый из них запоминает поступивший на информационный вход импульс, Информация с выходов запоминающего триггера вводится в регистр через ключи сдвигового регистра. Второй триггер выполняет функции звена отрицательной обратной связи: он включается лишь по окончании ввода в регистр импульса требуемой длительности и, включившись, прекращает ввод информации в регистр. 0ба триггера соединены таким образом, что после включения триггера обратной связи запоминающий триггер и триггер обратной связи последовательно выключаются, и схема возвращается в исходное состояние.

На фиг. 1 — приведена схема предложенного устройства; на фиг. 2 — временные диаграммы, поясняющие его работу.

Устройство выполнено на элементах «И—

НЕ» («ИЛИ вЂ” HE»): элемент 1 образует инвертор, элементы 2 и 3 — запоминающий триггер, элементы 4 и 5 — триггер обратной связи, элемент б — схему совпадения. По шинам 7 и 8 подаются соответственно первые и вторые тактовые импульсы. Устройство содержит также информационный вход 9. Выходы устройства через ключи 10 соединены со входами сдвигового регистра с разрядами 11 и 12, имеющими выходы 13 — 15. Выход одного нз разрядов регистра подключается к входу

16 схемы совпадения 6.

Устройство работает следующим образом.

Информационный импульс поступает по входу 9 непосредственно или через инвертор

1 (при положительном импульсе) на единичный вход запоминающего триггера, т. е. на элемент «И — HE». Триггер включается независимо от сдвига фазы информационного импульса относительно тактового импульса.

Единственным условием включения триггера является: где Л(,— время включения триггера. С выходов запоминающего триггера сигналы (логический «О» и логическая «1») поступают на входные ключи 10 сдвигового регистра: «1»вЂ” на первый входной ключ, «О» — на второй.

Ближайшим первым тактовым импульсом «1»

55 записывается в первый триггер первого разряда 11 сдвигового регистра. Последующим вторым тактовым импульсом «1» записывается во второй триггер первого разряда. 3апись «1» в первый разряд регистра продолжается до тех пор, пока не сработает триггер регистра, единичный выход которого соединен со входом схемы совпадения 6. Схема совпадения срабатывает при поступлении на ее входы «1» с соответствующего триггера регистра и второго тактового импульса и формирует сигнал включения триггера обратной связи (элементы «И — НЕ» 4 и 5), поступающий на его единичный вход. Поскольку на нулевом входе триггера обратной связи действует «1» с единичного выхода запоминающего триггера, «О» на единичном входе триггера обратной связи включает этот триггер. Сигнал с нулевого выхода триггера обратной связи поступает на нулевой вход запоминающего триггера и на входной ключ 10. Ключ запирается, запись «1» в регистр прекращается.

Если к этому моменту импульс на информационном входе 9 устройства закончился, то запоминающий триггер выключается, и «О» с его единичного выхода поступает на нулевой вход триггера обратной связи и включает его после окончания второго тактового импульса. Если же к моменту включения триггера обратной связи импульс на информационном входе еще не закончился, то до его окончания на единичном выходе запоминающего триггера будет «1». По окончании импульса на информационном входе запоминающий триггер под действием «О» на его нулевом входе выключается и выключает триггер обратной связи; схема возвращается в исходное состояние.

На фиг. 2 показаны временные диаграммы для случаев, когда импульс на информационном входе расположен между тактовыми импульсами, причем этот импульс имеет длительность больше периода следования тактовых импульсов (номера диаграмм соответствуют номерам элементов и связей на фиг. 1).

Временные диаграммы соответствуют случаю подключения входа 16 схемы совпадения

6 к единичному выходу второго триггера первого разряда регистра, т. е. к выходу 14; при этом длительность импульсов в регистре т„= Т.

Для увеличения длительности импульса вдвое, втрое и т. д. необходимо лишь переключить вход схемы совпадения 6 на выход второго триггера соответственно второго, третьего и т. д. разрядов регистра, при этом т„будет равна соответственно 2Т, 3Т и т. д.

Предмет изобретения

Устройство для ввода информации в сдвиговый регистр, содержащее запоминающий триггер, единичный вход которого соединен через инвертор с информационным входом устройства, триггер обратной связи, единичный вход которого соединен с выходом схемы

474051 совпадения, единичный и нулевой выходы запоминающего триггера соединены с входами первого и второго входных ключей сдвигового регистра соответственно, входы обоих входных ключей соединены с шиной первых тактовых импульсов, отлич ающееся тем, что, с целью повышения помехоустойчивости и функциональной надежности, единичный выход запоминающего триггера соединен с нулевым входом триггера обратной связи, нулевой выход которого соединен с нулевым входом запоминающего триггера и со входом первого входного ключа сдвигового регистра, входы схемы совпадения соединены с шиной вторых тактовых импульсов и с выходом соответствующего разряда сдвигового регистра.

474051

Составитель В. Игнатущенко

Редактор Е. Симонова Техред Т. Миронова Корректоры: А. Николаева и Л. Корогод

Заказ 2301/14 Изд. ¹ 1547 Тираж 648 Подписное

ЦНИИПИ Государственного комитета Совета Министров СССР по делам изобретений и открытий

Москва, 7К-35, Раушская наб., д. 4)5

Типография, пр. Сапунова, 2

Устройство для ввода информации в сдвиговый регистр Устройство для ввода информации в сдвиговый регистр Устройство для ввода информации в сдвиговый регистр Устройство для ввода информации в сдвиговый регистр 

 

Похожие патенты:

Изобретение относится к вычислительной технике и может быть использовано в различных цифровых устройствах, работающих в условиях воздействия помех

Изобретение относится к импульсной технике и может быть использовано в устройствах вычислительной техники и систем управления, работающих в условиях воздействия помех

Изобретение относится к сдвиговым регистрам, включающим в себя множество каскадированных ступеней, каждая из которых имеет входной вывод и выходной вывод

Изобретение относится к вычислительной технике и может быть использовано при построении универсальных и специализированных управляющих устройств, а также в устройствах диагностирования

Изобретение относится к области вычислительной техники и может быть использовано при построении универсальных и специализированных управляющих устройств и устройств диагностирования

Изобретение относится к устройству обращения циклического сдвига и/или обращенного перемежения данных

Изобретение относится к программируемому материалу памяти и к ячейке памяти, содержащей указанный материал памяти, в частности к тонкопленочной ячейке памяти

Изобретение относится к вычислительной технике и может быть использовано при построении универсальных и специализированных автоматических управляющих устройств, а также в устройствах диагностирования

Изобретение относится к области вычислительной техники и может быть использовано при построении универсальных и специализированных управляющих устройств, а также в устройствах диагностирования

Изобретение относится к цифровой вычислительной технике и может быть использовано в процессорах ЭВМ и в устройствах цифровой автоматики
Наверх