Запоминающее устройство

 

С0103 Совете,

Социапистччесник пц 479I5I

Республик (61) Зависимое от авт. свидетельства (22) Заявлено 03.05.71 (21) 1651852/18-24 с присоединением заявки Ме (32) Приоритет

Опубликовано 30.07.75. Бюллетень Ме 28

Дата опубликования описания 02.10.75 (51) М. Кл. G 11с 7/00

Государственный комитет

Совета Министров СССР (53) УДК 681.327.6 (088.8) по делам изобретений и открытий (72) Лвторы изобретения

В. Л. Волковыский, В. К. Злобин и Е. П. Королев

Рязанский радиотехнический институт (71) Заявитель (54) ЗАПОМИНАЮЩЕЕ УСТРОЙСТВО

Изобретение относится к области вычислительной техники и может быть использовано в специализированных вычислительных машинах, в частности, в ЦВМ для распознавания образов.

При решении некоторых вычислительных задач возникает необходимость записи последовательностей двоичных цифр в запоминаю щее устройство (ЗУ), а затем выборки этих же цифр из ЗУ, но в другом порядке.

Подобная процедура легко осуществляется программным путем, если запись и выборка отличаются только порядком следования машинных слов. В более сложных случаях программный подход требует больших затрат времени.

В специализированных ЭВМ, предназначенных для решения задач, где такие преобразования двоичных последовательностей составляют значительную часть всего вычислительного процесса, использование программного метода приводит к резкому снижению производительности.

Известны аппаратурные способы решения .таких задач, реализованные в виде запоминающего устройства, содержащего накопитель с выходной обмоткой, секционированной по числу разрядов считываемого слова, раздельные регистры для записываемого и считываемого слов, регистр адреса и дешифратор адреса, формирователи запрета и выходные формирователи, числовые и разрядные формирователи, входы которых соединены с соответствующими выходами схемы управления.

5 Однако подобные ЗУ не обладают достаточной гибкостью, не позволяя, в частности, за одно обращение считывать группы двоичных разрядов, принадлежащих нескольким, записанным по разным адресам, словам.

10 Предложенное запоминающее устройство отличается от известных тем, что в нем схема управления содержит шифратор, входы которого соединены с выходами дешифратора адреса, а выходы — через управляемые линии

I5 связи с соответствующими входами числовых и разрядных формирователей.

Благодаря этому повышается скорость формирования считываемых слов требуемой конфигурации. Записываемые и считываемые сло20 ва отличаются не только своим расположением в ЗУ, но, в общем случае, могут иметь различную разрядность. Такое построение ЗУ позволяет выбирать нужный участок двоичной последовательности за одно обращение.

25 При этом можно получать различные конфигурации считываемых слов в зависимости от схемы шифратора и способа секционирования выходных шин.

На чертеже представлена блок-схема запо30 минающего устройства.

479151

Устройство содержит накопитель 1, выполненный на ферритовых сердечниках, регистр адреса 2, регистр записываемого слова 3, регистр считываемого слова 4, блок адресных формирователей считывания — записи 5, блок разрядных формирователей считывания— записи 6, блок выходных усилителей 7, блок формирователей запрета 8 и блок управления

9, который включает дешифратор адреса 10, шифратор 11 и схему 12 выработки управляющих сигналов с выходными каналами 13 («чтение»), 14 («запись»), 15 («восстановление»). Выход 16 дешифратора адреса, выход

17 шифратора, выход 18 регистра записываемого числа и выход 19 регистра считываемого числа коммутируются выходными каналами 13, 14, 15 схемы 12.

Устройство работает в двух режимах.

В режиме записи устройство работает в следующем порядке. После сформирования адреса в регистре 2 и кода числа в регистре

3 сигнал возбуждения с дешифратора 10 поступает на вход соответствующего адресного усилителя. На выбранную адресную шину подается сначала импульс тока считывания для разрушения ранее записанной информации, а затем импульс полутока записи. Одновременно поступают импульсы полутоков записи на вертикальные шины, соответствующие тем разрядам регистра 3, в которых записаны единицы. Таким образом, режим записи совпадает с аналогичным режимом в ЗУ типа 2Д.

В режиме считывания дешифрированный адрес преобразуется на шифраторе в сигналы возбуждения одновременно нескольких адресных и нескольких разрядных формирователей.

Сердечники, находящиеся на пересечении возбужденных шин, принадлежат различным секциям выходной шины. С выходов этих секций снимается код, который записывается в регистр 4.

При необходимости восстановления считанной информации в те же шины посылаются импульсы полутоков записи. Одновременно в блоке 8 формируются импульсы полутоков

5 запрета, которые посылаются в секции, соответствующие тем разрядам считанного слова, в которых записаны нули. Для запрета могут быть использованы выходные шины или специальные шины, проходящие через те же сер10 дечники.

Режим считывания сходен с аналогичным режимом для ЗУ матричного типа с той разницей, что одновременно могут быть возбуждены несколько горизонтальных и вертикаль15 ных шин, а считываемые слова не совпадают

IIo своему расположению в запоминаюгцем блоке с записываемыми.

П редм ет изобретения

20 Запоминающее устройство, содержащее накопитель на ферритовых сердечниках, прошитый числовыми и разрядными шинами и ьыходной шиной, секционированной по числу разрядов считываемого слова, числовые шины

25 которого соединены через числовые формирователи и дешифратор адреса с выходами регистра адреса, выходные шины накопителя соединены через разрядные формирователи с выходами регистра числа, а выходные шины

5О соединены через усилители считывания и регистр числа со входами формирователей запрета, выходы которых соединены с соответствующими входами накопителя, причем входы числовых и разрядных формирователей соединены с соответствующими выходами блока управления, отл и ч а юще еся тем, что, с целью повышения быстродействия, оно содержит шифратор, входы которого соединены с выходами дешифратора адреса, а выходы—

40 с соответствующими входами числовых и разрядных формирователей, 479151

Составитель В. Волковыский

Текред Л. Казачкова

Корректор Н. Стельмак

Редактор Н, Коляда

Типография, и р. Сапунова, 2

Заказ 2412/14 Изд. М 1644 Тираж 648 Подпнсно .

ЦНИИПИ Государственного комитета Совета Министров СССР по делам изобретений и открытий

Москва, Ж-35, Раушская наб., д. 4/5

Запоминающее устройство Запоминающее устройство Запоминающее устройство 

 

Похожие патенты:

Изобретение относится к микроэлектронике и может быть использовано для создания ЭРПЗУ с повышенной информационной плотностью на основе МОНОП-транзисторов, в частности, перепрограммируемых инжекцией горячих носителей заряда

Изобретение относится к вычислительной технике и может быть использовано для создания постоянных (ПЗУ) и репрограммируемых (РПЗУ) запоминающих устройств повышенной информационной емкости на основе МДП-структур

Изобретение относится к устройствам памяти, реализуемым с помощью методов микро- и нанотехнологии

Изобретение относится к устройствам памяти, реализуемым с помощью методов микро- и нанотехнологии

Изобретение относится к элементам автоматики и вычислительной техники, в частности к магнитным тонкопленочным запоминающим и переключаемым элементам
Наверх