Многофункциональная логическая схема

 

О П И.С А Н И Е

ИЗОЬРЕтЕНИЯ

К АВТОРСКОМУ СВИДЕТЕЛЬСТВУ

?>51 49ОИ9

Союз Советских

Социалистических

Республик (61) Зав. 1симое от авт. свидетел?:стза— (22) Заявлено 14.05.73 (21) 1916252) 18-24 (51) 11. Кл. G 06f 7,/00

I с присоединением заявк:! .)е—

Государственный комитет

Совета Министров СССР по делам изаеретеннй

И DTKPblTIIH (32) Приоритет—

Опубликовано 30.!0.75. Б!Оллетен?.,, 40 (53) УДК 681.14 (088.8) Дата опуоликования описания 03.12.76! 72) Авторы

:?З ООР С те? ) и <:

Н. В, Кириченко, В. А. Калмыков, В. А. Попов, И. т Скибенко, Е. В. Кислинский, Д. H. Сыпачевский и А. В. Сычев (7j) Заявитель (54) МНОГОФУНКЦНОНАЛЬНАЯ ЛОГИЧЕСКАЯ СХЕМА

NII oI Офу!! к ц1? Опальная, IОГи

ОТИОСНТСЯ К OO,I3CTII ВЫЧИС ILITP;Ib1IOII ТЕХ(!1!К)! и может быть использована в качестве элемента памяти, задер)кки, регистра сдвига, схемы синхронизации, счетчика импульсов, дешифратора логического элемента в вычислительных машинах и устройствах автоматики на интегральных схемах.

Известна многофункциональная логическая схема, cnzcl)>i(a!IL!I» элементы «И», триггеры.

Цель изобретения — упрощен.?с устройства. :)то достигается тем, что схема содср)кит элементы «ИЛИ», причем единичные выходы триггеров соответственно соединены с первыми входами !етырех Выходных элементов «11», вторые входы первого и третьего, вторсго и четвертого выходllhlx элементов «И» — с первым и вторым управляющими входами схемы, единичные входы первого и третьего триггеров подсоед>ннены cooTBcTcTBpkIHo к выходам первого II второго входныx элементов «И», а единичные входы второго и четвертого триггсров — к выходам первого и второго элементов

«ИЛИ». Нулевые входы первого и третьего, второго (и четвертого триггеров подключены соответствешю к третьему и четвертому управля)ощим входам схемы, первые входы первого If второго входных элементов «И» соединены с первым и вторым единичными входами схемы, а их вторые входы — с пятым уп,;: - 5110?ц. I )! )3X() -L< . 1 I !) I>Bio В хо 1Ы Iioi)?30 0

l3T0j ():. 0 э,",С)?енТОГ) «11 111>> IIO,LI(7!0 Iеlihl к 13k)1. :0.",B )1 Н Рl)ОГО Н П) Oj) О 0 II Г) 1Вгl 51!Olli!1." ЭГIС3!с?ITOB «11») !1 1)т!)1)1)!с Входы — l(13hlx0. „ 1>)!

5 Ti)CТВС О )I С 13" » ГОГО Вхо 1ных эгl мСII! ) ) «11>>

iipj)I3h!c зхо hl котс )ых псдсседи!?сны к и;сстомч 3 ?1Р 11)ля?он1ем Ilxo.\ч cxP3lhi, 1 1)тоj)hlP 13. 0ды — и тре-гжсму 11 чстьсртому ед:1:)нч»ым г>хоДil> СХСМЫ СООтВЕ I CI BC»..I,). E;1!!:I!! 1!ll?Е ВЫХОДЫ

1Q 1IPj1B()Ã0 !1 3 Рст! сго Tj)1!I I Pj)OB СВ5?За!Ill с н 1)Bhl3!:! ВТООI>13! ВхÎ,,а. : н н51ТОГО BhlX() jl .0! О эгlсмсl;т;1 «! 1», к Г?рст).c)13 L)xo lx I(OTo ) 0! 0 11<)дключс:1 в. Гхсд трс-. его управляюи>его элс)!Сита «И». Ое:(:?Ве?1:!? и:,н;ервым Bxo:),f))i нсрво1 5 ГО 3 н» II 13,.! 5! IOI) Lего э?l )")!:!! т;;. «1 1 .. . ) у, 0131)1 с !3ыхо:LI! нс;, !30Г!) 1! траT! с. о Tр:!ггеров сос;1и»си1!

СООТВСТ; ТВСННО С НЕРI.;Ь! )! ВХОДО)! В!.0»010 )Г!1рав Imo»fего элса!ент>1 «11» !i вторь?ч входоч первого унр1B,1511011,его элемента «11». Втс|)ой

20 и трстий входы Вгорсго управляющего элем<я)та «11» Гц)дключсны cnn! BpTCTBpili!o к тпетьсму

| и второму входам пятого выходного элемента 11».

Ч:?КОС hl)I»0, I»PI:.IP НOЗ130Л51СT ) 1!РОСTliTB С. С25 му, рас :нрив»р:I:э,TÎм ее ф3нкцнональныс возможности.

Многофункц)?о:!альна OI!1

Схема содержит тр:!ггеры 1 — 4. Единич ыс выходы !х copz!;I i i с 13хода3! i Bilxo!В),1х

490119 элементов «И» 5--8, Вторыс входы !Cite)IToB

«И» 5, 7 — - с управляющим !)ходом 9, l вторые

Входы элементов «II» 6, 8 -- с унрявл>иощнм

>)хо,<(03! 10. Вы Oд!) элементов «И» 5 — 8 JIO, (COC;l llllCli hi К Е)дни ИВ «11» 19, 20. С !)ходс)3!): -) Сме;!т;I

«11..1И» 17 связаны выходы элс !p!IToU «11»

21) 22, я с Вxo (ами элемента «11111» 18 выходы элементов «11» 23, 2(. (х О.(ннх):i» i,xîдов ): эг)сх<(.и I i)B <> 19, 20 !IO:(Сое (IIII! .i . х lip ciii, I>II<>III!I!l В ОД 25, я к (р Г!11 ВХО(»м - P;(I!!l:111:ыс

Входы 26, 2« с .емь!. 1х О;(и им 13xo, 1;1.! <>i!< ìc)I-! ов «И» 21, 23 подключены сдиничныс входы

28, 29 СХЕМЫ, Я К ДРХ)ИМ ВХО Icl31 llj)- 2 щий в.ход 30.

1(Входам эг!Сх)сиг(! «И» 22 но.(ключсн нулевой Вых()д триггера 2 и выход э icxtåíTH «И» 31, в оды которого соединены с едини щым Входом 28 и управляющим входом 32, к входам элемента «И» 24 — единичный выход триггера

2, нулевой выход триггера 4 и выход элемента

«И» 31. Выход 33 схемы соединен с выходом элемента «И» 34, к в одам которого подсоединены ед!шичные выходы триггеров 2, 4 и ))ы- "0 ход элемен" à «И» 31.

ПУТЕМ СООтнет;тВУЮЩСГО КОДIlj)013clilllrl !3ХО (Ilh!x сш IIH )OВ llcl управ !яющ)(х Входах,), 10, 15, 16, 25, 30, 32 и единя !ных 1)х0.(;Ix 26 2,) предлагаемую с ему можно 1!ЯcTр»IIB»òh !IH 3;, выполнение одной нз следующих основных функции: ячейки 01110()0:(но!)! структу))ы; онсратив!юй»;IxisITII вычислительiioii XIH»IIIIII,I ем-! Ость<О 4 0 I IT c I IPIIGP ><..;IPTBc1111011 )сн! и (ьK)

<. ч и1 Ь)!3» и исм 11 I II;IBP K 2 <)IIT; ICTBIj)(Х ()»3,) 51;I! IОГО 1! Я f) il, i;I С, I I>1101 <):! !11! О) i 1111»1(). (С! I) регис1 р» нли двух двухразр l;1!Ihix. рсгнс pO!3;

;(Вухря»ря jti<>B0

РСI 1)с 1 0cl ll, !1 ЧС1 1>1))СХ Э<1 3)) 5!ДНОГ(> >1(ТЬ)>) С. 1 cl « 1)10."0 С;(13 Н ГОВО ГО P CI !(СТ P H (110, 101)н 1 1 ); Ч (1 !>1- 4

РСХ j)H:i f) rl.(IIOI О Ч(".1 ЫРС. < Т»К) НОГО Рс!Сll P(, (СГI;ITi, I Sl ) l,!I IIV ЬСО)3 И, I ll BOC I>) . Il J) 1, 0 51, (I I 0 I 0 С! Ь! () С °тактного распределителя импульсов (поло))íна); двухтактпого элемента задержки — — рслс времени; (ниогогходовых,!Оги>!Сскнх элементов Г!>

«И», «И-HI:.»; двухразрядного четырехтяктного счетчика импульсов; схемы синхронизации

И .(ИХХ)ЬСНЫХ С )ГНЯЛОВ; IIÎ, 1 НОГО ДВ>. .РсlзРЯД!10го ден)5!фратора.

ПCРC 11)СГ!(. 1!1)ЫС <)) < )IKIIII!i <)" », III I > i() Гi 5! СГ>Сдующим оорязом.

Ф, нкция 5)чей!(н <>;(Iioj>KI(ilоi l ñ1, l l> И Ы Х Г)0 Г)1 -! Е C K I I Х (. X P 3 J, СО (; I,:. Н Е I l i I bl X . (ж, Гг собой 13 !3:1;(с рен;еткн, обря»уст О (Ili)p0 н!уii) ВО

CT)3ÓК1Х РХ, IIPIIK, jаri,!ОГII IÑCK

r1l3 I5ICTCSI Яисll

ССДНИХ ЯЧССК (!!<1ИР1!Х!Е)>) OT Ч(.Т))РСХ) НИ,>»!01СЯ II » уи р» В. 15110)II II(13XO;11>I,), 1 О, 2:), 30. (. . .н;)с)лы с нь)хотi>3 11--14 )юсту>)ян>т. 1; «:3<и(> О"редь, 1(а управляющие входы 9, 10, 25, 30 окружа!ощих соседи )х ячеек. Выход 33 схех(ь( соединяется с управляющими входами 32 соседних ячеек. х нрявляющие входы 15, 16 иcиоль»у!ото)! для установки ячейки в иуг!евое состояние или д;!я исключегн(я связи двух я:leeK, между которыми находится данная ячейка. Наличию связи между ячейками оот13СТСТВх IОТ С;IIIIIII

1- 4. 1 с 1 ы р с x p я 3 j) я д il hl ll II;.1 !, и,:,,л t)IIhllI;i»1!ом. !1! IIot(jèé регilcтр (или

;< В l, (3) Х Х P H 3 P и .(II Ы Х Р е 1 И < 1 f) c! ), H li. éK» оперативной 1!ам ITI(Вь< !т).

3 iti,icl, )i»(j>npxi;lti.);! ocx IJjecTB;!sicTcs! ио О.(IIOI

K00j):jIl Bl;IТс l li) 3H

i>x0;ih! 26 28. Ври этом iiH х н!)Явля!ощие Вх0Дl>l 2,),, >О ио "1 н с)10 Г Одновременно i":! Г!I Я, I E t

:i

It0Дcl )il С II!! Ii!OB C>III I Û))(III:151 IIH Х ИРЯВЛЯЮН(ИЕ входы >). )0 одновр xlcIIIIO, сброс три! Геров— н 0 I cl I(. 11 С н Гисl 1 013 ll cl В > ОДЬ! 1 5, 1 6 О,j!IOBpe)l CII<и>. »,г!5! Орг ill!13»ll,;Ill работы схемы в и(! !Сстве, (il" х, (()уxj)1 3<1111!5! ИН(()ОРХIЯ Цн Н ) I cl Х И j):!Â!1)110 !

)ход!.1, >0,:)2:I 9, 0 соот!)етствс>1:I:) JIÎ;i»101 Pci:i;ie. Ihll!.> . < I 1 cl Г! О Г И I! 1 Ь) М () О () H;3 О Х! 0 р Г ñ! I I 113 < Е Т i 51 >. < I Е I l K с< (>lief)»т:1: 1; )ll ll»xi)i T!l 1311

«х!к >с! !.!О 4 0:! г ll,l. I две ячейки нo 2 бит.

Т1е!1!рсх 1;IKT)II, сдвиговый pej i i Р <. .(С, I I< I т С,! h li М II Х . I h(О В, .1 IS \ . 1 И Э Г) С Х) Е JI 3 ciде рж ки — реле в р ем е ни (Г!5! н<>с!poeI I I!51;(133 X j> cl;> j) 5l;(ll01 ЧСТЬ) РЕ:< Тсl КТИ ОГО С IB>ll ГОВОГО J)I I II СТр !1, 1 СТЫ I) CXpi! 3 р я, (ВОГО IPTI l peXтаки!Ого р(>сирс;(слнтег!5! импульсов,:(Вухг» KTII()!!> э. 1<. .!1 !! 3» (срж к)! . pc, i e Bj>c)!Pl!1

)IСO()XO,(:; >1;:Iоii

3X0ДhI I ВЫ ХО (I>I Ч Ii>I О<()Х iIKI!!10!lciËЬНОй ЛО) 1! Ii !><)й Х< >!) I .": (<>О! В" .г<"i 1)il! I С 1»ол. 1.

J. <,>.III I iII <, III I и ;.,I .I<)! I к, :iiii: < х (i>I: < 1,) > 2

1 ..<»х«»», >«I;.," <>и (ii м>,I 2<> 2>ti 28

11;):IIII(:III ((II< г ) I rl . K <.)с>)I Il>I ) 01 рi)IIС1;3 <)<.1< 3<»»i;I П»), 1!« . !)IIJI>0))3!;!i(!IS!»<)0li Ii I>i)1) С (: i ll !< :)Ор)!с!ц! и Ости>"< ТВ, I Si <. I i SI 1>i., i C (i Г:3 Ili О1 О. )I!<) С l,i i!!1<1111>I II 1)ьl—

;О, 1 Е» >К ((>ГO Н <>С. I hi, i !! (СI i> Р»:)05i.!cl С СХ|Ы (":35!."" :-! "н!н! >и " "-(О-" нос()"("дон(<-"" ."" 1 я д;.I. Пр:.I ЭТОЛI )3 <.д)3!)ГОВО)! РСГ:!Стре;I рс>Сирс;(с)!нгсг!с:!х!ну,)! (OII н<к, с к»жд<>й !!Сpp!i)li.

НнфОР М l l! II I I I I Pi)>!i. .IO, (II! О.г, )i>li AI II>ãîôó:!к>и!<>)»ЛьilOII, i0I ll I! CKOI! C СХ!1>!., ), Г) S! Р С и Г I: >

I0»(:Ic !)хо, (ь! Схемы подают ii< гырсхт IK>и!ук

ССри)0 I! Xl:I . I l>0013. 1 I f):I и 1 001 C э, i(! <. I IT»;) <..,i f>rK li" .I 0 I:! c" г K) I cl > ЯТ!1 1 !). I! Г(p(эв 1 1 I I 1! >",i490119

Taoлица4

Управляющие входы распределитель им)))aтьсов

11a))ìåïовги)èc с и ги и. a э л е м . ! задержк )!

1?е! Ис)р

c. ))))) га

Управляющие входы

25), 30! 9г; 10 25), 30!

15г. 16г 15г.: 16г

25.; 30 9) i 10! 25.; 30г

15» 16! 15!, 16!

Т, 11а именование сигнала распределитель импульсов элемент задержки 15 регистр сдвига

Тг

Тг

Т

Тг

Т

Т4

Едини)ч ный )у)ровсиь

Нулевой уровень

Т.

9); 10), 25),. 30), 9)! 10), 9.; 10г 25г, 30г 9г,. 10г

Единичный уpoacHь

11 I )Oi) )овсчь водят, в этом случае достаточно двухтактиой серии импульсов.

На единичный вход 27 подают, в зависимости от назначения, сдвигаемую информацию (сдвиговый регистр), импульсный сигнал 5 (распределитель импульсов) либо единичный скачок (элемент задержки). На управляющие входы поступают тактовые импульсы

Т) — T4, единичный и нулевой уровни в соответствиип с табл. 2.

Таблица 2

30 10 30

16 16

25 9 25

15 15

9, )0 2530 9, 10 20

32 32 15, 16, 32

Для увеличения количества разрядов в сдвиговом регистре, распределителе импульсов или в элементе задержки необходимо объединить по управляющим входам 9, 10, 15, 1б, 25, 30, 32 требуемое количество многофункциональных логических схем, соединенных в соответствии с табл. 1, а также соединить единичный выход 11 каждой предыдущей 30 схемы с единичным входом 27 последующей.

Многофункциональная логическая схема может быть использована в качестве половины четырехразрядиого четырехтактиого сдвигового регистра, восьмиразрядиого четырехтактного распределителя импульсов, элемента задер?к«и — реле времени. В этом случае I!еооходимо соединить четное количество (минимум две) логических схем. Сдвиг информации осуществллетсл вследствие того, что сд?ш»ч- 40 иый выход каждого из четырех разрядов печет»ой миогофункц»опальной схемы соед1шяется с сди»ич»ым входом следующего разряда четной м11огофу»кциоиальиой схемы, а единичный выход каждого из четырех разрядов чет- g5 иой схемы — с еди»1»чпым входом соответству1ощсг)? разряда»счетной схемы. При этом информация поочередно переписывается из нечетных схем в чет»ые» обратно. 1ля выполнения указа»иых функций необходимо попар- 5О ио соединить едииич»ые входы и выходы нечетной и четной м»огофу»кциопаль»ых логичеcI

Таблицаз

Единичные входы и выходы нечетной логической схемы 27! 29! 26! 28! 14! 13! 12) Единич))ые входы 60 и выходы четной логической схемы 14г 13г 12г 11 ° 29 26г 28г

На единичный вход 27 четной лоп1ческой схемы подают, в зависимости от назначения, сдвигаемую информацию (сдвпговый ре- 65 гистр), импульсный сигнал (распределитель импульсов),л пбо единичиьш скачок (элемент задержки — реле времени) . На управляющие входы поступают тактовые импульсы Т!,Т, Тз, Т,, единичный и нулевой уровни в соответствия! -. табл. 4.

32» 32г 32), 32г 15!, 16!.

15г1 16;

32)1 32г

Длл увеличения количества разрядов cледует объеди»ить соответствующие управляющие входы 1стпых и це)ст!»1х схем в соответствии с табл. 3 и 4, а также соединить едипич»ый

Выход 1! «я?«дои llе)lcT11011 х1!IOÃOCI)) 1»<11110

»аль»ой схемы с единичным входом 27 c,)ic;1óющей четной многофункциональной схемы.

Таким образом, м»огофу»к»по»яль»ял логическая схема позволяет реализовать»а ией функции двухразряд»ого регистра сдвига, чстырехразрлдиого распределителя импульсов либо элемента задержки и дает возмо?кност1, »аращивять кол:11ccTBO разрядов путем»»следователь»ого соедиие»ил м»огофу»кц)юиа»>»ы. лог» Iccl(II# схем. Кроме того, логическа л схема . ilс?1 .ет сл i ?кить»О !OB!111011 четы рсхр?1 3 ряд»ого рег 1стра сдвига, восьмирязряд !ого распределителя импульсов либо элемента задержки, причем для реализац»» перечислен»ых функций и увел»1е»ил количества разрядов проводят параллельно-последователь»ос соединение м»огофу»кциопаль»ых схем.

М»оговходовыс логические элем е и т ы «И», «11-1-1Е». На управляющий вход 16 поступает ед»»»1»ый уровень, и ия выходе 33 реализуется функция «И» от переме»иых, подаш)ых»а входы 25 — 28. 32 многофункциональной лоп1ческой схемы. Состояние остальных входов миогофупкц11ональпой логической схемы безразличное, ед.ii!11)!1!i

Выходы 11 — 14 схемы»е используются. 1,ля увеличения количества входов схемы «И» к входам 25 — 28, 32 выход»ой логической схемы подключают выходы 33 друпгх логических схем. Ва входы 25 — 28, 32 «оторых ш?да)от»еременные, подлежащие логическому умножению. ,1ля реализации миоговходовой схемы

«И-НЕ» кроме соед1шений, описаш1ых Для схемы «И», подают единичный уровень»я входы 9, 29, 30 выход»ой схемы, а выход 33

490119 выходной многофупкционялы!Ой логической схемы соединяют с управляющим входом 15.

Прп этом ня выходе 13 реализуется функция

«II-НЕ» от переменных, поданных па входы

25--28, 32 выходной логической схемы илп ня входы 25 — 28, 32 м!югофупкпиоиалы(ых схем, ос. Iillplillhlx выходами 33 с входам)! 25 -28, 32 выходнои миогофупкпионял Ilol! лопгчсCКО1 CXOÌb1.

Д в у х р я 3 р я д и hl и I с 1 ы р е х т ii к Гil 1>1 11 С 1 е Т 1 il 1(. ) I и !i м,Г I I> <. 0 13 . 1„ I H IIОСТро—

e, I)I5I счетчика импульсов необходимо соедпllllTI, СДIIIIII

Г я б.i )i ii. ci >

Елини>lff(fc выходы лоп>веской схемы 1! 13

1 .л!fничиые вхолы логической схемы

На уиряВЛ5ПОщпЕ ВХОДЫ МПОГОф II!й схемы !юдяют четыреxтяктпую с plllo пмII3!ль.ов Т(, )"!, Тв, 71, с lliliil lllblll. и 0) левон > P013I! tl B CO()1 ВЕ TCTB 11 1! С Tc10, . !).

Г()блица 6 (3 ровляго>н.i(. в. оды!

1яи))ен(>вя ие сигналя о

Г )олина 7, . НРЯВЛН(О>f(, f(И СЛ:i!i! («ЫС вхо;(ы.(;)

Л, ;е> (! .лини i!i!>(i(у;)(>f)c . ü

Н).1евой xl)i>1)еи) 2Ч, 27

28, 26

l0

<>

2>,30, 1>. 16 32

Г> (их осifi:! я <. c!> !fi !D!)i ) лье(>в) 28 ! в l (i

Т,)

Т.< 1<)

1.5(и>((очи(>)й >л)сн!<и(в ;32. Ч, 10

1!улево!(3 ровеив 30

Состояние Входя 29 безрязлич(юе.

Прп таКОМ СОЕдИПЕИИП И КО ilipOBc«!1!Il ВХОдов многофункциональная логическая «хема оо разует дв>, хряз ряди ы и р(>Tii< I р 113 Грпггсj>o>3

1, 3, Ня КОтОрОМ ПрО)(гХО IfIT С !Ет Нп(1)орх!!(цнн посредством элементов «Ii» 31. 22, 24, и регистр хря<иепия из три! (еров 2, 4, перепись liii<рормацпи ь которые происходит через элементы «II» 19, 20. Сигнал Ilppp(I()лпения двухразря11(ol о c÷åò÷iiêà формируется ilB элементе «И» 34 п поступает на выход 33 многофУПКI(»flic! ЛЬИОй ЛОГИЧЕСКОЙ СХЕМЫ.

Дл)! увеличения количества разрядов и с:и Гчике объединяют требус<мое количество л(>п((е.ких с:(ем ио входам 16, 25, 15, 32, 9, 10, 30

ll ВыхОд 3>3 к(1 Ж;(О(! I 1 pe„lbi I). I((PI! 3!ног()($>3 )(i(и!юпялын)й схемы coe1!li)яют с «кодо» 28 и;сл еду!011 je! i.

П o, I il bl ll;I, B 3 х Р ci;l P 5(j li hl II (е I!I II (I>

P ci 1 ОP. I Icl 3 If j) 3)3CI51 IOIIjl(C И ;I! . Н i1 и I> В(С 13X(>;i!>! лсмl l пода!От Вхо ll! bl(lliPi 3(с .i (ûe,);! Л Л

Х,, с:IIIIIII!Iib II lf ирлевой УР<>в), )1 13 cîoï,cTPГви:! с тябгi. 7.

При этом каждому из четырех возможных наборов входных переменных соответствует наличие сигнала на одном из единичных выходов многофункциональной логической схе iь(5 и соо(!)етствии с. табл. 8. тао.)ина 8

Номер выходя, I!ябор входных не(ременных

10 Х> >1 Х 1:(аниох3у вхо((ноя<(набору

15 абли)(а 9

1. i!i!i!i>i!i! ic вымя !i i .)>>Гii (ееhoii (Х c! i i о

)л>ч ii!÷ )ыс !!x(> p>ã н)с !((>ii (. 3i Ы

26!

П j) !1 э ГО \! . Ill !)х< >, !ь! (\()«>I I !0 jÿ!oò тj)ex1 я iciI I 3 I() C p!! 1() П )! И 3,1 ЬСO>3 ); l >,;, i IOC, iC;ji)B>clГ(., 1!>ПО(1 b i)X(), jill>!." IIХ)ПМ,(1>СОВ Л, С:(Ill! !1 !III>iй

II \,л е» >й j)"» !и 13,"<ютветств;1:! с табл. 10.

Г я б .i ii i(!> 10

1!яиме: <»яви< с. «);>,)я

I3X(!,(! i,!c Ãii i(. !(<>ii С :с> (Тi

10

Т>

28

1:: i, н! . i i! i! i i i i < о в c i i > !

1>я(свой 3 пон,;If>

2. 30

32, 1>

55 11 ))l > Г<>3! (!1!Хрипи )!Ip()13IE:!3 Иу ib< Ы спим «0T . Isbix0;jii 12 миогоф) пкц(:онялын)й лемы. Со T05111!IH <>снял llllx Bx(7;joB лемы безразличные, Выхо;(ы>;(с 3 каза)гиыс в табл. 9

1 О, и< и(и(>. I i>33 101 (,!.

I I p с;j м с Г и .3 0 (> р с 1 с и !! 5!

13)погофункциинальная логическая схема, (,держащая э,ie)ipiiri, «И», Tp:!п.сры, «т.i(;«(((o

1(1()лс<(Гс. 1, тi)> с Ц(! ь(0 \ Il!)oif1 c I:! 5((."тj) о! 101С хе м;1 II Il X p 011113 ci lj 11 I! II O C.i с д oI3ci ГС lbllOC I Il ИМИУЛЬСПЫХ СПГПЯл о(3. Принцип действия схемы cil)lxpollll: ац)(и

О 11013cl l i 11(1 cl С II! IÕ P )!)IIOЙ Зcl il iIC!I ВХОДНОГО Cl! Гпала в триггер 1, неpeli)icil его в триггер 2 первым тактовым I(31113 lbcом, cllllxpOIIIlhlxl счц h1BiiiIBeì iIiIôoðìяц1«! с григгера 2 «торы м

1 як Г()вы 3! ii. >!! i Г!ьсо.,1 c (),I 1(QBpeме!1пьlм coi)o25 сом Грпп еря 1. 1 риггер 2 зятем ооиуляется трет(иi и т<«ci 013û м:! )i ((ульсом.

3,. 1 и В 1>! 1 ОГ), »»! 51 (t) (! К i j (! (Х P 31 (» С!! (1 Х () 01 (1(зацпп исобходия(с> coå.i)lllllтI> сд:IIIII Iilb!(вы. (Оды 3)погофуl(KIj)loll!(ll>iloil l()i пиеской схемы

30,, .. ...,.... ...-.. ( се Вх<>дами в cоо(в тс I)llll c таил.,!.

490119

10 ва, схема содержит элементы «IIЛИ», причем единичные выходы триггеров соответственно соединены с первыми входами четыреx выходных элемен"îâ «И»,,вторые входы первого и третьего, второго и четвертого выходных элементов «И» подключены соответственно к первому и второму управляющим входам схемы, единичные входы первого и третьего триггеров подключены соответственно к выходам первого и второго входных элементов «И», а единичныс входы второго и четвертого триггеров — к выходам первого и второго элементов

«ИЛИ», пулевые входы первого и третьего, второго и четвертого триггеров подключены соответственно к третьему и четвертому управляющим входам схемы, первые входы первого и второго входных элементов «И» соединены с первым и вторым единичными входами схемы, а их вторые входы — с пятым управляющим входом, первые входы первого и второго элементов «ИЛИ» подключены к выходам первого и второго управляющих элементов «И», а вторые входы — к выходам треть5

15

20 его и четвертого входных элементов «И», первыс входы которы.; подключены к шестому управляющему входу схемы, а вторые входы— и третьему и четвертому единичным входам схемы соответственно, едиии нные выходы первого и третьего триггеров соединены с первым и вторым входами пятого выходного элемента

«11», к третьему входу которого подключен выход третьего управляющего элемента «И», соединенный с первым входом первого управляющего элемеггга «11», нулевые выходы первого и третьего триггеров соединены соответл «еиио 0 первым «ходом второго управляющего элемента «11» и вторым входом первого управляющего элемент 1 «И», второй и третий

«ходы второго управляющего элемента «И»

II0ëê tþ«åí«t;îîT«åòñTâåííî к третьему и второму входам пятого выходного элемента «И», первый вход третьего управляющего элемента

«II» подключен и третьему единичному входу схемы, а второй вход — и седьмому управляющему входу.

1 ос г,1..1ic;;!:, CI)ii13. 1с,=, ьв;1

Редактор И, Грузова l I:. i, <- ГЛ. CQIIOH:)Ii 1 оррек 1 op P. Иснггова

Закав 2006 !1 ), 1 1. )! 1 . ;1 1 ) гс I i 1: 1 ЦО; II;CI;,;.Е

П1111 1111! Г )с,,i ppcòI,I:II:IO: о::: Il- г тci Со)ог; )1ппцстров 0i 1

„1з дс,.а il itooîðåгcппи и «г:,pl>ITII (113035, Москва, iH-35, Раушская наб.,,г1. 4/5

001. тпп. 1(OOTpOõo 010 Ilp 0.01::а подо го.."о."II), графllil il IIII I)IIIiîé .ооговл11

Многофункциональная логическая схема Многофункциональная логическая схема Многофункциональная логическая схема Многофункциональная логическая схема Многофункциональная логическая схема Многофункциональная логическая схема 

 

Похожие патенты:

Изобретение относится к вычислительной технике и предназначено для регистрации и контроля входных параметров, а именно, параметров полета летательного аппарата

Изобретение относится к вычислительной технике, в частности к специализированным устройствам для обработки массивов информации в реальном масштабе времени, и может быть использовано в автоматизированных системах обработки изображений

Изобретение относится к радиотехнике, а именно к измерительной технике, и в частности может быть использовано в технике радиосвязи, например в синтезаторах частоты приемопередающих установок с программной перестройкой рабочей частоты (ППРЧ) в качестве умножителей частоты следования импульсов

Изобретение относится к вычислительной технике и, в частности, к архитектурам перестраиваемых матричных процессорных СБИС, использующих структурную перестройку (реконфигурацию), т.е

Изобретение относится к вычислительной технике и может использоваться при статистических исследованиях

Изобретение относится к вычислительной технике и может использоваться при статистических исследованиях

Изобретение относится к электроизмерениям, автоматике, импульсной, преобразовательной и др.технике и может быть использовано в качестве многофункционального устройства, например, сравнение фаз или напряжений, или длительностей, или формирователей в интегральном исполнении

Изобретение относится к специализированным средствам вычислительной техники и предназначено для использования в стохастических вычислительных устройствах

Изобретение относится к вычислительной технике и может быть использовано в вычислительных и моделирующих устройствах, использующих вероятностные принципы представления и обработки информации

Изобретение относится к автоматике и вычислительной технике и может быть использовано в дискретных автоматах для сложения - вычитания чисел, кодируемых трехуровневыми сигналами по ортогональным составляющим функций Попова
Наверх