Устройство для анализа сигналов неисправности

 

Союз Советских

Социалистических

Республик

К АВТОРСКОМУ СВИДИИПЬСТВУ (61) Дополнительное к авт. свил-ву(22} Заявлено 23.10.75{2!) 2182545/21 с присоединением заявки № (23) Приоритет(43) Опубликовано 25.01,77,Бюллетень ¹ 3

{5l) М. Кл.

ДО1й 31)2Я

Государственный номитет

Соввта Министров СССР на делам изобретений н открытий (53) УДК 621.317,, 326(088.8) (45) Дата опубликования описания 18.05.77 (72) Авторы изобретения

N, A. Бормотов и А. Г. Ыольп11п

Ленинградский электротехнический институт связи им. проф. М, А. Бонч-Бруевича (71) Заявитель (54) УСТРОЙСТВО ЙЛЯ АНАЛИЗА СИГНАЛОВ

НЕИСПРАВНОСТИ

Изобретение отно ится к области контрольно-измерительной технике и предназначено для обнаружения неисправностей в сложных радиоэлектронных системах.

Известны устройства логической обработ- 5 ки информации о состоянии контролируемых объектов, содержащие блок логической обработки, состоящий из узла счета импульсов на два или три и узла включения резервных блоков. 10

Его недостатком является малое быстро-. действие.

Известно также устроиство контроля с последовательным опросом датчиков, содер- 15 жащее три двустабильных триггера с раадельным запуском и шесть резистивно-емкостных цепочек, связывающих триггеры, шину контролируемых сигналов и шину сигналов окончания цикла контроля и генератор о запускающих импульсов устройства с последовательным опросом датчиков по фиксированной программе.

Такое устройство также имеет недостаточное быстродействие.

Целью изобрстеппя является повышение быстродействия.

Это достнгае1си тем, что в устройство для анализа сигналов неисправности, содержащее три триггера с раздельным запуском, шину л антропо-у".:.ц 7х сигналов, соединенную с нулег-.ым входом первого триггера, к еди ничному входу которого подключена шина сш палов окончания цикла контроля, введена четыре элемента И-HE и элемент HE npu этом шина сигналов окончания цикла контра ля соединена через первый элемент И».НЕ с единичным входом второго триггера и через элемент HE - с одним из входов второго и третьего элементов И-НЕ, вторые входы которых связаны с выходами второго триггера,. а нулевой вход последнего соединен с единичным выходом первого триггера и вторым входом первого элемента И-НЕ, выходы второго и третьего элементов И-HE че-. рез третий триггер подключены к одному и входов четвертого элемента И-НЕ, второй вход которого подсоединен к нулевому выходу первого триггера.

543895 единичным сигналом на его единичном выходе инвертируется элементом 4 в сигнал логического "нуля", который возвращает вто рой триггер 6 в исходное состояние.

В пятое состояние устройство переводится первым нулевым импульсом неисправности, поступающим на шину 1 первого триггера 2 во время второго цикла контроля. Нулевой сигнал шины 1 опрокидывает первый триггер 2. При этом на оба входа элемента 10 с нулевых выходов триггеров 2 и 8 поступают сигналы логических "единиц", которые инвертируются элементом 10 в нулевой сигнал на выходной шине 11. Сигнал логического "нуля" останавливает устройство последовательного опроса, что позволяет зафиксировать номер точки нарушения режима.

Если сигнал неисправности во время второго обхода не поступает, то по окончании цикла контроля устройство возвращается в исходное состояние. На шину 3 поступает нулевой сигнал, который инвертируется элементом 5 в единичный сигнал. Зтот сигнал вместе с сигналом логической "единицы" на единичном выходе второго триггера 6 сои дает на выходе элемента 7 сигнал логического "нуля". Под действием этого сигнала третий триггер 8 возвращается в исходное состояние.

Использование в устройстве для анализа сигналов неисправности только логических схем позволяет выполнить его на интегральных схемах и существенно повысить его быстродействие и надежность.

4S

В третье состояние устройство переводится по окончании цикла контроля нулевым импульсом, поступающим на шину 3, При этом первый триггер 2 переводится в исходное состояние ("1" на первом выходе 50 и "0" на втором), а сигнал логическои "единицы" на выходе элемента 5 совместно с логической "единицей" на нулевом выходе второго триггера 6 инвертируется элементом

9 в нулевой сигнал, который опрокидывает 5S третий триггер 8, В четвертое состояние устройство перезодится в начале второго цикла контроля, :игнал логической "единицы", поступающий а шину 3 первого триггера 2, вместе с

На чертеже представлена структурная электрическая схема устройства, Шина 1 контролируемых сигналов соединена с нулевым входом первого триггера 2, шина 3 сигналов окончания цикла контроля подключена к единичному входу первого триггера 2, к одному из входов первого элемента И-НЕ 4 и входу элемента НЕ 5. Второй вход первого элемента И-HE 4 соединен с единичным выходом первого триггера 2 и с нулевым входом второго триггера 6, а его выход — с единичным входом второго тр|ггера 6, Единичный выход триггера 6 и выход элемента HE 5 через второй элемент И-НЕ

7 соединен с единичным входом третьего триггера 8. Нулевой выход второго триггера 6 и выход элемента HE 5 через третий элемент И-HE 9 соединены с нулевым входом третьего триггера 8. Нулевые выходы первого и третьего триггеров 2 и 8 через четвертый элемент И-НЕ 10 соединены с выходной шиной 11.

Устройство работает следующим образом.

В зависимости от поступающих на шины р

1 и 3 нулевых сигналов (импульсов) устройство может находится в одном из пяти следующих состояний.

Исходное состояние соответствует исправному состоянию контролируемой аппаратуры. зО

На шину 1 поступает сигнал логической "единицы, а на шину 3 поступают нулевые импульсы после каждого цикла контроля. Зти импульсы с помощью элементов 4, 7 и 5 поддерживают исходное состояние триггеров з5

2, 6 и 8 (логическая "1" на первом выходе и "0" на втором выходе)

Во второе состояние устройство переходит во время цикла контроля, когда на шину

1 поступает один или первый из нескольких 40 пулевых сигналов неисправности, который опрокидывает триггер 2, При этом нулевой сигнал на единичном выходе опрокинутого триггера 2 опрокидывает второй триггер 6.

Формула изобретения

Устройство для анализа сигналов неисправности, содержащее три триггера с раздельным запуском, шину контролируемых сигналов, соединенную с нулевым входом первого триггера, к единичному входу которого подключена шина сигналов окончания цикла контроля, о т л и ч а ю щ е е с я тем, что, с целью повышения быстродействия, в него введены четыре элемента И-НЕ и элемент НЕ, при этом шина сигналов окончания цикла контроля соединена через первый элемент И-НЕ с единичным входом второго триггера и через элемент HE с одними из входов второго и третьего элементов И-НЕ, вторые входы которых связаны с выходами второго триггера, а нулевой вход последнего соединен с единичным выходом первого триггера и вторым входом первого элемента

И-НЕ, выходы второго и третьего элементов И-HE через третий триггер подключены к одному из входов четвертого элемента

И-НЕ, второй вход которого подсоединен к нулевому выходу первого триггера.

543895

Составитель А, Рассмотров

Редактор О. Стенина Техред Н. Андрейчук Корректор Ж. Кеслер

Заказ 789/62 Тираж 1052 Подписное

БНИИПИ Государственного комитета Совета Мпнпстров СССР по делам изобретений и открытий

113035, Москва, Ж-35, Раушская наб., д. 4/5 филиал ППП "Патент", г. Ужгород, ул. Проектная, 4

Устройство для анализа сигналов неисправности Устройство для анализа сигналов неисправности Устройство для анализа сигналов неисправности 

 

Похожие патенты:

Изобретение относится к классу устройств для контроля и диагностики параметров тиристорных преобразователей, управление которыми осуществляется на базе микропроцессорной техники

Изобретение относится к области теплового неразрушающего контроля силовой электротехники, в частности тиристоров тиристорных преобразователей, и предназначено для своевременного выявления дефектных тиристоров, используемых в тиристорных преобразователях, без вывода изделия в целом в специальный контрольный режим
Изобретение относится к области диагностирования силовой электротехники, в частности тиристорных преобразователей, и предназначено для поддержания надежности тиристорного преобразователя на требуемом уровне и своевременного выявления дефектных тиристоров, используемых в тиристорных преобразователях, без вывода последних в специальный контрольный режим

Изобретение относится к импульсной технике и может быть использовано в качестве устройства диагностики при проведении пусконаладочных работ, эксплуатации и ремонте устройств автоматики и вычислительной техники на микросхемах эмиттерно-связанной логики (ЭСЛ)

Изобретение относится к автоматике и вычислительной технике для диагностики состояния объекта по результатам преобразования детерминированных и случайных сигналов и может быть использовано в телеметрических системах с эвакуируемыми накопителями информации ("черный ящик") и радиоканалом для передачи катастрофических отказов

Изобретение относится к области электронной техники и может быть использовано для диагностирования разветвленных электронных цепей

Изобретение относится к способам электрического контроля и испытаний на постоянном и переменном токе с последующей отбраковкой подложек из диэлектрика или полупроводника, содержащих изделия электронной техники и электротехники (электрорадиоизделия), содержащих плоские и объемные проводящие области, содержащих активные и пассивные функциональные элементы в виде полупроводниковых приборов, многослойных трехмерных структур, пленок с различным типом электрической проводимости, жидкокристаллических панелей и др

Изобретение относится к автоматике и контрольно-измерительной технике и может быть использовано для контроля и поиска неисправностей в цифровых электронных устройствах

Изобретение относится к автоматике и вычислительной технике и может быть использовано для контроля работоспособности цифровых блоков и схем, поиска и локализации в них неисправностей как в процессе регулировки, так и в процессе эксплуатации
Наверх