Приемное устройство с циклической синхронизацией

 

Gn NCAHNE

ИЗОБРЕТЕН ИЯ

К АВТОРСКОМУ СВИДЕТЕЛЬСТВУ

Союз Советских

Социалистических

Республик (") 568176 (61) Дополнительное к авт. свил-ву— (22) Заявлено30.12.74 (21) 2089683/09 с присоединением заявки № (23) Приоритет а (5.1) M. Кл..Н 04 Х 3/12

Гасударственный «сметет

Совета Министров СССР ао делам иэобретений и открытий (43) Опубликоваио06,08.77Люллетень 29 (53) УДК 621.316.336 (088.8) (4о) Дата опубликования описания 20,09.77

В. A. Гельбрас, В. М. Райкин и В. Д. Шошенков (72) Авторы изобретения (71) Заявитель (54) НРИЕМНОЕ УСТРОЙСТВО С ЦИКЛИЧЕСКОЙ

СИНХРОНИЗАЦИЕЙ

Изобретение относится к дискретным системам связи, может использоваться в аппаратуре телеуправления и телесигнализвции радиорелейных линий связи.

Известно приемное устройство с цикли- Ь ческой синхронизацией, содержащее дискриминатО г и последовательно соединенные блок запуска, делитель частоты, ко второму входу которого подключен задающий ге нератор, распределитель, последний выход )О которого подключен ко второму входу блока запуска, а промежуточные - к ячейкам регистратора,. информационные входы которого подключены к выходам сигналов 1" и 0 дискриминатора . )1). 15

Однако в известном устройстве для синхронизации используются удлиненные импульсы, которые необходимо передавать в одной определенной полярности.

Наиболее близко к предлагаемому является 20 устройство с циклической синхронизацией. удлиненным импульсом, содержащее последовательно соединенные блок запуска, дели тель частоты, ко второму входу которого подключен задающий генератор, распре- 25 делитель, последний выход которого подклю.чен ко второму . входу. блока запуска, в промежуточные выходы - к стробируюшим входам регистра тора, информационные входы которого подключены к выходам сигналов

1 1 и 0 дискриминатора P2).

Однако это устройство не может обеспечить .приема дополнительной информации.

Uemь изобретения - обеспечение приема дополнительной информации.

Для этого в устройство, содержащее последовательно соединенные блок запуска, делитель частоты, ко второму входу кото,рого подключен задающий генератор, рвспре, елитель, последний выход которого подключен ко второму входу блока запуска, а промежуточные выходы - к стробируюшим входам регистратора, информационные входы которого подключены к выходам сигналов 1" и 0 дискриминатора, ьведены три трит гера, два элемента И, в также последовательно соединенные дифференциатор, входы которого подключены к выходам сигналов "1 и 0 дискриминатора, и реле времени, ко второму входу которогэ подключен зада од»ий генератор, а к выходу — первый вхэц пер= вого триггера, втооой вход кэтопэго сведи= нен с вь ходом сигнала 0 дискриминаторара, и первый вход второго триггера, выход которого подключен к первому входу первого элемента И„втэээй вход котэрэгэ поде включен к выходу сигнала 0 дискримкнатооа, а выход «- к пеэвэму входу третьего триггера„.второй вход которого соединен со вторыми вхоцеми втс»оэгэ тркг»епе и блока запуска, е выход — с пеовым входом второго элемента И, второй вход кэтэрого подключен к выходу сигнала 1" дискриминаторе, а выход — к первому входу блие запуске. па чертеже представлена структурная электрическая схема приемнэгэ устройстве с циклической синхронизацией.

Устройство сэцержкт последовательно» щ соединенные блок запуска 1, делитель чес. тоты 2, ко Второму входу которэгэ подключен ведающий генератор 3, распределитель

4, последний выход которого подключен ко второму входу блока запуске 1, а проме- д жуточные выходы — к стообируюшим входам регистратора 5,, информационные входы которогэ подкгпочены к выходам 6,7 сигналов

1 и. О дискриминатора 8, григге ры 9-1 1, элементы И 12,13, а также последователь - Во но соединенные дифференциатор 3.4, входы которого поцключены к выходам дискриминатэра 8, и репе времени 15. Ко втооому входу реле времени подк»почек. задающий генератор 3, ц к выходу - первый вход триггере

9, второй вход которого соецинен с выходом 7 дискриминатора 8, и первый вход триггера 10.

Выход триггера 10 подключен к первому входу элементе И 12, второй вхоц котооэгo поц— ключен к выхоцу 7 дискриминатора, ь выход - д к пе . эму входу триггера 13., Второй вхоц триггера 11 соецкнен со вторыми вхоцамк триггера 10 к блока звпуска 1, а выход - с первым входом элемента И 13, вт рой вхоц котэоого подкгпочен к выходу 6 д дискоиминаторе, а выход- к первому входу блока запуске 1.

Устройство работает следующим образом, Дискриминатор 8 преобразует принятые сигналы в последовательность импульсов с у пэотивоположной полярностью на выходах

6,7. Во время приема иеАэрмециэннь»х посылок дифференцкатор 14 фэрмируег импульсы при каждой смене попярности принимаемых двэичны»с палов. Эти импульсы устаневливают реле времени 3.5 в ксхэцное состояние. Время накопления реле выбранэ большим, чем максимальный интервал, в течение которого информационные посылки: не меняют своей полярности, к меньш».м, чем цли- 60

; ".пь r, -,, удлиненного импульса разделяюще.го циклы. Пэтэмч эн э Н может сраб отp h во время приеме информационных посылок.

Вэ время приема не искаженного помехемк удлиненнэ о импульса, разделяющего циклы, оеле соеба тывае т независимо От полярности агэго импульса. Прк атом включается триггер

10, который разрешает ре»эту элемента

И 1, -», После этого элемент И 12 срабатывает

»oã»»å, кэ»-де не вход приемника поступают

:,эсылкк с выхода 7 дискриминаторе. Первый же пэцготэвктельный импульс с элемента

И 12 включает триггер 11. Когда после етого на вход дискриминагора 8 поступает с гартовея эсьнжа, срабатывает элемент

И 3.3„которь»й вк»почеет блок зелуске 1.

Ьлок запуске при этом включаег задающий генератор З„который с помощью делктеля честогы 2 обе печивает синхронизацию распредели» ля 4 не время очередного цикле. Распределитель 4 обеспечивает ре— боту регистратора 5, а также возвращение схемы в исходное состояние после окончания приема информационных посылок.

При приеме удлиненного импульса, разделяющего циклы, с выхода 7 дискриминатора после срабатывания реле времени 15 и триггере 3.0 элемент И 12 вкгдочает триггер 13 без задержки. Одновременно реле времени

3 5 включает триггер 9, ксторый выделяет еверийный сигнал. Ь остальном приемное уст=ройствэ работает так же, как и в случае поиема удлиненной посылки с вь хода 6.

Таким образом, если в момент срабатывания реле времени 15 принимается удлиненный импульс с выхода 7, триггер 9 выделяет и запоминает аварийный сигнал. Если же в момент срабатывания реле принимается удлиненный чмпульс с выхода 6, триггер

9 не срабатывает, и аварийный сигнал не

Ф орм ируе тся.

Применение предлагаемого устройства обеспечивает синхронную работу приемного устоойства с циклической синхронизацией удлиненным импульсом при произвольной полярис»сти удлиненных импульов, разделяющих циклы. При зтэм становится возможным использовать полярнэсть удлиненного импуль-се в качестве отличительного признека для передачи дополнительной информации (налри».,»ер, обобщенного аварийного сигнала), а также вьщелять эту информацию.

Ф ормула изобретения

Прие: »ное устг ойство с циклической синх*рэннзацией удлиненным импульсом, содержащее последовательно соединенные блок за568176

Составитель В. Белякович

Редактор Ь. Федотов Техред,М, Левицкая Кор ектор A. Гриценко

Заказ 2816/42 Тираж 815 П одписное

11НИИПИ Государственного комитета Совета Министров СССР по делам изобретений н открытий

113035, Москва, Ж-35, Раушская наб., д. 4/5 »

Филиал ППП "Патент, r. Ужгород, ул, Проектная, 4 пуска, делитель частоты, ко второму входу которого подключен задающий генератор, распределитель, последний выход которого подключен ко второму входу блока запуска, а промежуточные выходы — к стробируюшим входам регистратора, информационные входы которого подключены к выходам сигналов

"1 и О дискриминатора, о т л и ч а юш е е с я тем, что, с целью обеспечении приема дополнительной информации, в него введены три триггера, два элемента И, а также последовательно соединенные диффереициатор, входы которого подключены к выхсм дам сигналов 1 и 0 дискриминатора, н реле времени, ко второму входу которогп 1 подключен задаюший генератор, а к выходу первый вход первого триггера, второй вход которого соединен с выходом сигнала 0 дискриминатора, и первый вход второго трит гера, выход которого подкло-.ен к первому входу первого элемента И., второй вход которого подключен к выходу сигнала О дискриминатора, s выход — к первому входу третьего триггера,, второй вход которого соединен со вторыми входами BTopoFD триггера и блока запуска, а выход — с первым входом второго элемента И, второй вход которого подключен к выходу сигнала

"1 дискриминатора, а выход — к первому вхсду блока запуска.

Источники информации, принятые во вни- мание при экспертизе;

1. Шляпоберский B. И, Основы техники

И ев передачи дискретных сообшений, М., Связь„.

1973 с. 454 457.

2, Новицкий В. М. и др, Телемеханика, М., Высшая школа, 1967, с.221-224.

Приемное устройство с циклической синхронизацией Приемное устройство с циклической синхронизацией Приемное устройство с циклической синхронизацией 

 

Похожие патенты:

Изобретение относится к способу передачи сообщений между подвижными станциями и центральной коммутационной системой, а именно к способу передачи сообщений по воздушному интерфейсу сотовой телефонной связи

Изобретение относится к беспроводным системам связи, и более конкретно к способу и аппаратуре для передачи сообщений по каналу с цифровым управлением в сотовой радиосистеме

Изобретение относится к процессору сигнализации коммуникационной системы, предназначенному для обработки сообщений сигнализации Системы Связи # 7 для выбора виртуальных соединений асинхронного режима передачи (АРП) и выработки управляющих сообщений, указывающих на выбранные виртуальные соединения АРП

Изобретение относится к области передачи и обработки сигналов связи

Изобретение относится к системам радиосвязи
Наверх