Логический элемент

 

р("

- сесоюр - ;:-.— яхт : е, Союз Советских

Социалистических

Республик

О П И С А"Н-И Е (11) 598251

ИЗОБРЕТЕ Н ИЯ

К АВТОРСКОМУ СВИДНЕДЬСТВУ (61) Дополнительное к авт. свид-ву (22) Заявлено 18.09.74(21) 2061829/18-21 с присоединением заявки № (23) Приоритет (43) Опубликовано1503.78. Бюллетень № 10 (45) Дата опубликования описания 22.02,78

2 (51) М. Кл. Н ОЗ К 19/ОО

Государственный квинтет

Совета Мнннстроа СССР оо делам нзоеретеннй н открытей (53) УДК 681.8.055 (088.8) (72) Автор. изобретения

В. В. Морозов (71) Заявитель Украинский заочный политехнический институт (54) ЛОГИЧЕСКИЙ ЭЛЕМЕНТ

Изобретение относится к области вычислительной техники и автоматики и может быть использовано в функциональной части схем автоматического управлении, вычисли.тельной технике и анализаторах сигналов переменного тока, различающихся по фазе на и, радиан, в качестве бесконтактного логического элемента, выпблняюшего функции инвертора или повторителя в трехзначной логике, а также в качестве основного элемента для j синтеза прочих бесконтактных элемеитов, реалиэутоших основные логические функции трехзначной и двухзначной логики при. использовании в качестве входных сигналов напряжений переменного тока.

Известен логический элемент, содержащий формирователь входных сигналов и чувствительный элемент (1). Однако этот элемент имеет недостаточную надежность из-за наличия поворотного формирователя, а также не может выполнять функцию бесконтактного инвертора или повторителя для трехзначной логики, функцию отрицания для двухзначной логики, и функцию основного элемента устройств для реализации прочных

-функций двух- и трехзначной логики.

Целью изобретения является повышение надежности и расширения функциональных воэможностей логического элемента.

11ля этого в логическом элементе, содержащем формирователь входных сигналов и чувствительный элемент, формирователь входных сигналов выполнен из двух ферромагнитных П-образных сердечников, распол6женных взаимно перпендикулярно, торцы которых прилегают к чувствительному элементу в местах, расположенных друг от друга на Ж /2 радиан, и на каждом иэ которых размещены входи те обмотки, соединенные последовательно и согласно, при этом чувствительный элемент выполнен из кольцевого ферромагнитного сердечника с размещенными на нем шестью обмотками, рв образуюшими две симметричные секции, соединенные между собой последовательно и встречно, причем каждая секция чувствительного элемента состоит иэ двух обмоток с одинаковым числом витков и третьей обмотки с удвоенным числом витков.

3, На чертеже прнведена схеме предлагаемого элемента.

Логический элемент содержит формирователь входных сигналов, выполненный из ферромагнитных П-образных сердечников 1 и 2, расположенных взаимно пернендикулярно, торцы которых прилегают к чувствительному элементу 3 в местах, расположенных друг от друга на ц/Д радиан, и на каждом из которых размещены входные обмотки

4-7, соединенные последовательно н соглас« но, при этом элемент 3 выполнен из кольцевого ферромагнитного сердечника 8 с размещенными на нем обмотками 9-14, причем обмотки 9-11 образуют превую секцию, а обмотки 12-14 - симметричную ей вторую секцию, включенную последовательна и встречно первой секции, прн этом число витков каждой из обмоток 10 и 13 равно удвоенному числу витков каждой из обмоток 9, Il, 12 н 14,. а концы обмоток 9 и 14 являются выходоь Х5 элемента, Логический элемент работает следующим образом, При подаче иа какие-либо из входных 2З обмоток, допустим обмотки 6 н 7, тарированного по амплитуде и частоте переменного напряжения в ветви сердечника 2 формирователя возникает пульсирующий магнитный поток, замыкающийся через две поло- 30 вннки кольцевого цилиндрического сердечннка 8 чувствительного элемента 3. При этом s обмотках 9-14 чувствительного элемента 3 индуцируются ЭДС, знаки которых определяются направлением магнитного 35 потока в сердечнике 2 илн тока в обмотках

6 и 7. При этом на выходе 15 появляется выходной сигнал. Обмотки 4 и 5 иа сердечнике 1 работают аналогично.

При подаче входных сигналов на все обмотки 4-7 сигнал на выходе 15 будет зависеть от фаз входных сигналов.

Используя различное включение обмоток

4-7, а также последовательное и параллельное включение нескольких логических элементов, можно синтезировать различные функции двухзначной и трехзначной логики.

Формула изобретения

Логический элемент, содержащий формирователь входных сигналов и чувствительный элемент, о т л и ч а ю m и и с я твм, что, с аделью повышении надежности и расширения функциональных возможностей, ФорФгирователь входных сигналов выполнен из двух ферромагнитных П-образных сердечников, расположенных взаимно перпендикулярно, торцы которых прилегают к чувствительному элементу в местных, расноложенных друг от. друга на / 2 раднан и на каждом нз которых размещены входные обмотки, соеднненные последовательно и согласно, при этом чувствительный элемент выполнен из кольцевого ферромагнитного сердечника с размещенными на нем шестью обмотками, образующими две симметричные секции, соединенные между собой последовательно и встречно, причем каждая секция чувствительного элемента состоит нз двух обмоток с одинаковым числом витков и третьей обмотки с удвоенным числом витков, Источники информации, принятые во внимание при экспертизе:

1, Авторское свидетельство СССР

l4 393727, кл, Н 03 K 19/00э 1971, 598251

Составитель А. Степанов

Редактор H. Каменская Техред Э. Чужих Корректор И. Горич

Заказ 1272/50 Тираж 1086 Подписное

ИНИИПИ Государственного комитета Совета Министров СССР по делам изобретений и открытий

113035, Москва, Ж-35, Раушская наб., д, 4/5

Филиал ППП "Патент, г, Ужгород, ул. Проектная, 4

Логический элемент Логический элемент Логический элемент 

 

Похожие патенты:

Изобретение относится к радиотехнике и может быть использовано в радиоэлектронных устройствах различного назначения, в частности, в усилительных устройствах, импульсных устройствах, автогенераторах

Изобретение относится к электронике и предназначено для использования в логических устройствах на комплементарных МДП транзисторах, его задачей является упрощение логического элемента, решаемой за счет изменения связей истоков первого n-МДП и второго p-МДП транзисторов 3 и 2, позволившего использовать общие p-канальный и n-канальный МДП ключи 5 и 6 для формирования логических состояний функции F по обоим выходам 10 ДИЗЪЮНКЦИЯ F с t (F+t) и 12 ЗАПРЕТ F по t (F)

Изобретение относится к электроизмерениям, автоматике, импульсной, преобразовательной и др.технике и может быть использовано в качестве многофункционального устройства, например, сравнение фаз или напряжений, или длительностей, или формирователей в интегральном исполнении

Изобретение относится к электроизмерениям, автоматике, импульсной, преобразовательной и др.технике и может быть использовано в качестве многофункционального устройства, например, сравнение фаз или напряжений, или длительностей, или формирователей в интегральном исполнении

Изобретение относится к электроизмерениям, автоматике, импульсной, преобразовательной и др.технике и может быть использовано в качестве многофункционального устройства, например, сравнение фаз или напряжений, или длительностей, или формирователей в интегральном исполнении

Изобретение относится к цифровой вычислительной технике и может использоваться в МДП больщих интегральных схемах устройств каскадной логики

Изобретение относится к цифровой вычислительной технике и может использоваться в МДП больщих интегральных схемах устройств каскадной логики

Изобретение относится к области вычислительной техники и интегральной электроники, к интегральным логическим элементам БИС

Изобретение относится к элементам автоматики и вычислительной техники, в частности к магнитным тонкопленочным запоминающим и переключаемым элементам

Изобретение относится к устройству включения более высоких напряжений на полупроводниковой интегральной схеме с первой последовательной схемой из первого p-канального и первого n-канального транзистора, которая включена между выводом для первого высокого и выводом для первого низкого потенциала, с второй последовательной схемой из второго p-канального и второго n-канального транзистора, которая включена между выводом для первого высокого потенциала и первым входным выводом, причем точка соединения обоих транзисторов первой последовательной схемы соединена с выводом затвора второго p-канального транзистора и образует вывод для выходного сигнала, причем точка соединения транзисторов второй последовательной схемы соединена с выводом затвора первого p-канального транзистора, и причем вывод затвора второго n-канального транзистора образует второй входной вывод
Наверх