Устройство для передачи и приема дискретной информации систем с решающей обратной связью

 

знал

@o coe е °

:-тонти!

ОПИСАНИЙ-

Союз Саветсиих

Соцналмстнчесннх

Республик уа)674233

ИЗОБРЕТЕНИЯ

К АВТОРСКОМУ СВИДВТВЛЬСТВУ (61) ДОполнительиое к авт. свид-ву— (22) Заявлено 23.01.76 (21) 2317271/18-09 с прнсоединеиием заявки №(23) npsepèòåò— и (51) М. Кл. Н 04 1 17/16

Н 04 1 1/10

ГесударствеааМ каапат

СССР ав делам азобратваай а umpesi

Опубликовано 15.07.79. Бюллетень № 26

Дата опубликования описаний 15.07.79

1 (53) УДК 621.394. .14 (088.8) (72) Автор:." изобретеыия

С. А. Осмоловский (71) Заявитель ( (54) УСТРОЙСТВО ДЛЯ ПЕРЕДАЧИ И ПРИЕМА ДИСКРЕТНОЙ

ИНФОРМАЦИИ СИСТЕМ С РЕ111А10ЩЕЙ ОБРАТНОЙ СВЯЗЪЮ

1 .: . 2

Изобретение относится к технике связи и мо- ro подключен выход счетчика числа блоков, а к жег использоваться для помехоустойчивой переда-. :,:управляющему входу — выход тактового генера.чи дискретной информации. : -:: iîðà, а в приемной части — последовательно соеИзвестно цстройство для передачи и приема чиненные декодер и накопитель, к управляющим дискретной информации систем с решающей об- входам которых подключен выход тактового гератной связью, содержащее в пе1 екающей части 5 нератора, а также счетчик числа блоков, выход накопитель и кодер, к одному из входов которо- которого подключен к одному из входов блока

ro подключен выход счетчика числа блоков, а к сравнения, к другому входу которого подключен управляющему входу — выход тактового r486pa-: другой выход декодера,.в передающей части вветора, а в прпемной части — последовательно сое- . ден анализатор времени запаздывания, к входам диненные декодер и накопитель; к управляющим 1< которого подключены дополнительные выходы входам которых подключен выход так гового ге- декодера и счетчика числа блоков, к дополнинератора, а также счетчик числа блоков, вйход тельному входу которого подключен один из вы которого подключен к одному из входов блока . ходов анализатора времени запаздывания, друсравнения, к другому входу которого йодключен гой выход которого подключен к управляющему друГой выход декодера Щ, 1 входу накопителя, выход которого подключен к

Однако данное устройство имеет невйсокую информационному входу кодера, а в приемной . помехоустойчивость. части введен анализатор синхронизма, к входам

Цель изобретения — повышение помехоустойчи- которого подключены соответственно выходы в ости. блока сравнения и дополнительный выход счетЛля Этого в устройство для передачи и приема чика числа блоков, а выходы анализатора синхро. дискретной информации систем с ренгающей об-: низма подключены соответственно к дополнительратной связью,, содержащее в переданкцей части . ному входу накопителя и к управляющему вхонакопитель и кодер, к одному из входов которо- ду тактового генератора.

674233

3 4

На чертеже изображена структурная электри- генератора 8 без выработки сигнала обратной свяческая схема предложенного устройства. зи, и вновь производится попытка декодировать

Устройство для передачи и приема дискретной принятый блок. Если не удается декодировать информации содержит B передающей части йако- этот блок без ошибки в результате корректиропитель 1, кодер 2, счетчик 3 числа блоков, так- вок фазы тактового генератора 8, то посылается товий генератор 4 и анализатор 5 времени запаз- сигнал "ощибка обнаружена", и фазу тактового дывания, а в приемной части — декодер 6, пако- генератора 8 возвращают в исходное состояние.

; питель 7, тактовый генератор 8, счетчик 9 числа В случае, если йринимается решение о наличии блоков, блок сравнения 10 и анализатор 11 сип- вставки Впи выпадения (наличие постоянной на хронизма " — ig ряде принимаемых блоков разности сравниваемых

Предложенное устройство работает следующим в блоке равнения 10 величин), то корректируобразом. " - — ется содержимое накопителя 7 (вставка) или

После вхождения в цикловую синхронизацию посылается аИгщл обратной связи (выпадение), обе стороны (станции} обмениваются cHF@M Необхбдймб Рассмотреть особенности выявле. о наличии синхронизации ff мРЫодцт в gg HHE вставок и выпадений при условии примене- определения длины шлейфа (ВРемвни запаздыва- ния корреляционных кодов. Корреляционные копия). При этом определяется чИсло кодовых 6» ды, характеризуемые наличием связи между блоков, одновременно находящихся в тракте пере- ками, обеспечйвают искусственное искажение дачи шлейфом (туда и обРМно), по зтомУ чис У " йрннимаемого не в том порядке блока {вставка нетрудно определить объем накопителя 1.. ., " йли выйадение) и обнаружение ошибки. ПоэтоВ этом режиме в передающей части (спшция му при обнаружении ошибки в первом из повА) начинают передачу кодовых блокоВ В i йж тпВЯ @ >

При таком алгоритме сТЖЮя А попучттг «Ao>alii блоком (i-2), и сравниваются проверочные симблок с начальным зиачбншч кошР0ль ой ком- волы с номером, на единипу меньшим, и т. д. бинацин через время прохожЛе ия шлейфа (вре ясли s результате этих операций удается декодимя запаздывашш сигнала)-. ВЛинушлейФа. - ровать блок без-ошибки, то фиксируется факт но определить сравнением и счезчйке 9 со значе 3> наличия вставки ипи вьптадения, Анализ вставки ниямн контрольной комбинаЩп4.Щ иниМго блЖа и выпадения осуществляется анализатором 11, для получаемыми от декодеря 6,:,. чего по его сигналам из накопителя 7 в декодер

В свою очередь стзнщй А> ИРипяВ пачальиую 6 вьщавхся необходимые предыдущие декодиро- . контрольную комбинацию от стипю К 1 ФВ- ванные блоки для реализации корреляционной страивает свой счетчик 3 Bа эту комбинац®@ 40 зависимости между блоками. бы обеспечить шлейф для станции:Б, которая ПредяохВмйж устройство имеет более высоаналогичным образом опрваляет обью своего кум помехоустойчивость;. накопителя пе идачи.

В Роцессе пеРеДакиафРРмйий и Фо м ла изобретения контролируется наличие-групповой синхронизации следующим образ054. ПИЛО Обиаячкения ошибки (несовищения койтроПЬных стволов Устройства-дпя передачи и приема дискретной принятого блакз с пощяеайпМи от с братчика 93 к формации систем с решающей обратной связью, . по сигналу от бпока фавйеция Ю янапйзатар 11 ogep ee в передающей части накопитель и коопределяют прнчийу неравпадаиив . " дер, к одному ив Входов которого подключен ,.$0

Если обнаружение вь1зва1то йсМажеййем В ю- выход счетчика числа блоков, а к управляющему нале, то вырабатывается:апгнал "ощибка обнару- вйаУ вЂ” вьтЫд тестового генератора, а в прием.жена". Такое решщае выра&тьюмтс 1 аналйзато- ной части — последовательно соединенные деко ром 11 п но" комбинацйи когда атсутотвует вазмоййость Рых по 1ключеи выход тактового генератора, а инять одно из решений, описанных йиже. также счетчйк числа блоков, выход которого

Если выявляется сбой цйкловои сйй%роййза- цо@айочейМ благому из входов блока сравнения, ции (имеется сдвиг контрольной комбинации); к другому входу которого подключен другой выто анализатор 11 корректирует фазу тактового ход декодера, о тл нча ю щ е е с я тем, что, с Cmiceóèð 4

Составитель Т, Маркина

Техред 3. Чужик

Корректор. А. Власенко

Редактор Л, Гельфман

Заказ 4107/57

Тираж 774 Подписное

ЦНИИПИ Государственного комитета СССР по делам изобретений и открытий

113035, Москва, Ж вЂ” 35, Раушская наб., д, 4/5. Филиал ППП "Патент", r,. Ужгород, ул. Проектная, 4

674233

5 . ...: . 6 целью повышения помехоустойчивости, в переда- ма, к входам которого подключены соответственющей части введен анализатор времени запаздыва- но выходы блока сравнения и дополнительный выния, к входам которого подключены дополнитель- ход счетчика числа блоков, а выходы анализатора ные выходы декодера и счетчика числа блоков, синхронизма подключены соответственно к дополк дополнительному входу которого подключен 5 нительному входу накопителя н к управляюшеодин из выходов анализатора времени запазды- му входу тактового генератора. ванин,, другой выход которого йодключен к pI- Источникйийформации, л1.инятые во внимаравляющему входу накопителя, выход которого нле при экспертизе подключен к информационному входу кодера, а 1. Авторское свидетельство СССР л" -462296, в приемной части введен анализатор синхроннз- >о кл. Н 04 1. 1/10, 1972.

Устройство для передачи и приема дискретной информации систем с решающей обратной связью Устройство для передачи и приема дискретной информации систем с решающей обратной связью Устройство для передачи и приема дискретной информации систем с решающей обратной связью 

 

Похожие патенты:

Изобретение относится к автоматике и вычислительной технике и может найти применение при построении аппаратуры передачи и обработки цифровой информации, в устройствах декодирования кода Рида Соломона (далее РС-кода)
Наверх