Устройство для программного управления группой станков

 

ОПИСАНИЕ

ИЗОБРЕТЕНИЯ

К ПАТЕНТУ

Союз Советскик

Социалистических

Республик оо871745 (61) Дополиительныи к патенту(22) Заявлено 300970 (21) 1484693/18-24 (23) Приоритет (32)— (51) м. к,.

G 05 8 19/18

G 05 8 19/403

G 05 8 19/415

Государственный комитет

СССР по делам изобретений и открытий (33)— (3! ) Опубликовако 071081. Бюллетень Мо37

Дата опубликования описания 07.1081 (53) УДК 6 21. 50 3. . 55 (088. 8 ) f

Иностранцы

Сеюемон Инаба, Норито Оиситакй, Риодзи ИмазекЪ1 и Йосиноре Козаи (Япония) /:: .,::

/

Иностранная фирйа Фудэицу Лимитед" (Япония) (72) Авторы изобретения (71) Заявитель (54) УСТРОЙСТВО ЗЛЯ ПРОГРАММНОГО УПРАВЛЕНИЯ

ГРУППОЙ СТАНКОВ

Изобретение относится к области автоматизации технологических процессов и касается работающего с разделением времени выполняющего несколько команд одновременно интерполятора.

В известной системе (1 ), предназначенной для цифрового управления металлорежущими станками, каждый ста-lo нок оборудован соответствующим цифровым контроллером, который управляется управляющей вычислительной машиной. В такой системе осуществляют управление множеством цифровых контроллеров,а система становится дорогостоящей, поскольку количество управляющих осей возрастает. При этом контроллеры взаимно перекрываются и, следовательно, эффективность исгольэования таких контроллеров невысока.

Наиболее близким техническим решением к изобретению является устройство для программного управления группой станков (2 1, содержащее опе-25 ративное запоминающее устройство (ОЭУ) с регистром числа и регистром адреса, регистр команд, один из выходов которого соединен с входом блока переключения квадрантов, соответствующие выходы которого соединены с регистром знаков координат и оценочных

Функций и с регистром состояний, блок конца интерполирования, соединенный с блоком временной диаграммы интерполирования, соединенный с блоком временной диаграммы интерполятора, блок унитарных кодов, выходы которого соединены с управляющими входами одноразрядного сумматора модификации Координаты и сумматора вычисления оценочной функции, управляеьые входы блока коммутации слагаемых, регистра команд, регистра знаков координат и оценочных функций, регистра состояний, схемы сравнения и анализа координат и регистра числа соединены с выходами усилителей ОЗУ. Выходы схемы сравнения и анализа координат сое-. динены с соответствующими входами регистра состояний, выходы блока связи с 3ВМ, устройств ввода информации, регистра команд, регистра знаков координат и оценочных функций, регистра состояний соединены с управляемыми входаьи регистра числа.

Выходы блока коммутации результатов сложения соединены входами регистра числа и регистра знаков координат и оценочных функций. Входы одноразрядных сумматоров модификации координат

871745 и вычислений оценочной функции соединены с соответствующими выходами блока коммутации слагаеьих, а выходы— с соответствующими входами блока коммутации результатов сложения. Управ ляющие входы блока коммутации слагаемых и блока коммутации результатов сложения соединены с соответствующими выходами блока унитраных кодов. Входы регистра .адреса соединены с выходами блока приоритетов, а выходы— с входами дешифратора, который соединен с соответствующими входами блока временной риаграммы. Выходы последнего соединены с управляющими входами регистра команд, регистра знаков координат и оценочных функций, регистра состояний, регистра числа, блока пространственного интерполирования, блока конца интерполирования, блока переключения квадрантов и блока унитарных кодов, соеди- 2О ненного с входами блока коммутации унитарных кодов, выходы которого соединены с входами блоков управления приводами рабочих органов, а управляющие входы блока коммутации уни- 5 тарных кодов блока связи с ЭВМ и блока коммутации управляющих сигналов устройств ввода соединены с выходами блока приоритетов, входы которого соединены с выходами автоматических устройств, выходами блока конца интерполирования и блока временной диаграммы. Выходы блока пространственного интерполирования соединены с входами блока конца интерполирования и с входами регистра команд, а входы— с выходамн регистра состояний и ðåгистра команд. Выходы блока конца. интерполирования соединены с входами регистра состояний, а входы — с регистром команд и регистром состоя- Д() ний. Соответствующие выходы блока временной диаграммы соединены с входами блока связи с 3ВМ блока коммутации слагаемых, регистра адреса, ОЗУ и блока управляющих сигналов 45 устройств ввода, выходы которого соединены с входами блока коммутации управляющих сигналов устройств ввода, а выходы последнего соединены с управляющими входами устройств ввода информации, Недостатком данного устройства является узкая область его применения.

Цель изобретения — расширение области применения устройства путем обе@печения возможности управления станками в режиме разделения времени.

Поставленная цель достигается тем, что в устройстВе для программного управления группой станков, содержа- ® щем интерполятор, выходы которого соединены с первыми входами блока синхронизации, генератор импульсов и блок ручного управления, подключенный выходами к первым одам арифметического блока, а интерполятор содержит первый триггер, первый регистр, первый элемент И, подключенный первым входом к выходу второго, регистра, запоминающий блок, выход которого соединен с первым входом второго элемента И, третий регистр, подключенный выходом ко входу детектора конечной точки, сумматор, первый выход которого соединен с первым входом третьего элемента И, второй триггер, подключенный входом к выходу четвертого элемента И,блок управления, первый вход которого соединен с выходом пя- того элемента И, а также шестой и седьмой элементы И и элемент ИЛИ, вторые входы блока синхронизации соединены с выходом генератора импульсОв, выходы — c вторыми входами арифметического блока, а в интерполятор введены блок совпадения кодов, первый коммутатор, последовательно соединенные блок счетчиков, первый переключатель и группа восьмых элементов И и последовательно соединенные дешифратор, группа девятых элементов И, блок синхронизирующих триггеров и второй коммутатор, а также второй переключатель, входы которого соединены с вторыми. входами группы восьмых элементов И, с вторым входом блока управления,с первым входом первого коммутатора и с выходами дешифратора,а выходы — с вторыми входами второго коммутатора, подсоединенного выходом к первому входу четвертого элемента И, второй выход которого соединен с выходом первого коммутатора, подключенного вторым входом к выходу детектора конечной точки.

Первые входы запоминающего блока подключены к выходам группы восьмых элементов И, второй вход — к выходу шестого элемента И, а выход — к первому входу сумматора, второй выход которого соединен с первым входам седьмого элемента И, а второй вход— с первым входом шестого элемента И и через третий регистр — с выходом элемента ИЛИ, подключенного входами к выходам первого, второго и седьмого элементов И. Первый вход блока совпадения кодов соединен с вторым выходом блока счетчиков и с входом дешифратора, второй вход — с выходом первого регистра,а выход — с первым входом пятого элемента И,второй вход которого подключен к выходу первого триггера,третий вход блока управления соединен с третьим выходом блока счетчика, четвертый вход — с выходом второго триггера, а первый, второй, третий, четвертый, пятый и шестой выходы — с вторыми входами второго, первого, седьмого, шестого и с третьим входом четвертого элементов И и с вторым входом третьего регистра соответственно. Второй вход третьего элемента И подключен к третьему

871745 выходу блока управления, вторые входы группы девятых элементов И соединены с выходом третьего элемента И, а вторые входы и выходы блока синхронизирующих триггеров — с тактирующими входами и выходами интерполятора соответственно.

На фиг. 1 представлена функцио нальная схема устройства, на фиг. 2 схема блока управления. устройство содержит группу станков 1,-1>,ãåíåðàòîð 2 импульсов, первый регистр 3, блок 4 управления, блок 5 синхронизации, блок 6 счетчиков, первый переключатель 7, группу

8 восьмых элементов И, дешифратор 9, арифметический блок 10, второй регистр 11, з.апоминающий блок 12, блок

13 совпадения кодов, пятый элемент

И 14, детектор 15 конечной точки, первый триггер 16, первый коммутатор

17., второй переключатель 18, второй 20 коммутатор 19, четвертый элемент

И 20, второй триггер 21, группу 22 девятых элементов И, блок 23 ручного управления, сумматор 24, третий регистр 25, третий 26, седьмой 27, р5 шестой 28, первый 29 и второй 30 элементы И и элемент ИЛИ 31.

Переключатель 18 состоит из элементов ИЛИ 32о-32>, коммутатор 19 из элементов И 33о-33и,и элемента 30

ИЛИ 34, коммутатор 17 — из элементов И 35о-35, триггеров 36р-36 и инвертора 37.

Устройство также содержит блок

38 связи с ЭВИ, интерполятор 39, Блок

5 состоит из синхронизирующих триггерных схем 40о-40, а блок 6 — из генератора 41 и счетчиков 42 и 43.

Блок 4 управления содержит элементы И 44-50, элементы ИЛИ 51, 52 и инвертор 53. 40

Устройство работает следующим образом.

При количестве управляемых осей из множества управляемых станков и.+1 работающий с разделением време- 45 ни интерполятор выполняет несколько команд одновременно. Количество (и+1) цифровой информации, т. е. команд, касающихся количества движения (1р+ I ) соответстующих количествУ (n+1) Управляеьых осей, поступают на выполняющий одновременно несколько команд интерполятор 39, а импульсы, количество которых равно этой команде, посылается к (n+1) выходным терми—

1 налам, соответствующих осям. Например, сигнал OF на выходе интерполятора 391 соответствует входному сигналу Iö, и сигнал OF отбирается как серия импульсов с числом, равным цифровой величине, представленной 60 входным сигналом интерполятора 39 !р.

Арифметические операции для отправления выходных импульсов осуществляются в соответствии с принципом разделения времени, и повторяются определен- 65 ное количество раз, например, в таком порядке: нулевая ось, первая Ось, вторая ось ... и-я ось в блоке 10.

Количество (n+1) выходных данных (команды, касающиеся скорости) соответствующие вводам i - I интерполятора 39 поступают на генератор 2 с блока 38. При этом серии импульсов, частота которых пропорциональна команде, генерируются в (и+1) количестве выходных терминалов генератора 2.

Например, один из выходов генератора

2 соответствует вводу Г и представ- ляет собой серию импульсов, частота которой пропорциональна команде представленной вводом fo . Блок 5 сначала накапливает выходные импульсы с интерполятора 39, а затем посылает их синхронно с выходными импульсами с генератора 2. Выходные сигналы

OF<, OF<, O@,...0 и с интерполятора

39 посылаются на выходы блока 5 син" хронно с соответствующими выходными сигналами FPp,FPq, FPq,... ГР с генератора 2. Блок 10 имеет (и+1) выходных терминалов, соответствующих сериям выходных импульсов S S S g 5 блока 5, и сглаживает импульсы, например, серии импульсов Sä таким образом, чтобы превратить эту последовательность импульсов в серию импульсов, не имеющую быстрой смены частоты, и посылает их на выход устройства (на станки 1о ... 1 }. Аналогичные операции осуществляются на других: осях. В устройстве, показанном на фиг. 1, нулевую, первую и вторую ось используют для управления осями одного станка, требующего одновременного управления по трем осям. Аналогично четвертую ось из числа и осей используют для управления несколькими другими станками. Команда поступает с вычислительной машины через блок 38 на интерполятор 39 и на генератор 2 каждый раз после того, как закончена арифметическая операция распределения одного блока, в отношении которого осуществлено распределение импульсов.

Запоминающий блок содержит 16 регистров А -А, и 16 регистров С -C соответствующих 16 осям 0 до 15, соответственно.

Генератор 41 синхронизирующих импульсов х, счетчик 42, счетчик 43, переключатель 7 и дешифратор 9 образуют цепь выбора оси.

Регистры блока 12 можно выбрать с помощью сигнала от элемента И из группы 8. Импульсы от генератора 41 подаются на вход четвертичного сЧет-. чика 42 и, когда он совершает один раз полный цикл счета, один импульс подсчитывается счетчиком 48. Счетчик 43 является двоичным счетчиком с четырьмя битами, имеющими 16 видов состояний и формирующим иа вы871745 дусмотрен для формирования импульсов, которые вырабатываются в результате совершения арифметической опе- 40 рации для подачи на элементы И группы 22, а элемент 28 предусмотрен для обеспечения записи содержимого регистра 25 в выбранный регистр блока 12.

С помощью элемента И 30 пересылается содержимое выбранного регистра блока

12 в регистр 25. Элемент 29 используется для пересылки цифровой информации, хранящейся в регистре 11, в регистр 25, а элемент И 27 — для пересылки результата добавления суммато50 ром 24 в регистр 25. Сигналы, соответствующие командам, относящимся к количеству движения для обозначенных осей и к адресам осей, направляются не 1осредственно от операционной частиФвычислительной машины через блок

38 в регистры 11 и 3.

Когда дешифратор 9 формирует сигнал Н, и выбирается ось О, содержимое регистра (Со) блока 12 добавляется к содержимому регистра (Ао), и полученный результат запоминается в регистрах А -A блока 12, если в сумматоре 24 формйруется импульс, обеспечивающий переполнение счета, 55

60 ходе сигнал Н соответственно Но-Н -, .7 соответствующие содержимому счетчйка.

Переключатель 7 является селектором, содержащим простую логическую схему для формирования сигнала "1" на выходе Sg, когда состояние счетчика 42 соответствует Т или T q и, для формирования сигнала "1", посылаемого на выход S, когда состояние счетчика 42 соответствует Т, или Т>.

Поэтому в соответствии с режимом, Ф при котором содержимое счетчика 42 изменяется от То до Т5 при формировании сигнала- Н«обозначающего ось

Мц, происходит выбор регистров блока

12 в следующем порядке. А -регистр, Ср-регистр., Ао-регистр. Затем, когда счетчиком 43 считывается "1" от дешифратора 9 поступает сигнал Н и в то время, когда содержимое счетчика 42 изменяется от То до Т, выбор регистров блока 12 производится в сле-20 дующем порядке- Aq-регистр, С, -регистр, А -регистр. Последующие регистры выбираются .аналогично. Сигналы от дешифратора 9, предназначенные для переключения номеров соответст- )5 вующих осей, поступают на элементы

И группы 22, соответствующие определенным осям, и поэтому, если распре— делительные импульсы генерируются в результате осуществления арифметической операции, то эти импульсы направляются на выходную сторону через элемент И группы 22 набираемай дешифратором 9.

Регистр 25, сумматор 24, элементы

И 26-30 и элемент ИЛИ 31 образуют цифровой узел, который является общим для всех осей. Элемент 26 прето этот импульс используется в качестве распределительного импульса.

Если арифметическая операция повторяется с постоянным периодом, то импульс, обеспечивающий переполнение счета, генерируется с частотой„ которая пропорциональна соответствующим командам (содержимому С, -регистра блока 12).

В данном устройстве арифметическая операция осуществляется в соответствии с принципом разделения времени для каждой из осей, поэтому, ! когда заканчивается добавление для оси О, в качестве следующей оси выбирается ось 1, и осуществляется аналогичная операция, и т.д. после-. довательно для каждой из осей. Ког- . да заканчивается операция для осН

15, аналогиччая операция повторяется для оси О.

Детектор 15 предусмотрен для обозначения оси, например оси О, и для обнаружения того, что импульсы, число которых соответствует командной информации регистра.(C )для этой оси, были посланы на сторону вывода, т.е. для детектирования конечной точки. При этом детектор обнаруживает результат сложения (сумму), накопленный в регистре 25 каждый раз, когда добавление имеет место. Когда эта величина достигает значения

1000 ° .. Ох, на выходе детектора 15 формируется сигнал детектирования конечной точки "1". Формирование этого сигнала основывается на том принципе, что если поступает еще один бит в дополнение к минимальному биту командной информации и эта операция обеспечивает получение "1" (данные рассматриваются в качестве командной информации) и затем добавляется к содержимому регистра, то обеспечивается формирование импульсов, обеспечивающих переполнение счета, число которых равно командной информации. Причем формирование происходит, когда накопленное значение.достигает величины, равной

100 ... О . Блок 13 формирует и посылает команду управления передачей к блоку 4 через элемент И 14 в момент времени, когда адрес, указанный для регистра 3, совпадает с содержимым счетчика 43, т.е. с адресом оси. В этот момент блок 4 запоминает содержимое регистра 11, которое соответствует новой командной информации, а РегистРы Сс-С блока 12 — оси, определенной регистром 3, через элемент И 29, регистр 25 и элемент И 28, и обнуляет соответствующий регистр A -А блока 12. Блок 5 содержит триггерные схемы 40о-40«(S F -5 Г, ), которые соответствуют 16 осям. При этом каждая ось может накапливать три обеспечивающих переполнение счета им871745

10 пульса в максимуме для оси и Формирователь обеспечивающий переполнение счета импульс к стенкам 1-0 синхронно с питающим импульсом, поступающим с генератора 2.Следовательно,из числа импульсов, оставшихся в блоке 5, 5 вычитается один импульс. В результате распределительные импульсы интерполятора 39 могут посылаться последовательно синхронно с питающими импульсами. В устройстве, приведенном на фиг. 1, используются для одновременного управления по трем осям управляемого станка три оси (О, 1 и 2, а оси 3, 4 и 5 используются для управления другим станком). Отсюда следует, что когда одна из синхронизирующих триггерных схем 40р, 40, 402 блока 5 заполнена, т.е. запомнила три оставшихся импульса, необходимо предотвратить дальнейшую арифметическую операцию по распределению 20 импульсов, и для этой цели предусмотрены коммутатор 19 и переключатель

18. Переключатель 18 предназначен для того, чтобы привести номер оси дешифратора 9 в соответствие с номе- g5 ром станка. При этом сигналы Н -Н 6. дешифратора 9 объединены в несколько групп с помощью элементов ИЛИ 32 -32>.

Когда ни одна из схем 40, использованных для управления станком номер

О, не заполнена (Full) и выбирается арифметическая операция для осей 0-2, на выход коммутатора 19 посылается сигнал "1". Такой метод также используется при работе с другими станка- 35 ми ° Если один из синхронизирующих триггеров осей, используемых для управления станками, заполнен, то сигнал на выходе коммутатора 19 становится равным "О", при этом арифметическая операция по распределению импуль- 40 сов, относящихся к осям, принадлежащим этому станку, прекращается немедленно.

Коммутатор 17, обеспечивающий зап- 45 рос и передачу данных, содержит 16 элементов И 35о-35 g, на входы которых поступают сигналы Но-Н дешифратора 9 и сигналы с выхода детектора

15, и триггеры 36О- 36, обеспечивающие запрос передачи данных, которые размещены в соответствии с выходами вентилей. При обнаружении конечной точки триггер коммутатора 17, обеспечивающий передачу данных соответствующего станка, включается и запрашивает следующую командную информацию от ЭВМ через блок 38. Блок 4 управляет работой группы элементов И

26-30, так что- включение триггера 21 можно осуществить через элемент И 20, gQ и заданная арифметическая операция может быть выполнена в том случае, если сигнал GEX на элемент И 20 по,дается в момент времени, когда не достигнута конечная точка и на выхо-, 65 де KoMMv T атсра 19 воз никает выходной сигнал "1" .

Пикл передачи в устройстве осуществляется следующим образом.

После поступления командной Информации и адреса оси непосредственно в регистр 11 типа 0 и в буферный регистр 3 типа AR соответственно, из оперативной части вычислительной машины с блока 38 выходной сигнал триггера 16 становится равным "1".

Если счетчик 43 продолжает вести отсчет и содержимое счетчика 43 совпадает с содержимым регистра 3, блок

13 генерирует сигнал совпадения, При этом сигнал управления передачей посылается в блок 4 для управления арифметической операций через элемент И 14 и начинается цикл передачи. . В момент То сигнал G08 с выхода блока 4 открывает элемент И 29 по сигналу Tä со счетчика 42, и командная информация, накопленная в регистре 11, передается в регистр 25.

В момент Т„ может быть получен сигнал GWT на выходе блока 4, и содержимое регистра 25 (командная информация) записывается в регистре

С блока 12 оси, заданной в этот момент через элемент И 28.

В момент Т2 при поступлении соответствующего тактового импульса на выходе счетчика 42 может быть получен сигнал BCLR на выходе блока

4 и регистр 25 сбрасывается в нулевое состояние.

В момент Т через элементы И 47 и 48 и элемент ИЛИ 52 блока 4 на выходе этого блока может быть получен сигнал GWT. По этому сигналу содержимое регистра 25 C"0" ) записывается в соответствующий регистр Cg-С вЂ” блока 12 упомянутой оси, а регистры

Ас-,А блока 12 обнуляются.

Таким образом, командная информация, заданная буферному регистру 11, хранится в регистре С блока 12, который соответствует адресу оси, заданному регистру 3, а регистр

A блока 12 этой же оси очищен, при этом можно осуществить отправку командной информации. Эту посылку командной информации можно осуществить независимо и безотносительно, к арифметической операции распределения по другим осям.

Арифметическая операция в интерполяторе осуществляется следующим образом.

Одна ось, например содержИмое регистра А -А< блока 12, передано в регистр 25, а содержимое регистра С0-С блока 12 считано и прибавлено к содержимому регистра 75. Результат записан в регистр 25, далее переписан в регистр Ар-А„ блока 12.

Если в течение этого йерйода вре871745

12 мени возникает импульс переполнения то он запоминается в синхронизируюШей триггерной схеме блока 5.

Сигнал управления GAB элементом

И 30 может быть получен, и содержимое регистров А -A<< блока 12 отведенной оси переносится на регистр

25 через элемент И 44 ° Например, еОли будет иметь место выходной сигнал Н на дешифраторе 9, содержимое регистра Ар блока 12 передается регистру 25.

В момент Т1 может иметь место сигнал управления EA элементом И 20 и если ни одна из схем 40 -40 не взведена, вырабатывается сигнал 6ЕХ для управления выполнением арифметической операции.

В момент Т2 вырабатывается сигнал управления элементам И 27, открывает- 20 ся этот элемент, содержимое выбранного регистра Со-С блока 12 и содержймое регистра 25 складываются в сумматоре 24, и результат передается (через элементы 27 и 31) и хранится 25 в регистре 25. Если вырабатывется импульс переполнения в это же время, то оН хранится в соответствукщей схеме

4 Оо- 4 0, куда перед ается че ре з элемент Й 26 и соответствукщий элемент И группы 22.

Формула изобретения

Устройство для программного управления группой станков, содержащее интерполятор, выходы котОрого соединены с первыми входами блока синхронизации, генератор импульсов и блок управления, подключенный выходами к первым входам арифметического блока, а интерполятор содержит первый триггер, первый регистр, первый элемент И, подключенный первым входом к выходу второго регистра,- запоминаниций блок, выход кото- 60 рого соединен с первым входом второго элемента И, третий регистр, подключенный выходом к входу детектора конечной. точки, сумматор, первый вы,ход которого соединен с первым входом 65

В момент Тз вырабатывается сигнал . управления элементом И 28 и содержимое регистра 25 записывается в регистр А -А блока 12, предназначенной выбранной оси, например 10, посредством элемента И 28. Когда счетчик

42 возвращается в момент T и "1" подсчитывается счетчиком 43,выбирается следующая ось, и выполняется та 40 же арифметическая операция.

Использование данного устройства в системах управления станками позволяет значительно расширить область их использования. 45 третьего элемента И, второй триггер подключенный входом к выходу четвертого элемента И, блок управления,, первый вход которого соединен с выходом пятого элемента И, а также шестой и седьмой элементы И и элемент ИЛИ, о т л и ч а ю щ е е с я тем, что, с целью расширения области применения устройства путем обеспечения возможности управления станками в режиме разделения времени, в устройстве вторые входы блока синхронизации соединены с выходом генератора импульсов, выходы — с вторыми входами арифметического блока, а в интерполятор введены блок совпадения кодов, первый коммутатор, последовательно соединенные блок счетчиков, первый переключатель и группа восьмых элементов И и последовательно соединенные дешифратор, группа девятых элементов И, блок синхронизирукщих триггеров и второй коммутатор, а также второй переключатель, входы которого соединены с вторыми входами группы восьмых элементов И, с вторым входом блока управления, с первым входом первого коммутатора и с выходами дешифратора, а выходы— с вторыми входами второго коммутато-. ра, подсоединенного выходом к первому входу четвертого элемента И, второй выход которого соединен с выходом первого коммутатора, подключен= ного вторым входом к выходу детектора конечной точки, первые входы запоминакщего блока подключены к выходам группы восьмых элементов И, второй вход - к выходу шестого элемента И, а выход - к первому входу сумматора, второй выход которого соединен с первым входом седьмого элемента И, а второй вход — с первым входом шестого элемента И и через третий регистр с выходом элемента

ИЛИ, подключенного входами к выходам первого, второго и седьмого элементов И, первый вход блока совпадения кодов соединен с вторым выходом блока счетчиков и с входом дешифратора, второй вход — с выходом первого регистра, а выход — с первым входом пятого элемента И, второй вход которого подключен к выходу первого триггера, третий вход блока соединен с третьим выходом блока счетчиков, четвертый вход — с выходом второго триггера, а первый, второй, третий, четвертый, пятый и шестой выходы с вторыми входами второго, первого, седьмого, шестого и с третьим входом четвертого элементов И и с вторым входом третьего регистра соответственно, второй вход третьего элемента И подключен к третьему выходу блока управления, вторые входы группы девятых элементов И соединены с выходом третьего элемента И, а вторые входы н выходы блока синхронизирую871745 щих триггеров — с тактирующими входами и выходами интерполятора соответственно.

Источники информации, принятые во внимание при экспертизе

1. "Control Engineering", Jaquаry, 1961; р. 71-76.

2. Авторское свидетельство СССР

Ф 386383, кл. С 05- В 19/18, 20. 07. 1970 < прототип ).

871745 фиг. 2

Составитель Н. Белинкова

РедаКтор Л. Утехина Техред М.Рейвес Корректор Н.Швыдкая

Заказ 8511/32 Тираж 943 Подписное

BHHHFIH Государственного комитета СССР по делам изобретений н открытий

113035, Москва, K-35, Раушская наб., д. 4/5

Филиал ППП "Патент", r. Ужгород, ул. Проектная, 4

Устройство для программного управления группой станков Устройство для программного управления группой станков Устройство для программного управления группой станков Устройство для программного управления группой станков Устройство для программного управления группой станков Устройство для программного управления группой станков Устройство для программного управления группой станков Устройство для программного управления группой станков 

 

Похожие патенты:

Изобретение относится к области автоматического управления
Наверх