Делитель частоты следования импульсов

 

ОП ИСАНИЕ

ИЗОБРЕТЕНИЯ

К АВТОРСКОМУ СВИ ЕТИЛЬСТВУ

Союз Советских

Социалистических

Ьеслублик

01)873417 (61) Дополнительное к авт. саид-ву(22) Заявлено 200979 (21) 2819249/18-21 (51)<. Клз

Н 03 К 23/02 с присоединением заявки ¹

ГосударствеииыЯ комитет

СССР по дедам изобретеииК и открытиЯ (23) Приоритет

Опубликовано 1510.81 Бюллетень 89 38

Дата опубликования описания 1 5.1 0.8 ) (53) УДК 621. 374.44 (088. 8) (72) Авторы изобретения с в, В. Ф. Мочалов, В.Л. Лысенко и B. Я. К (71) Заявитель

»»

«» (54) ДЕЛИТЕЛЬ ЧАСТОТЫ СЛЕДОВАНИЯ ИМПУЛЬСОВ

Изобретение относится к импульсной технике. Известен делитель частоты следования импульсов, содержащий регистр сдвига, состоящий из и элементов памяти, два элемента НЕ, элемент ИСКЛЮЧАЮЩЕЕ ИЛИ и элемент ИСКЛЮЧИТЕЛЬНО

ИЛИ-НЕ, соединенные соответственно с разрядами регистра сдвига (1g .

Однако устройство характеризуется недостаточно высокой надежностью.

Наиболее близким по технической сущности к изобретению является делитель частоты, следования импуль сов, содержащий элемент И-НЕ и че- тыре соединенных последовательно разряда, каждый из которых содержит, триггер памяти и два коммутационных триггера, первые входы каждого. из которых соединены со входной шиной, выход первого коммутационного триггера первого разряда соединен со вторыми входами коммутационных триггеров второго и третьего разрядов и вторым входом второго коммутационного триггера четвертого разряда, выход первого коммутационного триггера второго разряда соединен с третьим и четвертым входами второго коммутационного триггера третьего разряда, выход первого коммутационного триггера третьего разряда соединен с третьим и четвертым входами второго коммутационного триггера четвертого разряда, входы дополнительного логического элемента И-HE соединены с выходами второго коммутационного триггера четвертого разряда, единичный выход первого коммутационного триггера которого соединен с допОлнительным входом первого коммутационного триггера второго разряда, а единичный выход второго коммутационного триггера четвертого разряда

15 соединен с .дополнительным входом первого коммутационного триггера первого разряда и вторым дополнительным входом первого коммутационного триггера второго разряда 23.

20 Недостатком данного устройства является низкая надежность.

Цель изобретения — повышение надежности работы устройства.

С этой целью делитель частоты

25 следования импульсов, содержащий четыре разряда, каждый из которых, кроме третьего, включает в себя первый и второй коммутационные триггеры и триггер памяти, нулевой вход кото30 рого соединен с единичным выходом

8.73417 первого коммутационного триггера и с нуленым н»ходом второго коммутационного триггера, нулевой выход которого подключен к единичному входу триггера памяти, единичный выход — к нулевому входу первого коммутационного триггера, а единичный вход — к единичному выходу триггера памяти этого же разряда,при этом третий разряд содержит триггер памяти и коммутационный триггер, нулевой выход и единичный вход которого соединены соответственно с единичным входом и единичным выходом триггера памяти этого же разряда, а к нулевому входу коммутационного триггера третьего разряда к единичным входам всех первых и нулевым входам всех вторых коммутационных триггеров подключена входная шина, нулевой выход первого коммута-ционного триггера первого разряда соединен с нулевым и единичным.эхо. †.» . дами второго коммутационного тригге— ра второго разряда, нулевой выход первого коммутационного триггера второго разряда соединен с нулевым и единичным входами коммутационного триггера третьего разряда, а первый и второй входы первого дополнительного элемента И-НЕ соединены с единичным и нулевым выходами второго коммутационного триггера четвертого разряда, единичный выход которого соединен с первым дополнительным единичным входом первого коммутационного триггера первого разряда, введен второй дополнительный элемент ИНЕ, выход которого соединен с нулевым и единичным нходами второго коммутационного триггера четвертого разряда, нулевой выход которого соединен с первыми дополнительными нулевыми входами коммутационного триггера памяти третьего разряда и с первым входом второго дополнительного элемента И-НЕ, второй вход которого соединен с единичным выходом коммутационного триггера третьего разряда, при этом единичный выход первого коммутационного триггера четвертого разряда соединен с вторым дополнительным единичным входом коммутационного триггера первого разряда и с дополнительными нулевыми входами первого коммутационного триггера и триггера памяти третьего разряда.

На чертеже представлена структурная схема устройства.

Оно содержит четыре разряда 1-4, комфтационные триггеры которых выполнейы на элементах И-HE 5-18, а триггеры памяти выполнены на элементах И-НЕ 19-26, и дополнительные элементы И-HE 27 и 28, входную 29 и выходную 30 шины.

Устройство работает следующим образом.

В исходном состоянии триггер памяти первого разряда находится н единичном состоянии, триггеры памяти остальных разрядов — в нулевом.

Под действием сигнала н делителе осуществляется обычный .пересчет поступающих импульсон в двоичном коде.

С приходом седьмого по счету импуль са на выходе логического элемента

И-НЕ 7 появляется сигнал, равный ло гическому нулю, который устананливает триггер памяти четвертого разряда в единичное состояние, а триггер памяти третьего разряда — в нулевое состояние и который через первый дополнительный логический И-НЕ 28,поступает на выход. Далее осуществляется обычный пересчет поступающих им15 пульсов и с приходом четырнадцатого импульса в делителе устанавливается код 1111. После окончания четырнадцатого импульса на выходе логического элемента И-НЕ 18 появляется сигнал, Щ равный логическому нулю, который через первый дополнительный логический элемент И-НЕ 28 поступают на выходную шину 30.

С приходом пятнадцатого по счету импульса открываются логические элементы И-НЕ 10 и 16, на выходе их появляются сигналы равные логическому нулю, которые устанавливают триггеры памяти, кроме первого разряда,в нулевое состояние. Одновременно прекращается формирование выходного сигнала.

Триггер памяти первого разряда свое состояние не изменяет, посколь35 ку логический элемент И-НЕ 16 остается закрытым сначала сигналом равным логическому нулю с выхода логического элемента И-НЕ l8, а затем сигналом с выхода логического элемента И-НЕ l6. После окончания действия

40 входного сигнала схема возвращается в исходное состояние 0001.

Таким образом, на 15 входных импульсов делитель выдает дна выходных, т.е. происходит деление частоты на

7,5. Кроме того, делитель позволяет осущестнлять деление частоты на 15.

Выходным сигналом при этом будет сигнал с выхода логического элемента ИНЕ 16.

Введение второго дополнительного логического элемента И-НЕ 27 с соответствующими связями позволяет исключить из третьего разряда делителя частоты один коммутационный триггер, что сокращает количество логичес55 ких элементов и существенно повышает надежность делителя частоты.

Формула изобретения

Делитель частоты следования импульсов, содержащий четыре разряда, каждый из которых, кроме третьего, включает в себя первый и нторой коммута<5.ционные триггеры и триггер памяти, 873417

Составитель О. Кружилина

Редактор М.Недолуженко Техред A.Ñàâêà Корректор У. Пономаренко

Заказ 9072/84 Тираж 991 Подписное

ВНИИПИ Государственного комитета СССР по делам изобретений и открытий

113035, Москва, Ж-35, Раушская наб., д. 4/5

Филиал ППП "Патент", г. Ужгород, ул. Проектная, 4

I нулевой вход которого соединен с единичным выходом первого коммутационного триггера и с нулевым входом второго коммутационного триггера,нулевой выход которого подключен к единичному входу триггера памяти, единичный выход — к нулевому входу первого коммутационного триггера, а единичный вход — к единичному выходу триггера памяти этого же разряда, при этом третий разряд содержит триггер (памяти и коммутационный триггер, нулевой выход и единичный вход которого соединены соответственно с единичным входом и единичным выходом триггера памяти этого же разряда, а к нулевому входу коммутационного 15 триггера третьего разряда, к единичным входам всех первых и нулевым входам всех вторых коммутационных триггеров подключена входная шина, нулевой выход первого коммутационйо- () го триггера первого разряда соединен с нулевым и единичным входами второго коммутационного триггера второго разряда, нулевой выход первого коммутационного триггера второго разряда >> соединен с нулевым и единичным входами коммутационного триггера третьего разряда, а первый и второй входы первого дополнительного элемента ИНЕ соединены с единичным и нулевым выходами второго коммутационного

ЗО триггера четвертого разряда, единичный выход которого соединен с первым дополнительным единичным входом первого коммутационного триггера первого разряда, отличающийся тем, что, с целью повышения надежности, в него введен второй дополнительный элемент И-HE выход которого соединен с нулевым и единичным входами второго коммутационного триггера четвертого разряда, нулевой выход которого соединен с первыми дополнительными нулевыми входами коммутационного триггера и триггера памяти третьего разряда и с первым входом второго дополнительного элемента ИНЕ, второй вход которого соединен с единичным выходом коммутационного триггера третьего разряда, при этом единичный выход первого коммутационного триггера четвертого разряда соединен с вторым дополнительным единичным входом первого коммутационного триггера первого разряда и с дополнительным нулевыми входами первого коммутационного триггера и триггера памяти третьего разряда.

Источники информации, принятые во внимание при экспертизе

1. Патент Франции Р 2105319, кл. Н 03 К 23/02, 02.06.72.

2. Авторское свидетельство СССР

Р 661815, кл. Н 03 К 23/02,06.06.77.

Делитель частоты следования импульсов Делитель частоты следования импульсов Делитель частоты следования импульсов 

 

Похожие патенты:

Изобретение относится к импульсной технике и предназначено для использования в автоматических устройствах для деления изменяющегося во времени периода следования масштабных импульсов, угловых отметок и т.д., например, в аппаратуре диагностики карбюраторных двигателей, дизелей, турбин, насосов и т.д

Изобретение относится к импульсной технике и может быть использовано в устройствах вычислительной техники и систем управления

Изобретение относится к устройствам распределения импульсов тока и может найти применение в системах управления, контроля, измерения, устройствах связи

Изобретение относится к области вычислительной техники и может быть использовано в качестве быстродействующего двоичного счетчика

Изобретение относится к импульсной технике и может быть использовано в различных цифровых устройствах, работающих в условиях воздействия помех

Изобретение относится к импульсной технике и может использоваться при проектировании блоков опорных частот аппаратуры обработки цифровой информации в случаях, когда требуемые коэффициенты счета не являются степенью двух и особенно, если они представляют собой дроби, как большие, так и меньшие единицы

Изобретение относится к области импульсной техники

Изобретение относится к вычислительной технике и может быть использовано для построения средств автоматики, функциональных узлов систем управления

Изобретение относится к области цифровой вычислительной техники и может быть использовано в устройствах цифровой автоматики и управления различными технологическими процессами
Наверх