Устройство для обнаружения отказов радиотехнической аппаратуры

 

ОП ИСАНИЕ

ИЗОБРЕТЕНИЯ

К АВТОРСКОМУ СВИДЕТЕЛЬСТВУ

Colo 3 Советсния

Сецнапнстнчесина

Респубннн и>9! 1474 (6l ) Дополнительное к авт. сеид-ву— (22) Заявлено 20.02.80 (21) 2885075/18 — 24 (5l)M. Кд.

G 05 В 23/02

G 06 F 15/46 с присоединением заявки М— еввуАв етееиин3 квиитет

CCCP

° в девам извбуетеиий я втерытив (28) П рноритет

Опубликовано 07.03.82.. Бюллетень М 9

Дата опубликования описания 07.03 82 (53) УД К681.326 (088.8) (72) Авторы . изобретения

Р. Г. Винар и А. В. Король

Pl ) Заявитель (54) УСТРОЙСТВО ДЛЯ ОБНАРУЖЕНИЯ ОТКАЗОВ

РАДИОТЕХНИЧЕСКОЙ АППАРАТУРЫ

Изобретение относится к радиотехнике и может быть использовано для контроля параметров радиотехнической аппаратуры на интегральных микросхемах.

Известно устройство для обнаружения неисправностей в логических схемах, содержащее счетчик, выходы которого соединены с блоком регистрации, эталонным блоком и контролируемым блоком, соединеннъпи своими выходами с соответствующими вхоцами блока регистрации и схемы сравнения, вторые входы которой подключены ко входам эталонного блока, а выходы — к блокам регистрации и индикации, а также генератор управляющих сигналов, тактовые выходы которого подключены к управляющим входам эталонного и контролируемого блоков, к соответствующим входам схемы сравнения, блоков индикации.и регистрации и к счетному входу счетчика, выход установки нуля генератора управляющих сигналов соединен с соответствующими входами счетчика, блока регистра|ьи, эталонного и контролируемого блоков, а его выходы — с выходами схемы сравнения (1) .

Недостаток устройства — учет только постояннъи отказов.

Наиболее близким к предлагаемому является устройство для обнаружения отказов радиотехнической аппаратуры, содержащее генераторы случайных величин, сумматор, счетчики, компараторы, блок логики, программный блок и блок ввода устанавливаемых пределов, причем выходы генератора случайных величин первого канала подключены к компаратору и сумматору, ко второму входу которого подключен выход генератора случайных величин второго канала, а выход сумматора подключен к компаратору второго канала, выходы компараторов через блок логики соединены со счетчиками, вторые входы компараторов соединень| с блоком ввода, при этом программный блок подключен к управляемым входам генераторов случайных величин, компараторов, сумматора и блока логики (21.

1474

1 5

3 91

В устройстве не учитывается наличие отказов типа сбоев, что приводит к погрешности определения вероятностей ложного и необнаруженного отказов.

Цель изобретения — повышение точности определения вероятности ложного и необнаруженного отказов радиотехнической аппаратуры, в частности, за счет выявления и исключения иэ статистики отказов типа кратковременных сбоев.

Поставленная цель достигается тем, что .устройство для обнаружения отказов радиотехнической аппаратуры, содержащее первый генератор случайных величин, выходы которого подключены соответственно к первым входам aepaoro компаратора. и сумматора, ко второму входу которого подключен выход второго генератора случайных величин, а к выходу — первый вход, второго компаратора, вторые входы первого и второго компараторов соединены с первыми выходами бло ка ввода пределов, а выходы — с первым и вторым входами блока логики, первые выходы программного блока подключены к управляемым входам первого и второго генераторов случайных величин, компараторов, сумматора и блока логики, содержит третий генератор случайных величин, третий компаратор, четыре элемента И, четыре реверсив ных счетчика, соответствующие выходы блока логики соединены с суммирующими входами соответствующих реверсивных счетчиков и с первыми входами соответствующих элементов И, выход третьего генератора случайных величин через третий компаратор соединен со вторыми входами элементов И, выходы которых соединены с вычитающими входами соответствующих реверсивных счетчиков, а вторые выходы программного блока подключены к управляемым входам третьего генератора случайных величин и третьего компаратора, .второй информационный вход которого соединен со вторым выходом блока. ввода пределов.

На чертеже приведена блок-схема устройства.

Устройство содержит первый, второй и третий генераторы 1, 2 и 3 случайных величин, первый, второй и третий компараторы

4, 5 и 6, реверсивные счетчики 7 — 10, программный блок 11, блок 12 ввода пределов, сумматор 13, блок 14 логики, элементы

И 15-18.

Для прогнозирования сбоев интегральных схем используются косвенные параметры.

Так установлено, что сбои при работе àïïàратуры, выполненной на интегральных микросхемах, вызываются главным образом тем, 2S

55 что уровень действующих помех соизмерим с уровнем полезного сигнала. Поэтому вероятность сбоя можно. определить вероятностью превышения уровня помехи предельно допустимого уровня.

Устройство работает следующим образом.

Сигналы генератора 1, имитирующего случайные изменения параметра, поступают на компаратор 4, гд. установлены пределы изменения контролируемого параметра, и на сумматор 13, куда подаются также сигналы от генератора 2, имитирующего случайные ошибки измерений. С выхода сумматора 13 сигналы по".тупают на компаратор 5, где установлены пределы допуска системы контроля. На выходах компараторов 4 и 5 образуются четыре вида сигналов, которые характеризуют нахождение параметра, а также нахождение сигнала "параметр плюс ошибки измерений" внутри и вне установленных пределс1в. Эти сигналы раслределяются блоком

14 логики и подсчитываются соответственно реверсивными счетчиками 7 — 10. Сигналы генератора. 3, имитирующего случайные изменения уровня помех, поступают на комнаратор 6, где установлен предельно допустимый уровень помех, На выходе компаратора 6 образуется сигнал, который характеризует превышение уровнем помехи предельно допустимого уровня, т.е, характеризует наличие сбоя аппаратуры. С выхода компаратора 6 сигнал поступает на один из. входов элементов И 15-18. При этом, если на другой вход элемента И поступает сигнал с блока

14 логики, то на выходе данного. элемента

И образуется сигнал, который вычитает иэ соответствующего реверсивного счетчика сигнал, поступивший из блока 14. В противном случае вычитания сигнала в реверсивном счетчике не происходит. Таким образом, в реверсивных счетчиках 7 — 10 не будут учитываться сигналЫ, совпадающие по времени со сбоем аппаратуры, а следовательно, при подсчете частот появления ложного и необнаруженного отказов (которые равны отношению чисел; записанных реверсивными счетчиками 10 и 7, а также 9 и 8 соответственно) не будут учитываться:сбои аппаратуры и тем самым увеличивается точность определения вероятности ложного и необнаруженного отказов, к которым стремятся частоты появления ложного и. необнаруженного отказов при достаточно большом числе измерений. Программный блок 11 определяет цикл работы всего устройства и последовательность функционирования отдельных его блоков. Пределы изменения сигналов задаются блоком 12 перед началом измерений.

911474

ВНИИПИ Заказ 1124/38 Тираж 908 Подписное

Филиал ППП "Патент", r.Óæãîpîä, ул.Проектная,4

Использование предлагаемого изобретения в радиотехнической аппаратуре позволит увеличить точность определения вероятностей ее отказов. При этом появится возможность принятия обоснованных мер к предотвращению возможных отказов и тем самым увеличению надежности аппаратуры в процессе эксплуатации. Особенно важно данное положение для систем повышенной готовности, например для радиотехнических систем прие- 10

I ма и обработки сигналов об аварийной обстановке на движущихся объектах.

Формула изобретения

Устройство для обнаружения отказов радиотехнической аппаратуры, содержащее первый генератор случайных величин, выходы которого подключены соответственно к пер- -то вым входам первого компаратора и сумматора, ко второму входу которого подключен выход второго генератора случайных величин, а к выходу — первый вход второго компаратора, вторые входы первого и второ- 2S го компараторов соединены с первыми выходами блока ввода пределов, а выходы с первым и вторым входами блока логики, первые выходы программного блока подключены к управляемым входам первого и вто-.

/ рого генераторов случайных величин, компа раторов, сумматора н блока логики, о тличающееся тем,что,сцелью повышения точности "определения вероятности ложного и необнаруженного отказов, устройство содержит третий генератор случайных величин, третий компаратор, четыре элемента И, четыре реверсивных счетчика, соот. ветствующие выходы блока логики соединены с суммирующим входами соответствующих реверсивных счетчиков н с первыми входами соответствующих элементов И, выход третьего генератора случайных величин через третий компаратор соединен со вторыми входами элементов И, выходы которых соединены с вычитающими входамн соответствующих реверсивиых счетчиков, а вторые выходы программного блока подключены к управляемым входам третьего генератора случайных величин и третьего компаратора, второй информационный вход которого соединен со вторым выходом блока ввода пределов.

1.Источники информации, принятые во внимание при экспертизе

1. Авторское свидетельство СССР М 441532, кл. G 01 Я 3?f28, 1971.

2. Авторское свидетельство СССР У 416637, кл. 6 01 и 31 28, 1971 (прототип).

Устройство для обнаружения отказов радиотехнической аппаратуры Устройство для обнаружения отказов радиотехнической аппаратуры Устройство для обнаружения отказов радиотехнической аппаратуры 

 

Похожие патенты:

Изобретение относится к области автоматики и вычислительной техники

Изобретение относится к области автоматики и вычислительной техники

Изобретение относится к средствам технической диагностики и может быть использовано в системах контроля технического состояния сложных объектов, например, изделий авиационной техники

Изобретение относится к автоматике и вычислительной технике и может быть использовано при построении управляющих и вычислительных систем высокой производительности, АСУТП, а также других систем, к которым предъявляются жесткие требования по надежности

Изобретение относится к автоматике и вычислительной технике и может быть использовано для построения высокопроизводительных систем, систем управления, АСУТП и других систем, удовлетворяющих высоким требованиям к безотказной работе

Изобретение относится к автоматике и вычислительной технике и может быть использовано при построении высоконадежных матричных, конвейерных, систолических, векторных и других процессоров

Изобретение относится к области автоматики и вычислительной техники и предназначено для повышения отказоустойчивости оперативного запоминающего устройства в управляющих системах реального времени

Изобретение относится к вычислительной технике и может быть использовано для построения модулярных нейрокомпьютеров, функционирующих в симметричной системе остаточных классов

Изобретение относится к области загрузки содержимого из электронного файла данных
Наверх