Запоминающее устройство

 

ОП ИСАНИЕ

И ЗОВРЕТЕ Н ИЯ

К АВТОРСКОМУ СВИДЕТЕЛЬСТВУ

Союз Советск их

Социълистичеаиик

Рвснубттии (61) Дополнительное к авт. саид-ву (22) Заявлено 02. 06. 81 (21) 3292805/18-24 (Я)м. Кл.

G 11 С 11/34 с присоединением заявки М (23)Приоритет"

Гевудлратееевй кеюнтрт

CCCt вФ лйшт взебретений и аткрытий (®) УДК 681. 327. (088. 8) Опубликовано 15. 01. 83 Бюллетень Эв 2

Дата опубликования описания 15.01.83 (72) Автор изобретения

И.И.Климас

/ .т-:к -с з !

1 з

Конструкторское баро Шяуляйского .аллевиузиоииото .завода ии. йр-летия Советской ййтвй»,» (71) Заявитель (5тт). ЗАПОИИНАЮЩЕЕ УСТРОЙСТВО

Изобретение относится к вычислительной технике,и может быть ис"пользовано в пультах управления телевизионных систем.

Известно устройство памяти, содержащее ячейки памяти и блок.сброса 1.13.

Недостатками этого устройства являются неудовлетворительная на" дежность-, обусловленная его инер"ционностью и сложностью конструкции иэ-за большого количества элементов и связей между ними.

Наиболее близким по технической сущности к изобретению является запоминающее устройство, содержащее ячейки памяти и .блок сброса.

Каждая ячейка памяти содержит коммутирующий и переключающий транзисторы .и нагруэочные резисторы, а блок сброса - два транзистора с нагрузочными резисторами 72).

Недостатком этого устройства

1является сложность конструкции.

Цель изобретения - упрощение конструкции запоминающего устройства.

Поставленная цель достигается тем

У что в запоминающем. устройстве, содержащем переключатель и ячейки памяти, каждая из которых состоит из коммути.рующего р-ti-р-транзистора, переклю" чающего и-р-тт-транзистора и четырех нагрузочных резисторов, причем кол-. то лектор коммутирующего р-п-р-транзис-. тора соединен с соответствующим первым.контактом переключателя и через первый нагрузочный резистор с отрицательной.шиной питаний, эмиттерс положительной шиной питания, соот" ветствующим вторым контактом переклю" чателя и через второй нагруэочный резистор с базой коммутирующего р-п-р-транзистора, соединенной с кол о лектором переключающего р-и-р-транзистора, база которого соединена с первыми выводами третьего и иетверто" го нагрузочных резисторов, второй вывод. которого соединен с отрицв989584 тельной шиной питания а эмиттер переключающего п -р-и-транзистора соединен с первым выводом резситора сброса, в каждую ячейку памяти введены конденса тор и дополнит ель ный на грузочный резистор р первые выводы которых подключены к коллектору коммутирующего р-пд-транзистора, вто-.. рые - к второму выводу третьего на. грузочного резистора и являются 10 входом дистанционного управления,а второй вывод резистора сброса подключен к отрицательной шине питания.

На чертеже показана принципиальная электрическая схема запоминающе- 15

ro устройства.

Устройство содержит ячейки 1 памяти, резистор 2 сброса, коммутирующий транзистор 3, первый вывод 4 пе реключателя 5, первый нагрузочный ур резистор 6, отрицательную шину 7 питания, дополнительный нагрузочный резистор 8,. конденсатор 9, вход 10 . дистанционного управления, второй нагруэочный резистор 11, положительную 25 шину 12 питания, третий нагрузочный резистор 13, переключающий транзистор

14 и четвертый нагрузочный резистор 1 .

Устройство работает следующим образом.

В исходнои состоянии все ячейки памяти выключены. Включение соответ-

35 ствующей ячейки памяти осуществля ется путем подключения контактов 4 или 10 к шине 12. При подключении входа 10 к шине 12 открывается транзистор 14, который, в свою очередь, 4О открывает транзистор 3, поддерживающий открытым транзистор 14.

Ячейка памяти включена до тех

flop пока не будет включено напряжение питания или не будет включена другая ячейка 1. Эмиттерный

45 ток транзистора l4 создает на резисторе 2 падение напряжения, запирающее эмиттерйые переходы транзисторов l4 остальных ячеек 1, в результате чего помехоустойчивость устройства возрастает. При соединении входа 10 другой ячейки 1 с шиной 12 на базе транзистора 14 этой ячейки появляется потенциал более высокий, чем на базе транзистора 14 ранее включен- 5 ной ячейки 1, в результате чего ра нее включенная ячейка закрывается.

Включение ячейки 1 может быть осуществлено и путем соединения контакта 4 с шиной 12. При этом положительное напряжение подается на делитель из резисторов 11 и 15 через резистор

8 и конденсатор 9, в результате чего ячейка 1 открывается, а ранее включенная ячейка закрывается.

Введение в ячейку памяти запоминающего устройства параллельно соединенных конденсатора и дополнительного резистора упрощает конструкцию, так как блок сброса заменяется одним резистором сброса.

Формула изоберетения

Запоминающее устройство, содержащее переключатель и ячейки памяти, каждая из которых состоит из коммути- рующего р-и-р-транзистоРа переключающего и-р-и-транзистора и четырех нагрузочных резисторов, причем коллектор коммутирующего р-и-р-транзистора соединен с соответствующим первым контактом переключателя и через первый нагрузочный резистор с отрицательной шиной питания, эмиттер— с положительной шиной питания, соответствующим вторым контактом пере-, ключателя и через второй нагруэочный резистор - с базой коммутирующего р-п-р-транзистора, соединенной с коллектором переключающего р-n-ртранзистора, база которого соединена с первыми выводами третьего и четвертого нагрузочных резисторов, второй вывод которого соединен с отрицательной шиной питания, а эмиттер переключающего и -р-и-транзистора соединен с первым выводом резистора сброса, о т л и ч а ю щ е е с я тем, что, с целью упрощения устройства, в каждую ячейку памяти введены конденсатор и дополнительный нагрузочный резистор, первые выводы которых подключены к коллектору коммутирующего р-п-р-транзистора, вторые - к второму выводу третьего нагрузочного резистора и являются входом дистанционного управления, а второй вывод резистора сброса подключен к отрицательной шине питания °

Источники информации, принятые во внимание при экспертизе

1. Устройство памяти ТЭ5.106.068

Шауляйского телевизионного завода, 1976.

2. Авторское свидетельство СССР по заявке М 2961158/18-24, кл. G 11 С 11/34, 1980 (прототип).

989584

Составитель В. Костин

Редактор А.,Долинич Техред И. Надь

Корректор Е. Рощко

Подписное

Филиал ППП . "Патент", г. Ужгород, ул. Проектная,-4

Заказ 11136/70 Тираж 592

ВНИИПИ Государственного комитета СССР по делаи изобретений и открытий

113035, Иосква, Ж-.35, Раушская наб., д. 4/5

Запоминающее устройство Запоминающее устройство Запоминающее устройство 

 

Похожие патенты:
Наверх