Устройство для вычисления показателя экспоненциальной функции

 

Изобретение относится к вычислительной технике и может быть использовано в различных областях техники и промьшленности для контроля и исследования процессов различной физической природы, которые описываются экспоненциальной функцией. Цель (Л со со ел СО 00 со

СОЮЗ СО8ЕТСНИХ

СОЦИАЛИСТИЧЕСНИХ

РЕСПУБЛИН (5D 4 G 06 F 7/556

OllHCAHHE ИЗОБРЕТЕНИЯ

Н А ВТОРСКОМУ СВИДЕТЕЛЬСТВУ

Фиг. 1

ГОСУДАРСТ8ЕННЫЙ КОМИТЕТ СССР

ПО ДЕЛАМ ИЗОБРЕТЕНИЙ И ОТНРЫТИЙ (21) 3981675/24-24 (22) 02.12.85 (46) 07.09.87. Бюл. й- 33 (71) Институт электродинамики АН УССР (72) Г.Л.Баранов и В.Л.Баранов (53) 681.325(088.8) (56) Авторское свидетельство СССР

У 1129611, кл. G 06 F 7/556, 1984.

Авторское свидетельство СССР

Р 1272342, кл. G 06 G 7/24, 1984.

„„SU„„1335989 А 1 (54) УСТРОЙСТВО ДЛЯ ВЫЧИСЛЕНИЯ ПОКАЗАТЕЛЯ ЭКСПОНЕНЦИАЛЬНОЙ ФУНКЦИИ (57) Изобретение относится к вычислительной технике и может быть использовано в различных областях тех, ники и промышленности для контроля и исследования процессов различной физической природы, которые описываются экспоненциальной функцией. Цель

1335989 изобретения — расширение функциональных возможностей эа счс т вычисления прогнозируемого времени достижения процессом заданного уровня напряжения. В состав устройства входят две схемы сравнения 1, 2, два генератора

3, 4 одиночных импульсов, три триггера 5-7, два сумматора 8, 9, три регистра 10-12 сдвига, два счетчика

13, 14, шесть элементов И 15-20,эпемент ИЛИ 2 1, информационный вход 23, два входа задания эталонных напряжений 24, 25 и блок управления 22, содержащий генератор импульсов, расИзобретение относится к вычислительной технике и может быть использовано в различных областях техники и промышленности для контроля и исследования процессов различной физической природы, которые описываются экспоненциальной функцией.

Цель изобретения — расширение функциональных возможностей за счет вы- 10 числения прогнозируемого времени достижения процессом заданного уровня напряжения.

На фиг.1 изображена структурная схема устройства для вычисления показателя экспоненциальной функции; на фиг,2 — структурная схема блока управления; на фиг.3 — структурная схема последовательной схемы сравнения; на фиг.4 — временная диаграм- 20 ма экспоненциального процесса, Устройство для вычисления пока— зателя экспоненциальной функции (фиг,1) содержит схемы 1 и 2 сравнения, генераторы 3 и 4. одиночных им- 26 пульсов, триггеры 5-7, сумматоры 8 и 9, регистры 10-12 сдвига, счетчики 13 14 элементы И 15-?О,. элемент ИЛИ 21, блок 22 управления, информационный вход 23, первый 24 и 30 второй 25 входы эталонных напряжений.

Блок 22 управления (фиг.2) содержит генератор 26 импульсов, распределитель 27 импульсов, коммутаторы пределитель импульсов, два коммута— тора, две схемы сравнения, два ключа, элемент задержки, четыре элемента ИЛИ, четыре элемента И. В данном устройстве расширение функциональных возможностей достигается за счет введения в устройство сумматора, регистра сдвига, трех элементов И, счетчика, группы элементов индикации, а блок управления дополнительно содержит коммутатор, последовательную схему срав ения, два элемента И, два элемента ИЛИ и оригинальных связей.

4 ил.

28 и 29, схемы 30 и 31 сравнения, ключи 32 и 33, элемент 34 задержки, элементы ИЛИ 35-38, элементы И 39-42, первый 43, второй 44, третий 45,четвертый 46, пятый 47, шестой 48 и седьмой 49 информационные выходы, первый 50, второй 51, третий 52 информационные входы, первый 53, второй 54, третий 55 и четвертый 56 управляющие входы.

Схема 30 или 31 сравнения (фиг.3) содержит IK-триггеры 57 и 58, элементы И 59 и 60, элемент ИЛИ-НЕ 61, элементы HE 62 и 63, информационные входы 64 и 65, тактовый вход 66, вход 67 сброса и выходы: превышения

68, равенства 69 и пренижения 70 эталонного кода.

Устройство для вычисления показа теля экспоненциальной функции работает следующим образом.

В исходном состоянии на выходе ключа 33 блока 22 управления действует сигнал логического нуля, который по выходу 43 поступает на тактовые входы генераторов 3 и 4 одиночных импульсов, блокируя их работу. С помощью ключа 32 блока 22 управления в исходном состоянии подают последовательность тактовых импульсов генератора 26 импульсов на выходе 48 и через элементы ИЛИ 37 и 38 — на выходы 44 и 45 соответст1 335ч венно. Последовательность импульсол выхода 44 блока 22 управления устанавливает триггеры 5 и 6 в нулевое состояние. Триггер 7 устанавливается в нулевое состояние последова- 5 тельностью импульсов выхода 45 блока 22 управления. Триггеры 5-7 в нулевом состоянии блокируют элементы И 15-18, 20 и открывают элемент

И 19, выходной сигнал логической 10 единицы которого поступают на управляющие входы регистров 11 и 12 сдви— га. На управляющий вход регистра

10 сдвига поступает сигнал логической единицы с инверсного выхода триггера 5, который обеспечивает установку регистра 10 сдвига в нулевое состояние, так как его установочный вход подключен к входу логического нуля устройства. Сигнал логической 20 единицы, поступающий с выхода элемента И 19 на управляющие входы регистров 11 и 12 сдвига, обеспечивает установку регистров 11 и 12 сдвига в нулевое состояние, так как на установочный вход регистра 11 сдвига поступают нулевые сигналы с выхода сумматора 8, а установочный вход регистра 12 сдвига соединен с входом логического нуля устройства ° 30

Счетчики 13 и 14 устанавливаются в исходном режиме в нулевое состояние последовательностью импульсов, поступающей на их установочные входы с выхода 48 блока 22 управления.

В исходном режиме генератор 26 импульсов блока 22 управления формирует последовательность тактовых импульсов частоты f, из которой с по- 40 мощью и-разрядного распределителя

2? импульсов формируют и последовательностей импульсов частоты f/n, сдвинутых друг относительно друга на время 1/f. Выходной сигнал каждого разряда распределителя 27 импульсов совпадает с моментом считывания соответствующего разряда двоичного кода с выходов регистров 10

12 сдвига. Например, последовательность импульсов первого разряда распределителя 27 импульсов, поступающая на выход 46 блока 22 управления,совпадает по времени со сдвигом первого (младшего) разряда двоичных кодов в регистрах 10-12 сдвига. Последовательность импульсов последнего

n-ro разряда распределителя импульсов, поступающего на входы элемен89 4 тон И 39-42, совпадает по времени со сдвигом последнего и-го разряда двоичных кодов в регистрах 10-12 сдвига.

В исходном режиме с помощью коммутаторов 28 и 29 блока 22 управления устанавливаются два заданных двоичных кода останова.

Заданное значение первого двоичного кода останова устанавливается на коммутаторе 28 путем коммутации в единичных разрядах задаваемого двоичного кода соответствующих выходов разрядов распределителя 27 импульсов к соответствующим входам элемента ИЛИ 35. Аналогичным образом на коммутаторе 29 устанавливается заданное значение второго двоичного кода останова. После установки заданных значений двоичных кодов останова на коммутаторах 30 и 31 на выходах элементов ИЛИ 37 и 38 формируются заданные последовательные п-разрядные двоичные коды, период повторения которых равен п/f или и тактов.

В режиме вычисления показателя экспоненциальной функции входы 24 и

25 устройства подключают к источникам эталонных напряжений, задающих два уровня эталонного напряжения и Б (фиг,4).

На информационный вход 23 устройства подается аналоговый сигнал, изменяющийся по экспоненциальному закону

U „= U, е, где U, начальное зна-Оа1 чение входного напряжения; м — показатель экспоненциальной функции; — время.

В исходном состоянии на выходе схем 1 и 2 сравнения действуют сигналы логического нуля. Как только входное напряжение, действующее на информационном входе 23, достигает первого уровня эталонного напряжения U срабатывает схема 1 сравнения, на выходе которой формируется сигнал логической единицы. Выходной сигнал схемы 1 сравнения запускает генератор 3 одиночных импульсов, на тактовый вход которого в режиме вычислений через ключ 33 и элемент 34 задержки на длительность тактового импульса поступает IIoc .ëåäoBàòåëüíoñòü импульсов п-го разряда распределителя 27 импульсов блока 22 управления. Выходной импульс генератора 3 одиночных импульсов устанавливает триггер 5 в единичное состояние, на

1 135989

15 тельность импульсов н-го разряда распределителя 27 импульсов блока 4>

22 управления. Выходной сигнал re— нератора 4 одиночных импульсон устанавливает триггеры 6 и 7 в единичное состояние, при котором снимается блокировка элементов И 16, 17, 18, 20 и блокируется элемент И 19.

Блокировка элемента И 19 обеспечивает подключение информационного входа регистра 11 сдвига к его выходу и информационного входа регистра 12 сдвига к выходу сумматора 9.

К моменту установки триггера 6 в единичное состояние на регистрах прямом вьгходе котop()I формируетсл сигнал лс>гической единицы„ снимающий блокировку элемента И 15 ° I!оследовательность импульсов первого разряда распределителя 27 импульсов с ныхо- 5 да 46 блока 22 управления поступает через элементы И 15, ИЛИ 21 на вход сумматора 8,на другой вход которого сдвигается под действием тактовых импульсон генератора 26 им 10 блока 22 управления начальной нулевой двоичный код регистра 10 сдвига, За время и тактов, где и — количество разрядов регистра 10 сдвига, с выхода элемента ИЛИ 23 на вход сумматора 8 поступает один импульс, который увеличивает начальный двоичный код на единицу, и результат с выхода сумматора 8 записывается в регистры 10 и 11 сдвига под дейстни- 20 ем тактовых импульсов генератора 26 импульсов блока 22 управления. В последующие такты работы устройства в регистрах 10 и 11 сдвига формируется двоичный код, соответствующий количеству импульсон, поступающих через каждые Tl тактов на вход сумматора 8 с выхода первого разряда распределителя 27 импульсон блока 22 управления через элементы И 15, !!ЛИ

21. Так будет продолжаться до тех пор, пока не сработает схема 2 сравнения, которая срабатывает при достижении входного напряжения на информационном входе 23 второго уроння 35 эталонного напряжения () . В этом случае на выходе схемы ? сравнения формируется сигнал логической единицы, который запускает генератор 4 одиночных импульсон, на тактоном входе которого через ключ 33 и элемент

34 задержки на длительность тактового импульса действует последова10 и 11 сдвиг» уста)(аллина(тся днои ч и ь)Й )(О д ) 3 i i

8 соединен с информационным нходом регистра 10 сдвига, то н регистре

10 сдвига накапливается двоичный код, равный произведению количества циклов суммирования на величину двоичного кода регистра 11 сдвига. В

". òî время десятичный счетчик 13 выполняет подсчет количества циклов суммирования сумматором 8, так как через каждые и тактов на его счетном входе действует импульс первого разряда распределителя 27 импульсов блока 22 управления, поступающий через элемент И 16. Так будет продолжаться до тех пор, пока двоичный код регистра 10 сдвига не достигнет заданного коммутатором 28 блока 22 управления двоичнсго кода.,Чноичный код регистра 10 сдвигается под действием тактовых импульсов генератора 26 импульсов блока 22 управления на вход 52 блока 22 управления, где сравнивается с заданным значением. Если двоичный код в регистре 10 сдвига достиг или превысил заданное значение, то блок 22 управления вырабатывает на выходе 46 сигнал, который сбрасывает триггеры 5 и 6 в нулевое состояние, при котором элементы И 15-17 блокируются и вычисление показателя экспоненциальной функции счетчиком 13 заканчивается.

Блок 24 управления формирует сигнал сброса триггер(зв 5 и 6 в нулевое

13 3598 состояние следующим образом. После— довательная схема 30 сравнения сравнивает заданный последовательный двоичный код, действующий на выходе элемента ИЛИ 35 блока 22 управления, с текущим значением двоичного кода, сдвигаемого с выхода регистра 10 сдвига на вход 52 блока 22 управления.

В случае равенства или превышения !р заданного на коммутаторе 28 значения двоичного кода на одном из выходов последовательной схемы 30 сравнения формируется сигнал логической единицы, который снимает блокировку эле- !5 ментов И 39 и 40, Импульс п-го разряда распределителя 27 импульсов проходит через элемент И 39 или И 40 на вход элемента ИЛИ 37 и далее с выхода 44 блока 22 управления поступает 20 на нулевые входы триггеров 5 и 6, После каждого цикла сравнения схемы 30 и 3 1 сравнения сбрасываются в исходное состояние импульсами, действующими на выходе элемента 34 задержки. 25

Кроме вычисления счетчиком 13 по— казателя экспоненциальной функции, устройство вычисляет прогнозируемое время достижения процессом заданного уровня напряжения U> (фиг,4),т,е, 3р прогнозируемое значение интервала времени t — t вычисляется в счетчике 14 следующим образом.

После достижения экспоненциальHbIM процессом уровня напряжения Ug и установки триггера 7 в единичное состояние выходным сигналом генератора 4 одиночных импульсов с элемен.тов И 18 и 20 снимается блокировка.

Элемент И 18 подключает вход сумма- 4р тора 9 к выходу 49 блока 22 управления, на который поступает заданный коммутатором 29 двоичный код останова. Заданный на коммутаторе 29 блока 22 управления двоичный код преоб- 45 разуется элементом ИЛИ 36 в последовательный двоичный код, который через элемент И 18 поступает последовательно во времени, начиная с младшего разряда на вход сумматора 50

9. Одновременно. на другой вход сумматора 9 под действием тактовых импульсов генератора 26 импульсов блока 22 управления сдвигается начальный нулевой код регистра 12 сдвига. Один цикл суммирования сумматором 9 выполняется за и тактов, где п — количество разрядов регистра

12 сдвига, Результат суммирования с выхода сумматора 9 сдвигае тся вновь в регистр 12 сдвига. Поскольку выход сумматора 9 соединен с информационным входом регистра 12 сдвига, выход которого соединен с входом сумматора 9, то в регистре !2 сдвига накапливается двоичный код, равный произведению количества циклов суммирования на величину двоичного кода заданного на коммутаторе

19 блока 22 управления.

Десятичный счетчик 14 в это время выполняет подсчеты количества циклов суммирования сумматором 9, так как через каждые п тактов на его счетном входе действует импульс первого раз- ряда распределителя 27 импульсов блока 22 управления, поступающий через элемент И 20. Так будет продолжаться до тех пор, пока двоичный код на выходе сумматора 9 не достигнет двоичного кода, хранящегося динамическим способом в регистре 11 сдвига, путем циркуляции кодов с выхода регистра 11 сдвига на его информационный вход. Последовательный двоичный код, начиная с младшего разряда, сдвигается под действием тактовых импульсов генератора 26 импульсов блока управления с выхода регистра 11 сдвига на вход 50 управления и далее — на первый информационный вход последовательной схемы 31 сравнения, на второй информационный вход которой по входу 51 блока 22 управления поступает, начиная с младшего разряда, последовательный двоичный код с выхода сумматора 9. Если двоичный код на выходе сумматора 9 достиг или превысил значение двоичного кода, хранящегося в регистре

11 сдвига, то на одном из выходов последовательной схемы 31 сравнения формируется сигнал логической единицы, который открывает элемент И 41 или И 42. Импульс и-ro разряда распределителя 27 импульсов проходит через элемент И 41 или И 42 на выход элемента ИЛИ 38 и далее с выхода 45 блока 22 управления поступает на нулевой вход триггера 7, устанав» ливая его в нулевое состояние. Триггер 7 в нулевом состоянии блокирует элементы И 18 и 20, и вычисление прогнозируемого интервала времени в счетчик 14 заканчивается.

Заданный двоичный код, устанавливаемый на коммутаторе 30 блока 24 уп1335989

13 е " г (6) (7) 1п U1 1n Ug

k< n

Т т (2) где t< и t

f 1nU» — 1nU l = п 1nU — 1nU ) где

М.

;С. k С, < (4) 40

Если на ком

22 управления коде величину

1п (— )

Ug (12) U2

1n (— )

-

Показатель экспоненциальной функции определяется из соотношений моменты срабатывания пороговых элементов

1 и 2, соответственно; величина двоичного кода, накопленного в регистрах 10 и 11 сдвига к моменту времени t2 количество разрядов регистров 10 и 11 сдвига; частота генератора 26 импульсов.

Из соотношений (1) и (2) получаем выражения для расчета величины заданного двоичного кода, устанавливаемого на коммутаторе 28:

С = --- (1n U< — 1п U ) = сс k,(3)

f и

Величина С» в двоичном коде устанавливается на коммутаторе 28 блока

22 управления, При достижении соотношения схема 30 сравнения блока 22 управления останавливает процесс вычисления показателя а экспоненциальной 45 функции, величина которого фиксирует ся в счетчике 13. Заданный двоичный код, который устанавливается на коммутаторе 29 блока 22 управления, on ределяется заранее для установлен- 50

1 ных уровней напряжений U <,,U и U> (фиг,4) следующим образом.

Входное напряжение, действующее на информационном входе 23, достигает соответственно уровней U, " UU3

Разделив соотношения (5) на (6), (6) на (7), логарифмуем их, после чего имеем

1n U, — 1n U = g(t — t,); (8) 1п U — 1n U3 — a(t < г ). (9) Разделив соотношение (9) на (8), получим

1nUz — 1nU — (t — t ) (10)

1nU — 1nU

< 2 где (t — t ) определяется из соотношения (2). Соотношение (10) с учетом (2) можно представить в следующем виде: прогнозируемое время от момента t до момента достижения процессом уровня напряжения Uq, — величина двоичного кода, накопленного в регистре 11 сдвига к моменту времени количество разрядов регистров 11 и 12 сдвига; частота генератора

26 импульсов. мутаторе 29 блока установить в двоичном

С (1nU» — 1nU2 ) и 1тй1 — 1nU> то при достижении соотношения <-Са

) C,, С k, (13)

1 < 3"">989

5

15 (14) U„1 — 1п (--)), п

20 (15) 1 ни ь

/ е7, схема 31 сравнения блока 22 управле— ния останавливает процесс счета п счетчике 14, в котором фиксируется величина прогнозируемог о времени (г 3 tz)

Если на коммутаторе 29 блока 22 управления установить в двоичном коде величину

C = — — (1nU — 1nU ) f э и

1 z то при достижении соотношения

С = С 1 схема 31 сравнения блока 22 управления остановит процесс счета в счетчике

14, когда значение в нем достигнет величины постоянной времени а экспоненциального процесса.

Соотношение (15) следует из выражений (1), (2) и (14) с учетом связи между показателем о4 экспоненциальной функции и постоянной времеТаким образом, устройство в счетчике 13 вычисляет значение показателя экспоненциальной функции, а в счетчике 14 — значение постоянной времени или прогнозируемое время прохождения экспоненциальным процессом двух заданных уровней напряжения U

Схема 30 или 31 сравнения (фиг.3) работает следующим образом.

На информационные входы 64 и 65 поступают, начиная с младшего разряда, последовательные двоичные коды чисел А и В соответственно. В исходном состоянии триггеры 57 и 58 находятся в нулевом состоянии, в которое они устанавливаются каждые п тактов последовательностью импульсов на входе 67 сброса, На выходе элементов И 59 и 60 формируются поразрядно логические функции AB и АВ соответственно. Если В ) А, то триггер 58 устанавливается в единичное состояние выходным сигналом элемента И 60.

Когда Л = B, эла менты II 59 п 60 пав крыты и триггеры 57 и 58 сохраняют нулевое состояние. После поразрядного сравнения всех разрядов после— допательных двои иных кодов чисел А и В триггер 57 находится в единичном состоянии и на выходе 68 превышения формируется единичный сигнал, если В > A, В случае В < A триггер 58 находится в единичном состоянии и на выходе 70 пренижения формируется единичный сигнал. Когда

А = В, триггеры 57 и 58 сохраняют нулевое состояние и на выходе элемента ИЛИ вЂ  63 формируется единичный сигнал.

Формула и з обре т е н и я

Устройство для вычисления показателя экспоненциальной функции, содержащее первый и второй схемы срав— нения, первый и второй генераторы одиночных импульсов, первый и второй триггеры, первый сумматор, первый и второй регистры сдвигов, первый элемент ИЛИ, первый, второй и третий элементы И, .первый счетчик, блок управления, содержащий генератор импульсов, распрелелитель импульсов, элемент задержки, первый и второй ключи, первый коммутатор, первый и второй элементы ИЛИ, первую схему сравнения, первый и второй элементы

И, выход генератора импульсов соединен с входом распределителя импульсов, выходы с первого по и-й которого, где n — разрядность регистров сдвига, соединены с первого по и-й информационными входами первого коммутатора, управляющий вход которого соединен с входом задания длительности первого периода вычислений блока управления, выходы коммутатора через первый элемент ИЛИ соединены с первым информационным входом первой схемы сравнения, тактовый вход и вход сброса которой соединены соответственно с выходом генератора импульсов и с выходом элемента задержки, п — и выход распределителя импульсов соединен с входом элемента задержки и с первыми входами первого и второго элементов И, вторые входы которых соединены с входами соответственно, авенства и превышения эталонного кода первой схемы . сравнения, выходы первого и второго

1 1 )98(1

10

55 элементов И соеци)!(ы с первым и вторым входами второго элемента И 1И, третий вход которого соединен с вхоДОм IlePBoI o ключа ° HHAoPMdlIHoHHHIH

ВХОД КОТОРОГО COeÄÈHÐH С НЫХОДОМ генератора импульсов, выход элемента задержки соединен с информационным входом второго ключа, управляющие входы первого и второго ключей соединены соответственно с первым и вторым входами задания режима вычисления блока управления, причем в устройстве первые информационные входы первой и второй схем сравнения соединены с информационным входом устройства, второй информационный вход первой схемы сравнения соединен с входом задания первого эталонного кода напряжения устройства, вход задания второго эталонного кода напряжения которого Гоединен с вторым информационным входом второй схемы сравнения, выход второго ключа блока управления соединен с тактовыми входами первого и второго генераторов одиночных импульг.ов, входы запуска которых соединены с выходами соответственно первой и второй схем сравнения, выходы первого и второго генераторов одиночны:: 1!мпульсов соединены соответственно с единичными входами превого и второго триггеров, нулевые входы которых соединены с выходом второго элемента ИЛИ блока управления, выход первого разряда распределителя импульсов которого соединен с первыми входами первого и второго элементов И, вторые входы которых соединены соответственно с инверсным и прямым выходами второго триггера, инверсный и прямой выходы первого триггера соединены соответственно с управляющими входами первого регистра сдвига и третьим входом первого элемента И, прямой выход второго триггера соединен с первым входом третьего элемента И, первый вход первого сумматора соединен с выходом первого регистра сдвига, информационный вход которого соединен с выходом первого сумматора, установочный вход первого регистра сдвига соединен с входом логического нуля устройства, выходы первого ключа и генератора импульсов блока управления соединены соответственно с установочным входом первого счетчика и входами синхронизации первого и вто15

PО1 О J)(1 1!(т1)(, E« i ll! I! (E 11! 1х!), 1 н т(P() гo ) и(ме !1 ò 1 11 Г()еll I!El(. Ei () Г !1(т!1ым входом первого счет !ика, (!!!ход элемента ИЛИ соединен со вторым входом первого сумматора, выход первого элемента И co(.JIHHpH с первым входом элемента ИЛИ, второй вход которого соединен с выходом третьего элемента

И, выход первого регистра сдвига соединен с вторым информационным входом первой схемы сравнения блока управления, установочный вход второго регистра сдвига соединен с выходом первого сумматора, выход второго регистра сдвига соединен со своим информационным входом и с вторым входом третьего элемента И, о т л и— ч а ю щ е е с я тем, что, с целью расширения функциональных возможностей за счет вычисления прогнозируемого времени достижения процессом заданного уровня напряжения, в него введены второй сумматор, третий регистр сдвига, третий триггер, четвертый, пятый и шестой элементы И, второй счетчик,а блок управления дополнительно содержит второй коммутатор, вторую схему сравнения, третий и четвертый элементы И, третий и четвертый элементы ИЛИ, причем выходы разрядов с первого по и-й распределителя импульсов блока управления соединены с первого по п-й информационными входами второго коммутатора, управляющий вход которого соединен с входом задания длительности второго периода вычислений блока управления, выходы второго коммутатора блока управления соединены с входами третьего элемента ИЛИ блока управления, выход которого соединен с первым входом четвертого элемента И, выходы равенства и превышения эталонного кода второй схемы сравнения блока управления соединены соответственно с первыми входами третьего и четвертого элементов И блока управления, вторые входы которых соединены с выходом п-ro разряда распределителя импульсов блока управления, выходы третьего и четвертого элементов

И блока управления соединены соответственно с первым и вторым входами четвертого элемента ИЛИ блока управления, третий вход которого соединен с выходом первого ключа блока управления, выходы генератора импульсов и элемента задержки блока управле—

133 ния соединены соответственно с тактовым входом и входом сброса второй схемы сравнения, первый и второй информационные входы которой соединены соответственно с выходом второго регистра сдвига и с выходом второго сумматора, выход четвертого элемента ИЛИ блока управления соединен с нулевым входом третьего триггера, единичный вход которого соединен с выходом второго генератора одиночных импульсов, выход генератора импульсов блока управления соединен с входом синхронизации третьего регистра сдвига, установочный вход которого соединен с входом логического нуля устройства, управляющие входы вторрго и третьего регистров сдвига объединены и соединены с выходом 989

)6 пятого элемента И, первый и второй входы которого соединены соответственно с инверсными выходами второго и третьего триггеров, информационный вход и выход третьего регистра сдвига соединены соответственно с выходом и первым входом второго сумматора, второй вход которого соединен с выходом четвертого элемента И, выход первого разряда распределителя импульсов блока управления соединен с первым входом шестого элемента И, второй вход которого объединен с вторым входом четвертого элемента

И и соединен с прямым выходом третьего триггера, счетный и установочный входы второго счетчика соединены соответственно с выходом шестого элемента И и с выходом первого ключа блока управления.

1335989

® з

Составитель А.Цуляпов

Редактор Н,Егорова Техред М.Ходанич

Корректор Н.Король

Заказ 4048/43

Тираж 672 Подписное

ВНИИПИ Государственного комитета СССР по делам изобретений и открытий

ti3035, Москва, Ж-35, Раушская наб,, д.4/5

Производственно-полиграфическое предприятие, г,ужгород, ул.Проектная,4

Устройство для вычисления показателя экспоненциальной функции Устройство для вычисления показателя экспоненциальной функции Устройство для вычисления показателя экспоненциальной функции Устройство для вычисления показателя экспоненциальной функции Устройство для вычисления показателя экспоненциальной функции Устройство для вычисления показателя экспоненциальной функции Устройство для вычисления показателя экспоненциальной функции Устройство для вычисления показателя экспоненциальной функции Устройство для вычисления показателя экспоненциальной функции Устройство для вычисления показателя экспоненциальной функции 

 

Похожие патенты:

Изобретение относится к вычислительной технике и может быть использовано в вычислительных устройствах , выполняющих вьшисление функции А и осуществляющих контроль данной функции аппаратными средствами

Изобретение относится к автоматике , Бь} 1ислительной и цифровой измерительной технике

Изобретение относится к вычислительной и измерительной технике № Л и предназначено для преобразования вещественных чисел в технические целочисленные логарифмы

Изобретение относится к цифровой вычислительной технике, предназначено для вычисления логарифма по основанию два от чисел, представленных параллельным двойным потенциальным кодом, и может быть использовано в вычислительных и информационно-измерительных устройствах и системах

Изобретение относится к области автоматики, вычислительной техники и может быть использовано в системах автоматического управления и контроля, в микропроцессорных системах , а также в устройствах аппаратной реализации средств математического обеспечения ЭВМ

Изобретение относится к авто- - матике, вычислительной технике и rR3 0rO может быть использовано в системах автоматического управления и контроля , в микропроцессорных системах, в частности в цифровых линеаризующих устройствах, а также устройствах аппаратной реализации средств математического обеспечения ЭВМ

Изобретение относится к вычислительной технике, предназначено для вычисления логарифма по основанию два от чисел, представленных параллельным двоичным кодом, и может быть использовано в цифровых системах обработки данных

Изобретение относится к вычислительной технике и предназначено для вычисления натурального логарифма двоичного числа, представленного в формате "фиксированная запятая"

Изобретение относится к области автоматики и вычислительной техники и может быть использовано при исследовании процессов различной физической природы описывакнцихся экспоненциальной функцией

Изобретение относится к вычислительной технике и может брлть использовано в вычислительных устройстФ /г .; вах для вычисления экспоненциальной функции Y е

Изобретение относится к вычислительной технике и может быть использовано при построении специализированных вычислителей, цифровых устройств для обработки сигналов

Изобретение относится к цифровой измерительной и вычислительной технике, в частности к устройствам для воспроизведения показательных функций

Изобретение относится к автоматике и вычислительной технике и может найти применение в системах предварительной обработки информации
Наверх