Устройство для преобразования последовательного кода в параллельный

 

Изобретение относится к автоматике и служит для преобразования биПрямой код Инверсный код (/станобка полярного трехуровнего последовательного кода в.однополярный параллельый код. Целью изобретения является повышение помехоустойчивости устройства . Защита от несинфазных и длинных синфазных помех производится обнаружением неправильно принятого двоичного слова по изменению его кодовой длины и повторного приема этого слова после вьщачи сигнала Запрос повторения. Устройство содержит делители 1,2 напряжения,усилители-ограничители 3,4, элемент ИСКЛЮЧАЮЩЕЕ ИЛИ 5, элемент НЕ 6, 7,регистр 8 сдвига, триггеры 9, 10 и элементы И 11,12. 2 ил. Параллельный код а & (Л Запрос -тповторения Считывание (.l

СОЮЗ СОВЕТСКИХ

СОИИАЛИСТИЧЕСНИХ

РЕСПУБЛИК

ÄÄSUÄÄ 1 61725 А1 (5)) 4 Н 03 М 9/00

ОПИСАНИЕ ИЗОБРЕТЕНИЯ

Н ABTOPCHGMV СВИДЕТЕЛЬСТВУ

Дррмоо код

Фиг.7

ГОСУДАРСТВЕННЫЙ НОМИТЕТ СССР

ПО ДЕЛАМ ИЗОБРЕТЕНИЙ И OTHPblTHA (21) 4101133/24-24 (22) 29.07.86 (46) 23.12.87. Бюл. ¹ 47 (72) В.Г.Борисенко,Я.Ф.Пранович и Г.В.Гришин (53) 681.518(088.8) (56) Авторское свидетельство СССР

¹ 1081639, кл. Н 03 M 9/00, 1982.

Авторское свидетельство СССР

¹ 658735, кл. Н 03 К 13/24, 1976. (54) УСТРОЙСТВО ДЛЯ ПРЕОБРАЗОВАНИЯ

ПОСЛЕДОВАТЕЛЬНОГО КОДА В ПАРАЛЛЕЛЬНЫЙ (57) Изобретение относится к автоматике и служит для преобразования биполярного трехуровнего последовательного кода в однополярный параллельый код. Целью изобретения является повышение помехоустойчивости устройства. Защита от несинфазных и длинных синфазных помех производится обнаружением неправильно принятого двоичного слова по изменению его кодовой длины и повторного приема этого слова после выдачи сигнала

"Запрос повторения". Устройство содержит делители 1,2 напряжения,усилители-ограничители 3,4, элемент ИСКЛЮЧАЮЩЕЕ ИЛИ 5, элемент НЕ 6, 7,регистр 8 сдвига, триггеры 9, 10 и элементы И 11,12. 2 ил. . Параллельныц"

1361? 25 l0

Изобретение относится к автоматике и может использоваться в системах где требуется преобразование биполяр ного трехуровневого последовательного кода в однополярный параллельный код.

Цель изобретения — повышение помехоустойчивости устройства.

На фиг. 1 показана функциональная схема устройства;на фиг. 2 — временные диаграммы, поясняющие его работу.

Устройство (фиг. 1) содержит первый и второй делители 1 и 2 напряжения, первый и второй усилители-ограничители 3 и 4, элемент ИСКЛЮЧАЮЩЕЕ

ИЛИ 5, первый и второй элементы НЕ

6, 7., регистр 8 сдвига, первый и второй RS-триггеры 9 и 10 и первый и второй элементы И 11 и 12.

На временных диаграммах, поясняющих работу устройства (фиг. 2) обозначено: I — работа устройства при отсутствии помех (или при наличии синфазной короткой помехи), II — работа при длине входного слова более и (короткая несинфазная помеха), III — работа при длине входного слова меньше п (длинная несинфазная помеха), cx — трехуровневый бипол:.Гный код на кодовых входах; 6, Ь вЂ” положительные импульсы кода на выходах усилителей 3, 4; — последовательность тактовых импульсов на выходе элемента 5; 8 — - сигнал "Готовность", напряжения — E на выходе элемента

6, ж — на выходе триггера 10; на входе "Считывание, и — на выходе (n+1)-разряда .регистра 8 сдвига на выходе элемента 7, и, мна прямом и инверсном выходах триггера 9 соответственно; н — сигнал на шине устройства 11Конец приема о — сигнал Установка"; и — сигнал

"Запрос повторения" на выходе элемента И 12.

Устройство работает следующим образом.

На кодовые входы устройства одновременно поступают прямой и инверсный биполярные коды (фиг. 2 ), которые через делители 1 и 2 напряжения поступают на входы усилителейограничителей 3 и 4, которые обеспечивают усилинение импульсов только положительной полярности (фиг.2 6,e), Сигналы с выходов усилителей-ограничителей 3 и 4 подаются на входы элемента ИСКЛЮЧАЮЩЕЕ ИЛИ 5, который суммирует эти импульсные последовательности и формирует на выходе (фиг. 2 ) тактовые импульсы, число п которых равно кодовой длине принятого двоичного слова.При наличии совпадающих во времени импульсов помехи (фиг. 2 в,о), поступающих на кодовые входы устройства, элемент

ИСКЛЮЧАЮЩЕЕ ИЛИ 5 подавляет их и обеспечивает защиту от синфазных помех.

Принимаемое в последовательном коде на вход делителя 1 двоичное слово с выхода усилителя 3 попадает в регистр 8. Формируемые тактовые импульсы с элемента ИСКЛЮЧАЮЩЕЕ ИЛИ 5 поступают на тактовые входы регистра 8 и триггера 9 °

Сигнал "Готовность" (фиг. 21), поступающий на вход устройства, задает интервал времени, в течение которого на устройство поступает двоичное слово в последовательном коде.

Анализ этого слова начинается после снятия сигнала с входа "Готовность", что обеспечивается наличием элемента НЕ 6, напряжение (фиг. 2 e) с выхода которого закрывает элементы

И 11 и 12 на время действия сигнала

"Готовность". Сигнал Установка" короткий импульс, поступающий на вход устройства. до прихода информации, обнуляет все разряды регистра

8, а первый разряд переводит в состояние логической "1", этим же сигналом устанавливается в нулевое состояние триггер 9. При нормальном приеме двоичного слова в регистр 8,когда число тактовых импульсов равно и, сигнал "Лог. "1" с приходом каждого тактового импульса передвигается в сторону старших разрядов. По фронту и-ro тактового импульса сигнал "Лог.

"1" записывается в (и+1)-й разряд регистра 8, а по его спаду появляется на выходе этого разряда, т.е. на входах элемента И 11 и триггера 9.Последний остается в исходном состоянии, так как он может сработать только по фронту и-го импульса, поступающего на тактовый вход при наличии сигнала "Лог. "1" на входе S, но напряжение на входе

S появляется только в момент спада

n-ro импульса. Следовательно "гонка фронтов" по входам С и S триггера

9 исключается.

По.окончании сигнала Готовность на выходе элемента НЕ 6 появляется

1361725 сигнал "Лог. "1", а на выходе "Конец приема" устройства сигнал, который является результатом объединения на элемента И 11 трех единичных сигналов: с выходов (п+1)-го разряда регистра 8, элемента НЕ 6 и с выхода несработавшего триггера 9. Сигнал пКонец приема" снимается при поступлении сигнала "Установка 1 на вход устройства, которым обнуляется (п+

+1)-й разряд регистра 8. По сигналу

11 It

Считывание двоичное слово в параллельном коде снимается с выходов разрядов регистра 8.

В случае, если число поступивших тактовых импульсов меньше (т.е. длина принятого слова меньше п), то сигнал "Лог."1" на выходе (n+1)-ro разряда регистра 8 по окончании действия и-го тактового импульса не появляется и по окончании сигнала Готовность, сигнал на выходе элемента И 11 равен "Лог."0". Это напряжение через элемент НЕ 7 подается на вход элемента И 12, который, объединяя по И три единичных сигнала — с выходов элементов НЕ 6 и 7 и триггера 10, сработавшего по фронту сигнала Готовность — вьдает, по окончании сигнала "Готовность сигнал Запрос повторения" на выход устройства. Сигнал Запрос. повторения говорит о том, что слово принято с ошибкой и требуется повторная его передача. Поступление на вход устройства сигнала Считывание" переводит в нулевое состояние триггер 10 и снимает сигнал Запрос повторения".

Триггер 10 необходим для того, чтобы запретить вьдачу сигнала Запрос повторения в случаях, когда на устройство не поступают информация и сигнал "I"îòîâíoñòü . При поступлении на регистр 8 тактовых импульсов числом больше п по спаду и-го импульса на выходе (n+1)-го разряда регистра 8 появляется напряжение "Лог.

"1", которое присутствует на входе триггера 9 и в момент прихода фронта (n+1)-ro тактового импульса вызывает его срабатывание. В результате на выходе триггера 9 появляется напряжение "JIor. "0 1, которое запирает элемент И 11. Следовательно, по окончании сигнала Готовность на выходе элемента И 11 сигнала "Конец приема" не будет, а на выходе элемен. ми регистра и первого триггера, информационный вход регистра подключен к выходу первого усилителя-ограничителя,вход установки в "1" перво40 го разряда регистра объединен с входами установки в "0" остальных разрядов регистра и входом установки в "0" первого триггера и является входом "Установка" устройства, 45 вход разрешения считывания регистра

It l t объединен с входом установки в 0 второго триггера и является входом

"Считываниеп устройства, выходы разрядов регистра являются кодовыми

50 выходами устроиства, HHBppcHblH Вы ход первого триггера соединен с первым входом первого элемента И,второй вход которого объединен с входом установки в " 1" первого триггера и подключен к выходу последовательного разряда регистра, вход установки в

"1" второго триггера объединен с входом первого элемента .НЕ и является входом Готовность" уетройства,выход

35 та И 12 появится сигнал "Запрос повторения".

Таким образом, изобретение позво" ляет увеличить помехоустойчивость устройства. Защита от несинфазных и длинных синфазных помех производится путем обнаружения неправильно принятого двоичного слова по изменению его кодовой длины и повторного приема этого слова после вьдачи: сигнала

Запрос повторения .Одновремено расширяются функциональные возможности устройства: обеспечивается параллельный вывод информации в однополярном коде.

Формула изобретения

Устройство для преобразования последовательного кода в параллельный, содержащее первый, второй делители напряжения, входы которых являются соответственно прямым и инверсным кодовыми входами устройства, выходы первого и второго делителей напряжения соединены соответственно через первый и через второй усилители-ограничители с первым и вторым входами элемента ИСКЛЮЧАЮЩЕЕ ИЛИ,первый и второй элементы НЕ, о т л и ч а ющ е е с я тем,что, с целью повьппения помехоустойчивости устройства, в него введены регистр, триггеры и элементы И, выход элемента ИСКЛЮЧАЮЩЕЕ ИЛИ соединен с тактовыми входаинй

Составитель M.Íèêóëåíêoâ

Техред И.Попович Корректор M,Ïoæo

Редактор E.Ïàïï

Подписное

Заказ 6304/57 Тираж 900

ВНИИПИ Государственного комитета СССР по делам изобретений и открытий

1 .3035, Москва, Ж-35, Раушская наб., д. 4/5

Производственно-полиграфическое предприятие, r. Ужгород, у . р л ° П оектная 4

5 13б первого элемента HE соединен с третьим входом первого элемента И и первым входом второго элемента И,выход первого элемента И соединен с входом второго элемента HE и является выходом Конец приема" устройства,выхо1725 6 ды второго элемента НЕ и второго триггера соединены соответственно с вторым и третьим входами второго элемента И, выход которого является выходом Запрос повторения" устройства.

Устройство для преобразования последовательного кода в параллельный Устройство для преобразования последовательного кода в параллельный Устройство для преобразования последовательного кода в параллельный Устройство для преобразования последовательного кода в параллельный 

 

Похожие патенты:

Изобретение относится к автоматике , вычислительной технике и может использоваться в автоматизированных системах управления технологическим оборудованием

Изобретение относится к автоматике и вычислительной технике и может найти применение в системах передачи данных по цифровым каналам для преобразования последовательного кода в параллельный

Изобретение относится к радиотехнике , в частности к цифровым импульсным устройствам, и может быть использовано для преобразования двоичного кода цифровых устройств ;в код цифровых знакоиндикаторов

Изобретение относится к вычислительной технике и автоматике и может быть использовано в цифровых системах передачи данных

Изобретение относится к автоматике и вычислительной технике и.может быть использовано в системах цифровой связи

Изобретение относится к вычислительной технике, а именно к устройствам преобразования информации, и может найти применение в системах передачи данных по цифровым каналам

Изобретение относится к вычислительной технике и может быть использов-яно в системах передачи данных для преобразования параллельного кода в последовательный

Изобретение относится к автоматике и вычислительной технике

Изобретение относится к вычис; лительной технике, а именно к технике преобразования информации, и может быть использовано в системах передачи данных по цифровым каналам для преобразования последовательного кода в параллельньш

Изобретение относится к вычислительной технике и может быть использовано в системах преобразования цифровых данных и их передачи по широкополосным каналам

Изобретение относится к автоматике и вычислительной технике и предназначено для выполнения операции преобразования параллельного кода в последовательный код сообщения с программируемой длительностью паузы начала преобразования после запуска преобразователя и программируемым форматом преобразования, формирования синхроимпульсов сопровождения сообщения, трех битов состояния и контрольного бита четности с обеспечением программной возможности вставки его в конец сообщения и может быть использован при построении контроллеров локальной сети

Изобретение относится к вычислительной технике и предназначено для выполнения операции преобразования последовательного двоичного кода в параллельный код

Изобретение относится к цифровой вычислительной технике и может быть использовано в процессорах ЭВМ и в устройствах цифровой автоматики

Изобретение относится к вычислительной технике

Изобретение относится к автоматике и вычислительной технике и предназначено для использования в цифровых системах обмена массивами данных между устройствами

Изобретение относится к вычислительной технике и может быть использовано для преобразования биполярного трехуровневого последовательного кода в однополярный параллельный код

Изобретение относится к вычислительной технике и может найти применение в радиолокационных станциях одновременного сопровождения по дальности путем математического стробирования больщого количества объектов различной протяженности и в других системах цифровой обработки сигналов с различным целевым назначением
Наверх