Устройство для контроля цифровых блоков

 

Изобретение относится к вычислительной технике и может использоваться в системах тестового диагностирования дискретных объектов. Цель изобретения - повышение достоверности контроля. Устройство содержит блок сумматоров по модулю два, регистр, три триггера, блок передатчиков, группу элементов И, пять элементов I/I, два элемента ИЛИ, счетчик и два элемента задержки. Устройство позволяет контролировать блоки, имеющие двунаправленные выводы, 1 ил.

СОЮЗ СОВЕТСКИХ

СОЦИАЛИСТИЧЕСКИХ

РЕСПУ6ЛИК (я)5 G 06 F 11/00

ГОСУДАРСТВЕННОЕ ПАТЕНТНОЕ

ВЕДОМСТВО СССР . (ГОСПАТЕНТ СССР) ОПИСАНИЕ ИЗОБРЕТЕНИЯ

К АВТОРСКОМУ СВИДЕТЕЛЬСТВУ зом. (21) 4720212/24 (22) 18,07.89 (46) 28,02,93. Бюл. М 8 (71) Казанский авиационный институт им, А,Н.Туполева (72) А,P.Èáðàãèìîâà, P.M,ÌàíñóðîB и

Е.Р Паранина (56) Авторское свидетельство СССР !

Ф 1534463, кл. 6 06 F 11/00, 1987, (54) УСТРОЙСТВО ДЛЯ КОНТРОЛЯ ЦИФРОВЫХ БЛОКОВ

Изобретение относится к вычислительной технике и может использоваться в системах тестового диагностирования цифровых объектов. . Цель изобретения — повышение достоверности контроля при проверке работоспособности блоков, имеющих двунаправленные выводы, На чертеже представлена функциональ. ная схема устройства.

Устройство содержит блок сумматоров по модулю два 1, регистр 2, элемент задержки 3, блок передатчиков 4, блок элементов

И 5, триггер 6, элемент задержки 7, элемент

И 8, триггер 9, элемент И 10, счетчик 11, эле. мент И 12, элемент И 13, элемент ИЛИ 14, элемент ИЛИ 15, триггер 16, элемент И 17, На чертеже показан также контролируемый блок 18, тактовый вход 19 устройства, вход 20 сброса устройства, выход 21 ошибки работоспособности и 22 ошибки устройства.

Устройство работает следующим обра„„. Ы„„1798784 А1 (57) Изобретение относится к вычислительной технике и может использоваться в системах тестового диагностирования дискретных объектов. Цель изобретения— повышение достоверности контроля. Устройство содержит блок сумматоров по модулю два, регистр, три триггера, блок передатчиков, группу элементов И, пять элементов И, два элемента ИЛИ, счетчик и два элемента задержки, Устройство позволяет контролировать блоки, имеющие двунаправленные выводы, 1 ил, Сигнал по линии сброса 20 устанавливает все блоки устройства в исходное состояние, при этом триггер 6 устанавливается в единичное состояние. С прямого выхода триггера 6 подается единичный потенциал на управляющий вход контролируемого блока 18, вследствие чего группа двунаправленных выводов контролируемого блока 18 будет работать как группа входных линий.

Инверсный выход триггера режима работы

6 запирает блок элементов И 5 и разрешает прохождение сигналов через блок 4.

Если на входе Е присутствурт нулевой потенциал, то блок 4 пропускает сигналы с входных на выходные линии. Если же на входе Е присутствует единичный потенциал, то выходы блока 4 переходят в высокоимпедансное состояние.

Группа элементов И 5 представляет собой набор обычных двухвходовых элементов И. К первым входам всех элементов И подключены соответствующие линии двунаправленной шины контролируемого блока 18, На второй вход всех элементов И

1798784 поступает сигнал с инверсного выхода триггера 6. Если триггер 5 в единичном состоянии, то элементы И 5 группы заперты, в противном случае элементы И 5 группы открыты для прохождения сигналов.

Регистр 2, блок сумматоров по модулю два 1, контролируемый блок 18 и блок 4 представляют собой автономный генератор, работающий под действием тактовых импульсов. Двоичные коды, порождаемые этим автономным генератором с разрядных выходов регистра 2 поступают на группу входов и на группу двунаправленных выводов контролируемого блока 18. Реакция контролируемого блока 18 поступают на вторую группу входов блока сумматоров по модулю два 1, участвуя тем самым в формировании очередного тестового набора в регистре 2, Таким образом, регистр 2 вместе с блоком сумматоров по модулю два 1 представляют собой сигнатурный анализатор, сжимающий .выходную информацию контролируемого блока 18.

Элементы 12 и 13 служат для анализа конечной сигнатуры, сформированной в регистре 2, и сигнал на их выходе появляется лишь при правильной сигнатуре, Этот сигнал устанавливает через элемент ИЛИ 14 триггер 16 в единичное состояние.

В случае неправильной сигнатуры в регистре 2 триггер 16 остается в нулевом состоянии и импульс переполнения с выхода счетчика 11 через элементы задержки 3, 7 и элемент И 18 поступает на выход 22 сигнала ошибки устройства, Если конечная сигнатура правильная, импульс переполнения счетчика 11 пройдет через второй элемент И 12 и поступит через элемент ИЛИ 14 на установку выходного триггера 16 в единичное состояние. Через некоторое время, определяемое элементом задержки 27, сигнал переполнения счетчика

11 пройдет через элемент И 17 и установит счетный триггер 9 в единичное состояние, кроме того, импульс переполнения счетчика

11 установит триггер б в нулевое состояние.

Единичный потенциал с инверсного выхода триггера 6 переведет выходы блока 4 в высокоимпедансное состояние и откроет элементы И 5 группы. Нулевой потенциал с прямого выхода триггера б поступит на вход контролируемого блока 18, тем самым группа двунаправленных. выводов контролйруемого блока 18 будет представлять собой выходи, которые через элементы И 5 группы подключаются к блоку сумматоров по модулю два 1, Устройство начинает новый цикл работы под действием тактовых импульсов до появления импульса переполнения на выходе счетчика 11. Этот импульс перепол35

50 та И образует выход сигнала ошибки устройства, о т л и ч а ю щ е е с я тем, что, с целью повышения достоверности контроля, устройство дополнительно содержит блок передатчиков, блок элементов И, третий триггер, счетчик, второй элемент задержки, два элемента ИЛИ, четвертый и пятый элементы И, причем тактовые входы регистра и счетчика объединены и образуют тактовый вход устройства, первый вход первого элемента И объединен с входами сброса счетчика и второго триггера, установочными входами регистра и третьего триггера и образует вход сброса устройства, третья группа из и разрядных выходов регистра соединена с группой и входов четвертого элемента И, четвертая группа разрядных выходов регистра соединена с группой входов блока передатчиков, .выходы которого соединены с группой входов блока элементов И и образуют группу входов-выходов устройства для подключения к двунаправленным выводам контролируемого блока, выходы блока элементов И соединены с третьей группой входов блока сумматоров по модулю два, прямой выход третьего тригнения проходит через элемент И 13, если в регистре 2 будет сформирована вторая правильная конечная сигнатура. Сигнал с выхода элемента И 13, через элемент ИЛИ 14

5 установит триггер 16 в единичное состояние, тем самым сигнал с выхода элемента задержки через элемент И 17 и через элемент И 20 пройдет на выход 23 сигнала работоспособности устройства.

Формула изобретения

Устройство для контроля цифровых блоков, содержащее блок сумматоров по модулю два, регистр, первый и второй триггеры, первый, второй и третий элементы И, йервый элемент задержки, первая группа из и разрядных выходов регистра соединена с группой и выходов первого элемента И, где

n — разрядность сигнатуры, вторая группа разрядных выходов регистра соединена с первой группой входов блока сумматоров . по модулю два и образует группу выходов устройства для подключения к входам контролируемого блока, вторая группа входов блока сумматоров по модулю два образует группу входов устройства для подключения к группе выходов контролируемого блока, группа выходов блока сумматоров по модулю два соединена с группой информационных входов регистра, прямой и инверсный

30 выходы первого триггера соединены с первыми входами второго и третьего элементов .

И соответственно, вторые входы которых обьединены и подключены к выходу первого элемента задер>кки, выход третьего элемен1

ГЭ

Составитель M,Иванов

Техред M.Ìîðãåíòàë

Редактор Н.Коляда

Корректор С.Пекарь

Заказ 773 Тираж Подписное

ВНИИПИ Государственного комитета по изобретениям и открытиям при ГКНТ СССР

113035, Москва, Ж-35, Раушская наб., 4/5

Производственно-издательский комбинат "Патент", г. Ужгород, ул,Гагарина, 101 гера образует выход устройства для подключения к входу режима работы двунаправленных выводов контролируемого блока, инверсный выход третьего триггера соединен с входом разрешения блока пере- 5 датчиков и стробирующим входом блока элементов И, выход переполнения счетчика соединен с входом второго элемента задержки, выход которого соединен с (n+1)-ми входами первого и четвертого элементов И, 10 . входом первого элемента задержки, выходы ! первого и четвертого элементов И соединены с входами второго элемента ИЛИ, выход которого соединен с выходом первого элемента ИЛИ, выход второго элемента И соединен с первым входом пятого элемента И, вторым входом первого элемента ИЛИ и тактовым входом второго триггера, выход которого соединен с вторым входом пятого элемента И, выход которого является выходом сигнала работоспособности устройства,

Устройство для контроля цифровых блоков Устройство для контроля цифровых блоков Устройство для контроля цифровых блоков 

 

Похожие патенты:

Изобретение относится к вычислительной технике, а именно к устройствам диагностики и может быть использовано для .

Изобретение относится к вычислительной технике и может быть использовано для сопряжения устройств, функционирующих в системе остаточных классов с позиционными системами счисления, а также для контроля информации

Изобретение относится к вычислительной технике и может использоваться в системах тестового диагностирования дискретных объектов

Изобретение относится к вычислительной технике и может быть использовано при отладке программ, а также при регулировке программных устройств

Изобретение относится к вычислительной технике и может быть использовано в системах рбработки данных для контроля правильности выполнения программ

Изобретение относится к информационной и вычислительной технике и может быть использовано для формирования тестовых последовательностей в процессе контроля, настройки и диагностирования неисправностей цифровых устройств

Изобретение относится к области автоматики и вычислительной техники и может быть использовано при построении самоконтролйруемых цифровых узлов

Изобретение относится к области автоматики и вычислительной техники, в частности к устройствам для контроля электрического монтажа

Изобретение относится к электроизмерениям, автоматике, импульсной, преобразовательной и др.технике и может быть использовано в качестве многофункционального устройства, например, сравнение фаз или напряжений, или длительностей, или формирователей в интегральном исполнении

Изобретение относится к области операционной системы мультипроцессорных отказоустойчивых вычислительных систем

Изобретение относится к цифровой вычислительной технике и предназначено для использования в транспьютерных системах

Изобретение относится к вычислительной технике и автоматике и может быть использовано при построении средств контроля и диагностирования дискретных блоков радиоэлектронной аппаратуры

Изобретение относится к устройствам для поддержания работоспособности процессора в системах контроля и управления различными объектами газовой, нефтяной промышленности и тепло- и гидроэнергетики

Изобретение относится к устройствам для поддержания работоспособности процессора в системах контроля и управления различными объектами газовой, нефтяной промышленности и тепло- и гидроэнергетики

Изобретение относится к области автоматики и вычислительной техники и может быть использовано при построении высоконадежных устройств и систем, например резервированных систем для обработки числоимпульсных кодов, устройств для анализа и сравнения импульсных последовательностей и т.д

Изобретение относится к автоматике и вычислительной технике, и может быть использовано при построении высоконадежных устройств и систем, например резервированных систем для обработки число-импульсных кодов, устройств для анализа и сравнения импульсных последовательностей и т.д
Наверх