Патент ссср 411451

 

4II45l

ОПИСАНИЕ

ИЗОБРЕТЕНИЯ

К АВТОРСКОМУ СВИДЕТЕЛЬСТВУ

Союз Советских

Социалистических

Республик

Зависимое от авт. свидетельства №

Заявлено 09.М!!.1971 (,% 1693994/18-24) с присоединением заявки №

Приоритет

Опубликовано 15.1.1974. Бюллетень № 2

Дата опубликования описания 15.V.1974

М. Кл. G 06f 7/385 Государственный комитет

Совета Министров СССР оо делам изобретений и открытий

УДК 681.325.56(088.8) Авторы изобретения

А. А. Касьяненко, Г. А. Штейн

Таганрогский радиотехн

Заявитель

УСТРОЙСТВО ДЛЯ ОПРЕДЕЛЕНИЯ РАЗНОСТНОЙ lACTOTbl

Изобретение относится к области автоматики и вычислительной техники и может быть использовано при реализации технических средств дискретной автоматики, вычислительных устройств и измерительных приборов.

Известны устройства для определения рази остной частоты, содержащие формирователи импульсов, входы которых связаны с входными шинами, а выходы — со входами первой схемы «И» и через схемы задержки— с одним из входов вторых схем «И», подключенных выходами ко входам третьих схем

«И» соответственно, триггер, другие схемы задержки. Причем в известном устройстве входы триггера связаны с выходами формирователей, а выход через схему «ИЛИ», другим входом связанную с выходом первой схемы «И», — с одним из входов других схем

«И», выходы которых соединены с одним из входов третьих схем «И», а другие входы вторых и третьих схем «И» подключены к выходу одного из формирователей.

Однако в известном устройстве разностная импульсная последовательность формируется только при ориентации по входным шинам входных последовательностей по частоте.

При совпадении во времени импульсов последовательностей имеет место неопределенность состояния триггера.

С целью расширения функциональной возможности устройства вторые входы второй и третьей схем «И» связаны через схему задержки с выходом первой схемы «И», а вы5 ходы через третьи схемы задержки со входами триггера, выходы которого подключены к другим входам четвертой и пятой схем «И».

На чертеже представлена схема предлагаемого устройства.

10 Устройство содержит формирователи 1, 2, выходы которых связаны со входами схемы

«И» 3, а через схемы задержки 4, 5 — со входами схем «И» 6, 7, другие входы которых через схему задержки 8 подключены к вы15 ходу схемы «И» 3. Выходы схем «И» 6, 7 соединены с одними из входов схем «И» 9, 10, а через схемы задержки 11, 12 — со входами, триггера 13, выходы которого связаны с другими входами схем «И» 9, 10.

20 Формирователи 1 и 2 импульсов определенной амплитуды, формы и длительности, схемы совпадения 3, 6 и 7, схемы задержки 4 и 5, схема задержки 8 образуют схему устранения совпадающих во времени импульсов.

25 Схемы задержки 11, 12, триггер 13 с раздельными входами и схемы совпадения 9, 10 образуют схему устранения чередующихся во времени импульсов.

Предложенное устройство работает слезО дующим образом.

411451

Типография, пр. Сапунова, 2

При условии (1) =/2(1) =0 и при чередовании импульсов во времени на схемы совпадения 6, 7 подается разрешающий потенциал со схемы задержки 8. С триггера 13 разрешающий потенциал подается или на схему совпадения 9, или на схему совпадения 10 в зависимости от того, по какому каналу пришел импульс первым. Положение триггера 13 в исходном состоянии не ориентируется, так как каналы равнозначны.

При подаче на вход устройства двух различных частот ft(1) и f2() совпадающие во времени импульсы с формирователей 1, 2 через схему совпадения 3 запускают схему задержки 8, на выходе которой появляется импульс запрета. Длительность импульса запрета должна быть больше двух длительностей импульса с формирователей 1, 2, т. е.

4э.)24.ф. Импульс запрета закрывает схемы

«И» 6, 7 раньше, чем на них попадут совпавшие во времени импульсы, задержанные схемами задержки 4, 5. Время задержки должно быть равно (1,1 — 1,2) длительности импульса с формирователей 1, 2, т. е.

4= (1,1 — 1,2) t„.@. Импульсы, не совпавшие во времени, проходят через схемы «И» 6, 7 и по раздельным входам воздействуют на триггер 13 таким образом, что каждый первый импульс, прошедший через схемы «И»

6, 7, вначале устанавливает триггер 13 так, чтобы с него подавался разрешающий потенциал на ту схему «И» 9 или 10, по каналу которой пришел импульс первым. Таким образом, первый импульс только готовит к работе канал, по которому он пришел, но сам не проходит, так как триггер 13 срабатывает после исчезновения импульса на схемах совпадения 9, 10. Это достигается введением задержки в цепи установочных входов триггера 13. Величина задержки должна быть равна (1,1 — 1,2) длительности импульса, приходящего на схемы «И» 9, 10. При этом триггер 13 должен срабатывать от переднего фронта приходящего импульса. Длительность

5 выходного импульса с формирователей 1, 2 должна быть больше длительности приходящих на них импульсов на время срабатывания триггера 13, обусловленное его быстродействием, т. е. 4.ф,= 4 „+4р.,р. В этом слу10 чае импульсы, поступающие на устройство, сдвинутые друг относительно друга на время, меньшее или равное времени срабатывания триггера 10, считаются совпавшими и устраняются.

15 Таким образом, устройство, запрещающее прохождение совпавших и чередующихся во времени импульсов, осуществляет получение на его выходе разности двух частотных или частотно-импульоных последовательностей.

Предмет изобретения

Устройство для определения разностной

25 частоты, содержащее два формирователя импульсов, входы которых связаны с входными шинами устройства, а выходы — со входами первой схемы «И» и через соответствующие схемы задержки — с одним из входов второй

30 и третьей схем «И», подключенных выходами к одним из входов четвертой и пятой схем

«И» соответственно, триггер, о т л и ч а ющ е е с я тем, что, с целью расширения его функциональных возможностей, в нем вторые

35 входы второй и третьей схем «И» связаны через схемы задержки с выходом первой схемы «И», а выходы через другие схемы задержки — со входами триггера, выходы которого подключены к другим входам четвертой

40 и пятой схем «И».

Составитель В. Белкин

Редактор Л. Цветкова Техред Е. Борисова

Корректор Т. Добровольская

Заказ 1103/16 Изд. Мз 1175 Тираж 624 Подписное

ЦНИИПИ Государственного комитета

Совета Министров СССР по делам изобретений и открытий

Москва, 5К-35, Раушская наб., д. 4/5

Патент ссср 411451 Патент ссср 411451 

 

Похожие патенты:

Сумматор // 394783

Сумматор // 378843

Изобретение относится к вычислительной технике и может быть использовано в синтезаторах частот и цифровых устройствах фазовой синхронизации

 // 417788
Наверх