Устройство для контроля ферротранзисторного модуляш1^

 

ОПИСАЫИЕ (и)4344l4

ИЗОБРЕТЕ Ы И Я

К АВТОРСКОМУ СВИДЕТЕЛЬСТВУ

Союз Советских

Социалистических

Республик (61) Зависимое от авт. свидетельства (22) Заявлено 05.06.72 (21) 1792249/18-24 с присоединением заявки № (32) Приоритет

Опубликовано 30.06.74. Бюллетень ¹ 24

Дата опубликования описания 6.11.74 (51) М. Кл. G 06f 11/00

G 11с 29/00

Гасударственный комите

Совета Министров СССР па делам изасрвтений н открытий (53) УДК 681.327.17 (088.8) (72 ) Авторы изобретения (71) Заявитель

В. В. Сапожников, А. Л. Лопуха и А. А. Прокофьев

Ленинградский ордена Ленина институт инженеров железнодорожного транспорта им. акад. В. Н. Образцова

4ыс !. (54) УСТРОЙСТВО ДЛЯ КОНТРОЛЯ

ФЕРРОТРАНЗИСТОРНОГО МОДУЛЯ

Изобретение относится к области цифровых вычислительных машин и может быть использовано в устройствах, выполненных на ферротранзисторных модулях (ФТМ), информация в которых представлена, например, во временной четырехтактной парафазной форме.

Известно устройство для контроля ФТМ, содержащее входной усилитель и индикаторы, подключенные к выходам выходных усилителей.

Однако, известное устройство, предназначенное для определения статического состояния ФТМ, не позволяет определить положение импульса, генерируемого ФТМ во времени при многотактной системе питания и парафазном представлении информации. Описываемое устройство отличается от известного тем, что оно содержит схему определения такта работы ФТМ, один вход которой подключен к выходу входного усилителя, другие— к тактовым шинам питания, а выходы — ко входам выходных усилителей.

Это позволяет обеспечить возможность контроля динамического состояния ФТМ, т. е. определения временного положения импульса, генерируемого ФТМ, и тем самым расширяет область применения устройства.

На фиг. 1 изображена схема устройства; на фиг. 2 — временная диаграмма, поясняющая его работу.

Устройство содержит усилитель 1, вход которого подключен через разъем 2 к контролируемому ФТМ 3 параллельно резистору 4 нагрузки. Обмотка записи ФТМ 3 подсоединена к отрицательному полюсу 5 источника постоянного тока (источник на чертеже не

10 показан) .

Выход входного усилителя подключен к одному из входов схемы определения такта работы ФТМ, образованной ФТМ 6 — 9, ограничительным резистором 10 и триггерами

15 11 — 14. Входы установки в «О» триггеров

11 — 14, являющиеся входами схемы определения такта работы ФТМ, подсоединены к тактовым шинам 15 — 18 питания, входы установки в «1» — к выходам ФТМ 6 — 9, а выхо20 ды — ко входам выходных усилителей 19 — 22, выходы которых подключены к индикаторам

23 — 26, например лампочкам накаливания.

Триггеры 11 — 14 служат для сравнения импульса, контролируемого ФТМ 3, с соответ25 ствующими опорными импульсами питания, подаваемыми на шины 15 — 18.

Выходные усилители 19 — 22 и лампочки

23 — 26 образуют схемы регистрации, каждая из которых соответствует одному из четырех

30 тактов работы контролируемого устройства, 434414

Триггер 11, усилитель 19 и лампочка 23 позволяют регистрировать первый такт, триггер

12, усилитель 20 и лампочка 24 — второй, триггер 13, усилитель 21, лампочка 25 — третий, триггер 14, усилитель 22 и лампочка 26— четвертый такт.

Устройство для контроля ФТМ работает следующим образом.

Сигнал от контролируемого ФТМ 3, пройдя усилитель 1, перемагничивает ферритовые кольца ФТМ 6 — 9. На их выходах возникает отрицательный импульс, стремящийся перевести триггеры 11 — 14 в положение, когда на их выходах появится сигнал, открывающий усилители 19 — 22 и зажигающий лампы 23 — 26.

Однако, если сигнал от контролируемого модуля действует одновременно с одним из опорных импульсов 27 — 30 питания (см. фиг. 2), то триггер остается в исходном состоянии, так как длительность опорного импульса намного больше длительности импульса, генерируемого ФТМ 6 — 9. На фиг. 2 приведена временная диаграмма работы устройства, контролирующего ФТМ 3 в момент переключения такта его работы, например, с третьего на первый.

В первый момент времени, когда ФТМ 3 работает в третьем такте, триггер 13, соответствующий третьему такту, находится в исходном состоянии и лампочка 25 не горит.

Остальные триггеры 11, 12 и 14 постоянно взводятся в положение «1» импульсом от контролируемого ФТМ 3 и сбрасываются соответствующими тактовыми импульсами 27, 28 и 30 в исходные состояния. Тем самым лампочки 23 и 24, 26 периодически получают питание. Так как работа схемы происходит с частотой нескольких десятков герц и выше, то нити этих лампочек не успевают остыть в паузы и их горение воспринимается как непрерывное. Таким образом, негорящая индикаторная лампочка 25 указывает на третий такт работы схемы. При смене такта работы ФТМ

10 с третьего на первый загорится лампочка 25 и погаснет лампочка 23, соответствующая первому такту. Лампочки 24 и 26, соответствующие второму и четвертому такту, останутся горящими.

15 На фиг. 2 показаны также импульсы 31 — 37 токов и напряжений на ФТМ 3, усилителе 1, ФТМ 6 — 9 и лампочках 23 — 26 соответственно. Устройство, аналогичное описанному, может быть построено для любого числа тактов

20 работы устройства, содержащего ФТМ.

Предмет изобретения

25 Устройство для контроля ферротранзисторного модуля, содержащее входной усилитель и индикаторы, подключенные к выходам выходных усилителей, о т л и ч а ю щ е е с я тем, что, с целью расширения области применения, 30 оно содержит схему определения такта работы ферротранзисторного модуля, один вход которой подключен к выходу входного усилителя, другие — к тактовым шинам питания, а выходы — ко входам выходных усилителей,

Устройство для контроля ферротранзисторного модуляш1^ Устройство для контроля ферротранзисторного модуляш1^ Устройство для контроля ферротранзисторного модуляш1^ 

 

Похожие патенты:

Изобретение относится к импульсной технике и может быть использовано в устройствах вычислительной техники и системах управления

Изобретение относится к вычислительной технике, в частности, к устройствам хранения информации, и может найти приме нение в специализированных системах хранения и обработки изображений, в ассоциативных параллельных процессорах при решении информационно-логических задач, задач поиска и сортировки данных, в устройствах обработки сигналов в реальном масштабе времени

Изобретение относится к полупроводниковому запоминающему устройству, содержащему схему обнаружения и исправления множественных ошибок

Изобретение относится к способам записи в энергонезависимую память и может быть использовано в приборах, осуществляющих хранение и обновление оперативной информации в процессе своей работы

Изобретение относится к устройствам тестирования электронных элементарных схем и групповых линий соединений

Изобретение относится к средствам для программирования/стирания электрически стираемых программируемых полупроводниковых постоянных запоминающих устройств

Изобретение относится к области автоматики и вычислительной техники

Изобретение относится к электронным запоминающим устройствам (ЗУ) с электрически программируемыми ячейками
Наверх