Устройство сдвига цифровой информации

 

ОПИСАНИЕ

ИЗОБРЕТЕНИЯ

К АВТОРСКОМУ СВИДЕТЕЛЬСТВУ п11 47S60 !

Союз Советских

Социалистических.

Республик (61) Дополнительное к авт. свнд-иу (22) Заявлено 12.10.72 (21) 1836243/18-24 (51) М. Кл. 6 11с 19/00 с присоединением заявки ¹

Государственный комитет (23) Приоритет

Опубликовано 05.07.75. Бюллетень М 25

Дата опубликования описания 25.11.75

Совета Министров СССР по делам изобретений (53) УДК 681.327.66 (088.8) и открытий (72) Авторы изобретения В. В. Куванов, Г. А. Кузьмин, В. И. Редченко и O. К. Левшин (71) Заявитель (54) УСТРОЙСТВО СДВИГА ЦИФРОВОЙ ИИФ(2РМАЦИИ

Изобретение относится к области вычислительной техники и может найти применение в различного типа счетно-решающих устройствах, системах и приборах автоматического контроля, регулирования, а также в других схемах, осуществляющих преобразование дискретной информации.

Известно устройство сдвига цифровой информации, содержащее два регистра сдвига на триггерах, входы каждого из которых соединены с выходами предыдущего триггера через вентили, причем управляющие входы вентилей триггеров первого регистра с нечетными номерами и второго регистра с четными номерами присоединены к первой шине синхроимпульсов, а управляющие входы вентилей триггеров первого регистра с четными номерами и второго регистра с нечетными номерами подключены ко второй шине синхроимпульсов.

Недостатками таких устройств является их сравнительно невысокое быстродействие. Кроме того, для ввода цифровой информации ь парафазном коде известные устройства требуют применения специальных генераторов синхроимпульсов, что значительно усложняет схему регистров и сужает область их применения, так как требует синхронной подачи входной парафазной информации и серий с генераторов синхроимпульсов.

Целью изобретения является увеличение быстродействия и надежности устройства и упрощение ввода в него цифровой информации.

Эта цель достигается тем, что предложенное устройство содержит триггер с раздельными входами, счетный триггер, схему «ИЛИ» и схемы «И». Выходы триггера с раздельными входами присоединены ко входам соответ о ствующих вентилей первых триггеров обоих регистров сдвига. Вход счетного триггера подсоединен ко входам триггера с раздельными входами через схему «ИЛИ». Входы — к первым входам схем «И», вторые входы которых

15 соединены со входом этого триггера, а выходы — с соответствующими шинами синхроимпульсов.

На фиг. 1 дана функциональная схема устройства, иа фиг. 2 — временная диаграмма з» работы устройства ири вводе импульсов входного кода; на фиг. 3 — впеменная диаграмма формирования сиихроимиульсов при работе устройства с парафазным кодом.

Предлагаемое устройство разделено иа два 5 регистра сдвига, которые содержат разрядные группы 1, состоящие из последовательно включенных триггеров 2, входы которых соединены с выходами предыдущих триггеров через вентили 3, вторые входы KQTopblx поочередно зо присоединены к первой шине 4 синхроимпуль476601 сов (СИ1) и второй шине 5 синхроимпульсов (СИ2). Первые входы вентилей первых триггеров обоих регистров соединены с прямым и инверсным выходами триггера 6 с раздельными входами. Устройство содержит также триг- 5 гер 7 со счетным входом, счетный вход которого соединен со входами триггера 6 через схему 8 «ИЛИ», а выходы — с первыми входами схем 9 «И», вторые входы которых подключены к счетному входу триггера 7, а выхо- 10 ды — к шинам 4 и 5.

Устройство работает следующим образом.

При подаче входной информации на вход регистра первый синхроимпульс СИ1 переписывает информацию на первый триггер 2 15 (правого) регистра сдвига. При поступлении второго значения входной информации, она переписывается на триггеры 2 с раздельными входами второго (левого) регистра сдвига вторым синхроимпульсом СИ2, который одно- 20 временно продвигает по элементам первого регистра предыдущую информацию.

Следующий синхроимпульс СИ1 переписывает входную информацию в следующий разряд первого регистра, а следующий за ним 25 синхроимпульс СИ2 записывает в разряды второго регистра следующий импульс информации и продвигает информацию в разрядах первого регистра. Благодаря перекрестному включению входов синхроимпульсов СИ1 и зо

СИ2 у каждого из разрядов первого и второго регистров информация аналогично сдвигается в следующие разряды этих регистров.

При этом все нечетные значения записываемого кода находятся в первом регистре, а 35 четные — во втором регистре.

Пример записи входной информации, состоящей из восьми импульсных сигналов показан на фиг. 2, причем для записи восьмиразрядного кода предлагаемое устройство требу- 40 ет шесть разрядных групп.

Сдвиг информации происходит аналогично вводу. В этом случае информация, записанная в первый разряд первого регистра, переписывается синхроимпульсами последовательно в 45 разряды первого и в разряды второго регистра.

При записи в регистр парафазного кода в качестве синхроимпульсов может быть использован входной код (см. фиг. 3). Для этого собранные по схеме «ИЛИ» входные сигналы поступают на вход счетного триггера 7, который срабатывает по заднему фронту входного сигнала. В результате выходные ячейки «И»

9 формируют на шинах 4 и 5 синхроимпульсов сигналы, необходимые для сдвига и ввода входных сигналов в регистр.

Входные сигналы на шинах «Вход 1» и

«Вход О» могут иметь при повышенных требованиях к быстродействию малую длительность, т. е. заканчиваться до появления синхроимпульсов СИ1 и СИ 2. Входной триггер 6 производит промежуточное запоминание входной информации. При дальнейшей работе устройства на соответствующие входы разрядов регистра подаются синхроимпульсы СИ1 и

СИ2 так, как было указано выше.

Предмет изобретения

Устройство сдвига цифровой информации, содержащее два регистра сдвига на триггерах, входы каждого из которых соединены с выходами предыдущего триггера через вентили, причем управляющие входы вентилей триггеров первого регистра с нечетными номерами и второго регистра с четными номерами присоединены к первой шине синхроимпульсов, а управляющие входы вентилей триггеров первого регистра с четными номерами и второго регистра с нечетными номерами подключены ко второй шине синхроимпульсов, о т л и ч а ющ е е с я тем, что, с целью повышения быстродействия и надежности работы, оно содержит триггер с раздельными входами, счетный триггер, схему «ИЛИ» и схемы «И»; выходы триггера с раздельными входами присоединены ко входам соответствующих вентилей первых триггеров обоих регистров сдвига, вход счетного триггера подсоединен ко входам триггера с раздельными входами через схему

«ИЛИ», выходы к первым входам схем «И», вторые входы которых соединены со входом этого триггера, а выходы — с соответствующими шинами синхроимпульсов.

476601

Вход

Вход О

Вход С61

Вход СИг

Вых 1

Вых В /7-3)

Вых 7(,7- 1)

Hoax Z

В.х и

god. Б

0 -2)

В и В(п) фиг. 2

Вход 1

Вход О

А

Вход Си1

Вход СИ2 фиг 3

Составитель Виталиев

Редактор Л. Утехина

Техред 3. Тараненко

Корректор Н. Лебедева

Заказ 2902(5 Изд. № 929 Тираж 648 Подписное

ЦНИИПИ Государственного комитета Совета Министров СССР по делам изобретений и открытий

Москва, хК-35, Раушская наб., д. 4/5

Типография, пр. Сапунова, 2

Устройство сдвига цифровой информации Устройство сдвига цифровой информации Устройство сдвига цифровой информации Устройство сдвига цифровой информации 

 

Похожие патенты:

Изобретение относится к вычислительной технике и может быть использовано в различных цифровых устройствах, работающих в условиях воздействия помех

Изобретение относится к импульсной технике и может быть использовано в устройствах вычислительной техники и систем управления, работающих в условиях воздействия помех

Изобретение относится к сдвиговым регистрам, включающим в себя множество каскадированных ступеней, каждая из которых имеет входной вывод и выходной вывод

Изобретение относится к вычислительной технике и может быть использовано при построении универсальных и специализированных управляющих устройств, а также в устройствах диагностирования

Изобретение относится к области вычислительной техники и может быть использовано при построении универсальных и специализированных управляющих устройств и устройств диагностирования

Изобретение относится к устройству обращения циклического сдвига и/или обращенного перемежения данных

Изобретение относится к программируемому материалу памяти и к ячейке памяти, содержащей указанный материал памяти, в частности к тонкопленочной ячейке памяти

Изобретение относится к вычислительной технике и может быть использовано при построении универсальных и специализированных автоматических управляющих устройств, а также в устройствах диагностирования

Изобретение относится к области вычислительной техники и может быть использовано при построении универсальных и специализированных управляющих устройств, а также в устройствах диагностирования

Изобретение относится к цифровой вычислительной технике и может быть использовано в процессорах ЭВМ и в устройствах цифровой автоматики
Наверх