Буферное запоминающее устройство

 

ОПИСАНИЕ

ИЗОБРЕТЕН ИЯ

К АВТОРСКОМУ СВИДЕТЕЛЬСТВУ п1 487422

Союз Советских

Социалистических

Республик (61) Дополнительное к авт. свид-ву 375681 (22) Заявлено 28.01.74 (21) 1993612/18-24 с присоединением заявки № (23) Приоритет

Опубликовано 05.10.75. Бюллетень № 37

Дата опубликования описания 25,12.75 (51) М. Кл. G 11с 19, 00

Государственный комитет

Совета Министров СССР ло делам изобретений и открытий (53) УДК 681.327.66 (088.8) (72) Авторы изобретения (71) Заявитель

В. М. Гриць, О. Г. Светников и В. Г. Чибисов

Особое конструкторское бюро вычислительной техники

Рязанского радиотехнического института (54) БУФЕРНОЕ ЗАПОМИ НА1ОЩЕЕ УСТРОИТ, ГИО

Изобретение относится к области вычислительной техники и может быть использовано в буферных запоминающих устройствах (БЗУ) высокого быстродействия.

По основному авт. св. Х 375681 известно

БЗУ, содержащее поразрядно соединенные регистры, узлы управления перезаписью по числу регистров, выход и один вход каждого из которых подключены соответственно к входу считывания и выходу маркерного разряда одноименного регистра, а другой вход каждого узла управления перезаписью, кроме последнего, подключен к выходу маркерного разряда следующего регистра.

Однако это устройство не обеспечивает необходимого быстродействия при большом количестве регистров из-за многократных последовательных передач между регистрами.

Цель изобретения — повышение быстродействия и увеличение объема известного БЗУ.

Эта цель достигается за счет того, что предложенное устройство содержит узел поиска старшего из свободных регистров, входы которого соединены с выходами маркерных разрядов каждого регистра, а выходы— с одними управляющими входами узлов управления перезаписью. Входы одноименных разрядов регистров объединены и соединены с одноименными входами устройства и другимн выходами узлов управления перезаписью каждого регистра, кроме первого.

Вход управления считыванием устройства подключен к другим управляющим входам узлов управления перезаписью всех регистров.

При этом входная информация записывается сразу в старший пз свободных регистров без многократных передач и одновременно

lO передается инфомация во всех регистрах при считывании, что позволяет увеличить быстродействие БЗУ и число регистров в нем.

Структурная схема предложенного БЗУ показана на чертеже.

15 Устройство содержит регистры 1, каждый из которых состоит из информационных разрядов 2 и маркерного разряда 3, узлы 4 управления перезаписью по числу регистров 1, узел 5 поиска старшего из свободных регистров 1. Выход б маркерного разряда 3 каждого регистра 1 подключен к входу предыдущего узла 4 управления перезаписью и входам узла 5 поиска старшего из свободных регистров 1. Выход 7 маркерного разряда 3 каждого регистра 1 соединен с входом одноименного узла 4 управления перезаписью.

Выходная шина 8 узла 4 осуществляет управление перезаписью между двумя соседними регистрами 1. Шина 9 узла 4, кроме первого регистра 1, обеспечивает запись

487422

Составитель Ю. Розенталь

Тсхред К. Хапеева

Корректор H. Ay»

Подписное

Ре,(а»тор Л. Утсхниа

Заказ 3221/15

Тираж 648

Изд. № 39

Типография, пр. Сапунова, 2 входной информации, поступившей на входы

10 БЗУ.

При записи информации в БЗУ на вход 11 узла 5 подается синхроимпульс, а для одновременной перезаписи при считывании информации из БЗУ на входы 12 всех узлов

4 подается импульс считывания. Выбор старmего из свободных регистров 1 осуществляется подачей сигнала на вход 13 каждого узла 4. Информация между соседними регистрами 1 передается по шинам 14.

Устройство работает следующим образом.

При записи на вход 10 подается записываемая информация, а на вход 11 узла 5— импульс записи. Узел 5, анализируя состояние маркерных разрядов 3, подает этот импульс на вход 13 узла 4 старшего из свободных регистров 1. Узел 4 этого регистра 1 формирует на выходе 9 сигнал записи, который поступает во все разряды регистра 1, разрешая запись.

При считывании на вход 12 БЗУ подается синхроимпульс считывания, который производит считывание информации из старшего регистра 1 и одновременно — перезапись во всех регистрах 1. Д,ля этого узлы 4 каждого регистра 1 выдают сигнал на выход 8, который ocymeeTBJIHeT oepe3ainncb информации, поступающей по шинам 14 из предыдущих регистров 1. При одновременной записи и считывании, если младший регистр 1 занят, узел 5 запоминает факт записи, и после перезаписи информации осуществляет запись входного слова.

Предмет изобретения

Буферное запоминающее устройство по авт. св. № 375á81, отлич ающееся тем, что, с целью повышения быстродействия и увеличения объема устройства, оно содержит

15 узел поиска старшего из свободных регистров, входы которого соединены с выходами маркерных разрядов каждого регистра, а выходы — с одними управляющими входами узлов управления перезаписью; входы одноименных разрядов регистров объединены и соединены с одноименными входами устройства и другими выходами узлов управления перезаписью каждого регистра, кроме первого; вход управления считыванием устройства подключен к другим управляющим входам узлов управления перезаписью всех регистров.

Буферное запоминающее устройство Буферное запоминающее устройство 

 

Похожие патенты:

Изобретение относится к вычислительной технике и может быть использовано в различных цифровых устройствах, работающих в условиях воздействия помех

Изобретение относится к импульсной технике и может быть использовано в устройствах вычислительной техники и систем управления, работающих в условиях воздействия помех

Изобретение относится к сдвиговым регистрам, включающим в себя множество каскадированных ступеней, каждая из которых имеет входной вывод и выходной вывод

Изобретение относится к вычислительной технике и может быть использовано при построении универсальных и специализированных управляющих устройств, а также в устройствах диагностирования

Изобретение относится к области вычислительной техники и может быть использовано при построении универсальных и специализированных управляющих устройств и устройств диагностирования

Изобретение относится к устройству обращения циклического сдвига и/или обращенного перемежения данных

Изобретение относится к программируемому материалу памяти и к ячейке памяти, содержащей указанный материал памяти, в частности к тонкопленочной ячейке памяти

Изобретение относится к вычислительной технике и может быть использовано при построении универсальных и специализированных автоматических управляющих устройств, а также в устройствах диагностирования

Изобретение относится к области вычислительной техники и может быть использовано при построении универсальных и специализированных управляющих устройств, а также в устройствах диагностирования

Изобретение относится к цифровой вычислительной технике и может быть использовано в процессорах ЭВМ и в устройствах цифровой автоматики
Наверх