Дискретный накопитель импульсных сигналов

 

О П И С А Н И Е 111) 484564

ИЗОбРЕТЕН ИЯ

К АВТОРСКОМУ СВИДЕТЕЛЬСТВУ

Союз Советских

Садиалнстннеских

Реснублнк (61) Дополнительное к авт, свид-ву (22) Заявлено 28.07.72 (21) 1816853/18-24 (51) М. Кл. С 11с 19/00 с пщ1сосдинением заявки г "е

Государственный комитет

Совета Министров СССР ло делам изобретений и открытий

23) Приоритет (53) УДК 681.327.66 (088.8) Оп1 бликовано 15.09.75. Бюллетень No 34

Дата опубликования описания 23.12.75 (72) Авторы изобретения Г. П. Липовецкий, А. Д. Хоменко, В. В. Проценко, В. П. Чекалкин и В. И. Осипенко (71) Заявитель (54) ДИСКРЕТНЫЙ НАКОПИТЕЛЪ ИМПУЛЪСНЪ|Х СИГНАЛОВ

Изобретение относится к области вычислительной техники.

Известны дискретные накопители импульсных сигналов, использующие регистры сдвига в качестве запоминающих элементов, пороговое устройство и логические схемы. В таки.: накопителях пороговое устройство и временной селектор осуществляют соответственно амплитудное и времеьпюе квантование входных сигналов, в многоразрядных регистрах сдвига производится хранение и последовательная перепись из разряда в разряд поступающей на регистр бинарной информации, а логическая схема реализует выбранный критерий обнаружения сигнала.

Число разрядов т в каждом регистре сдвига равно числу временных интервалов, на которое квантуется период следования обнаруживаемых сигналов, а количество регистров и определяется требуемыми характеристиками обнаружения. Информация с выходов регистров поступает на логическую схему. Для повышения точности обнаружения на нее подаются также сигналы с выхода порогового устройства. В этом случае достижение цифрового порога характеризуется наличием сигналов на выходах регистров и порогового устройства.

Г1ри этом выходные сигналы регистров сдвига являются лишь разрешающими стробами для прохождения сигналов порогового устройства на выход накопителя, а временное положение выходного сигнала определяется только передним фронтом сигнала (квантован) порогового устройства. Однако, в зависимости от

5 положения в пределах периода квантования сигнала порогового устройства, разрешающие сигналы регистров сдвига могут не совпадать с сигналом порогового устройства, что приводит к невозможности оонаруженпя сигналов в

10 отдельные моменты времени и снижению точности накопления. Таким образом, недостатком известных накопителей является низкая точность накопления.

Целью изобретения является повышение

15 точности накопления.

Цель достигается тем, что накопитель содержит элементы «11Л11», причем вход дополнительного разряда каждого регистра сдвига соединен с выходом предпоследнего разряда, 20 а выход — с одним нз входов элементов

«ИЛИ», второй вход которого соединен с выходом данного регистра сдвига, выходы элементов «ИЛИ» соединены со входами логической схемы, один из входов которой соединен

25 с выходом порогового устройства.

Блок-схема предлагаемого накопителя представлена на чертеже.

Он состоит из порогового устройства 1, временного селектора 2, регистров сдвига 31 †3, 30 дополнительных разрядов регистра 41 — 4„, 484564

8,г на

Составитель Л. Липовецкая

Текред М. Семенов

1(орректор О. Тюрина

Редактор Б. Нанкина

Заказ 3121/17 Изд. № 1805 Тираж 648 Подписное

ЦНИИПИ Государственного комитета Совета Министров СССР по делам изобретений п открытий

Москва, )1(-35, Раушская наб., д. 4/5

Типография, пр. Сапунова, 2 элементов «ИЛИ» 51 — 5 и логической схсмы 6.

Число разрядов m регистров выбирается равным числу временных интервалов, на которые квантуется период Т повторения обнаруживаемых сигналов. Число и регистров накопителя и соответственно дополнительных разрядов регистра определяется характеристиками входных сигналов и требуемыми àрактеристиками обнаружения. Включение дополнительных разрядов регистров 4> — 4„и суммирование на соответствующих схемаi

«ИЛИ» 51 — 5„сигналов с выходов регистров

3i — 3 и с выходов дополнительных разрядов увеличивает длительность разрешающих стробов, поступающих на логическую схему б. При этом сигнал с порогового устройства всегда будет совпадать с разрешающими стробами, вырабатываемыми на схемах «ИЛИ», Достижение цифрового порога (признак наличия сигнала) характеризуется моментом наличия сигнала на всех входах логической схемы, в том числе и сигнала с выхода порогового устройства, определяющего временное положение обнаруживаемого сигнала.

Предмет изобретения

Дискретный накопитель импульсных сигналов, содержащий пороговое устройство, выход которого соединен со входом временного сс10 лектора, регистры сдвига и логическую схему, о тл и ч а ю щи и с я тем, что, с целью повышения точности накопления, он содер>кит элементы «ИЛИ», причем вход дополнительного разряда каждого регистра сдвига соединен с

15 выходом предпоследнего разряда, а выход— с одним из входов элемента «ИЛИ», второй вход которого соединен с выходом данного регистра сдвига, выходы элементов «ИЛИ» соединены со входами логической схемы, один из

20 входов которой соединен с выходом порогового устройства.

Дискретный накопитель импульсных сигналов Дискретный накопитель импульсных сигналов 

 

Похожие патенты:

Изобретение относится к вычислительной технике и может быть использовано в различных цифровых устройствах, работающих в условиях воздействия помех

Изобретение относится к импульсной технике и может быть использовано в устройствах вычислительной техники и систем управления, работающих в условиях воздействия помех

Изобретение относится к сдвиговым регистрам, включающим в себя множество каскадированных ступеней, каждая из которых имеет входной вывод и выходной вывод

Изобретение относится к вычислительной технике и может быть использовано при построении универсальных и специализированных управляющих устройств, а также в устройствах диагностирования

Изобретение относится к области вычислительной техники и может быть использовано при построении универсальных и специализированных управляющих устройств и устройств диагностирования

Изобретение относится к устройству обращения циклического сдвига и/или обращенного перемежения данных

Изобретение относится к программируемому материалу памяти и к ячейке памяти, содержащей указанный материал памяти, в частности к тонкопленочной ячейке памяти

Изобретение относится к вычислительной технике и может быть использовано при построении универсальных и специализированных автоматических управляющих устройств, а также в устройствах диагностирования

Изобретение относится к области вычислительной техники и может быть использовано при построении универсальных и специализированных управляющих устройств, а также в устройствах диагностирования

Изобретение относится к цифровой вычислительной технике и может быть использовано в процессорах ЭВМ и в устройствах цифровой автоматики
Наверх