Устройство для деления

 

Изобретение относится к вычислительной технике и может быть использовано при построении функциональных преобразователей. Цель изобретения расширение области применения за счет возможности деления двух переменных величин. Устройство содержит два датчика 1, 2, две группы потенциальноимпульсных элементов ИЗ, 4, два элемента ИЛИ 5, 6, сумматор-вычитатель 7, два информационных входа 8, 9 и установочный вход 10 с соответствующими связями. Сумматор-вычитатель 7 содержит три входа, выход, триггер, два элемента задержки,- элемент И, элемент ИЛИ с соответствующими связями. Образование частного при поступлении единичных приращений на информационные входы устройства выполняются с помощью операции умножения сумматором-вычитас телем по формуле х - df + dfy. ® (Л 2 ил. Фиг.1

СОЮЗ СОВЕТСКИХ

СОЦИАЛИСТИЧЕСНИХ

РЕСПУБЛИК

8 Al (!9) (11) (51) 4 С 06 Р 7/52

ОПИСАНИЕ ИЗОБРЕТЕНИЯ

Н ABTOPGHOMV СВИДЕТЕЛЬСТВУ

ГОСУДАРСТВЕННЫЙ КОМИТЕТ СССР

ПО ДЕЛАМ ИЗОБРЕТЕНИЙ И ОТНРЫТИЙ (21) 4002537/24-24 (22) 02.01.86 (46) 23.04.87. Вкл. N - 15 (71) Физико-механический институт им. Г.В. Карпенко (72) P.À. Воробель и Я.В. Гапонюк (53) 681.325 (088.8) (56) Майоров Ф.В. Электронные цифровые интегрирующие машины. — М.: Машгиз, 1962, с. 72, рис. 25.

Авторское свидетельство СССР

И - 840902, кл. С 0 F 7/68, 1978. (54) УСТРОЙСТВО ДЛЯ ДЕЛЕНИЯ (57) Изобретение относится к вычислительной технике и может быть использовано при построении функциональных преобразователей. Цель изобретения— расширение области применения за счет возможности деления двух переменных величин. Устройство содержит два датчика 1, 2, две группы потенциальноимпульсных элементов И 3, 4, два элемента ИЛИ 5, 6, сумматор-вычитатель 7, два информационных входа 8, 9 и установочный вход 10 с соответствующими связями. Сумматор-вычитатель 7 содержит три входа, выход, триггер, два элемента задержки, элемент И, элемент

ИЛИ с соответствующими связями. Образование частного при поступлении единичных приращений на информационные входы устройства выполняются с помощью операции умножения сумматором-вычитателем по формуле dN<= dx — d f „+ df<. (О

2 ил.

Ь

N = а о N>

1 13056

Изобретение относится к вычислительной технике и может быть использовано при построении функциональных преобразователей.

Цель изобретения — расширение об5 ласти применения за счет возможности деления двух переменных величин, На фиг. 1 представлена функциональная схема устройства для деления; на фиг. 2 — функциональная схема сумма- 10 тора-вычитателя.

Устройство для деления содержит первый и второй счетчики 1 и 2, первую, вторую группы потенцально импульсных элементов И 3 и 4, первый и 15 второй элементы ИЛИ 5 и 6, сумматорвычитатель 7, первый и второй информационные входы 8 и 9 устройства и установочный вход 10 устройства, причем первый информационный вход 8 уст- 20 ройства соединен со счетным входом первого счетчика 1, разрядные выходы которого соединены соответственно с потенциальными входами элементов И 3 первой группы и с импульсными входами 25 элементов И 4 второй группы, разрядные выходы второго счетчика 2 соединены соответственно с импульсными входами элементов И 3 первой группы и с потенциальными входами элементов И 30

4 второй группы, выходы элементов И 3 первой группы соединены с входами первого элемента ИЛИ 5, выход которого соединен с первым входом сумматора вычитателя 7, выходы элементов И 4 второй группы соединены с входами второго элемента ИЛИ 6, выход которого соединен с вторым входом сумматоравычитателя 7, второй информационный вход 9 устройства соединен с третьим 10 входом сумматора-вычитателя 7, выход которого соединен со счетным входом второго счетчика 2, установочный вход

10 устройства соединен с установочными входами первого и второго счетчи- 45 ков 1 и 2.

68 2 рого соединен с первым входом элемента ИЛИ 19, второй вход которого соединен с выходом элемента И 18, а выход элемента ИЛИ 19 соединен с выходом 14 сумматора-вычитателя 7, третий вход 13 которого соединен с входом второго элемента 17 задержки и с первым входом элемента И 18, второй вход которого соединен с выходом триггера 15 °

Устройство работает следующим образом.

С установочного входа 10 до начала преобразования счетчики 1 и 2 устанавливают в исходное состояние, в котором начальные значения кодов счетчиков 1 и 2 равны N u N соответст о о венно.

Значение кода N должно удовлет о ворять равенству где b, N, М вЂ” значения переменных

"а о х, N, N в исходный момент времени.

В момент начала преобразования на информационные входы 8 и 9 устройства начинают поступать приращения dy u

dx функций у и х соответственно.

В счетчике 1 формируется код

N=N + dy:= dy=N>+y.

"а c о

На третий вход блока 7 поступают приращения dx на первый и второй вховходы — приращения дЕ„и df» а на выходе формируются приращения z функции И, которая формируется в счетчике 2

2 2

Я = Х + dz = z. c

О Х20 . Приращения с1 z = dN> являются результатом операций, выполняемых сумматором-вычитателем 7

Сумматор-вычитатель 7 содержит пер» вый, второй и третий входы 11-13, выход 14, триггер 15, первый и второй элементы 16 и 17 задержки, элемент И

18 и элемент ИЛИ 19, причем первый вход 11 сумматора-вычитателя 7 соединен с входом установки в "0" триггера 15, вход установки в "1" которого соединен с выходом второго элемента 17 задержки, второй вход 12 сумматоравычитателя 7 соединен с входом первого элемента 16 задержки, выход кото2 1 2

Счетчики 1 и 2, группа элементов

И 3, элемент ИЛИ 5 образуют двоичный умножитель приращений dy на код числа N

df а где а — коэффициент пересчета счетчиков 1 и 2, а = 2 и — разрядность счетчиков 1 и 2.

3 13056

Счетчики 1 и 2, группа элементов

И 4 и элемент ИЛИ 6 образуют двоичный умножитель приращений dN2 на дополнительный код N> числа А

N rdNz (а-Nv) dN 5

df = — — — = — --- — -

2 а а

N zdNw (a-Nq )d N

dN =dx— + Й.

2 а а

1 1 zdNv ЯчЩ

Л =dx +дн ч

Z а а

NgdNy+ М„ЙИ = адх;

d(N@Nz) = адх;

1 Ч Ь, х

d(NyN ) = à dx; (- оl - 2.1 о х Ь а

N = а — + а — = — (х+Ь) 2 Nу М, Б, 20

Учитывая, что Ny= N + у, имеем о (х+Ь)

1 12 о 25

Уравнение показывает, что в любой момент времени в счетчике 2 формируется число, пропорциональное частному от деления двух функций, представленных число-импульсным кодом. 30

Формула изобретения т

Устройство для деления, содержащее первый и второй счетчики, первую и вторую группы элементов И, первый и второй элементы ИЛИ, сумматор-вычитатель, содержащий триггер, элемент И, элемент ИЛИ и первый элемент задержки, где выход триггера сумматора-вы-. читателя соединен с первым входом 40 элемента И, причем выходы элементов И первой группы соединены с входами первого элемента ИЛИ, выходы элементов И второй группы соединены с вхо68 4 дами второго элемента ИЛИ, выход первого элемента ИЛИ соединен с первым входом сумматора-вычитателя, о т л ич а ю щ е е с я тем, что, с целью расширения области применения за счет возможности деления двух переменных. величин, элементы И первой и второй групп выполнены в виде потенциально импульсных, а в сумматор-вычитатель введен второй элемент задержки, выход которого соединен с входом установки в " 1" триггера, вход установки в 0" которого соединен с первым входом сумматора-вычитателя, второй вход сумматора-вычитателя соединен с входом первого элемента задержки, выход которого соединен с первым входом элемента ИЛИ, второй вход которого соединен с выходом элемента И, а выход элемента KIN соединен с выходом сумматора-вычитателя, третий вход которого соединен с входом второго элемента задержки и вторым входом элемента И сумматора-вычитателя, причем разрядные выходы первого счетчика соединены соответственно с потенциальными входами элементов И первой группы и импульсными входами элементов И второй группы, разрядные выходы второго счетчика соединены соответственно с импульсными входами элементов И первой группы и потенциальными входами элементов Vi второй группы, выход второго элемента ИЛИ соединен с вторым входом сумматора-вычитателя, выход которого соединен со счетным входом второго счетчика, первый информационный вход устройства соединен со счетным входом первого счетчика второй информационный вход устройства соединен с третьим входом сумматоравычитателя, установочный вход устройства соединен с установочными входами первого и второго счетчиков.

1305668

Составитель В. Гусев

Редактор Н. Рогулич Техред Д.Олейник Корректор С. Черни

Заказ 1452I46 Тираж 673 Подписное

ВНИИПИ Государственного комитета СССР по делам изобретений и открытий

113035, Москва, Ж-35, Раушская наб., д. 4/5

Производственно-полиграфическое предприятие, г ° Ужгород, ул. Проектная, 4

Устройство для деления Устройство для деления Устройство для деления Устройство для деления 

 

Похожие патенты:

Изобретение относится к вычислительной технике и может быть использовано при умножении чисел в системе счисления с двоичным основанием или основанием, равным целой ступени двух

Изобретение относится к вычислительной технике, в частности к умножителям

Изобретение относится к области вычислительной техники и может быть использовано при разработке быстродействующих арифметических устройств, где применяется контроль на четность

Изобретение относится к области вычислительной техники и предназначено для использования в арифметических узлах вычислительных машин, следящих цифровых приводах

Изобретение относится к области вычислительной техники

Изобретение относится к области вычислительной техники и может быть использовано для быстрого выполнения операции деления

Изобретение относится к области вычислительной техники и может быть использовано при построении высокопроизводительных процессоров цифровых вычислительных машин

Изобретение относится к радиоэлектронике и может быть использовано в вычислительных устройствах для реализации перемножения страниц операндов с любым сочетанием знаков

Изобретение относится к автоматике и вычислительной технике и может быть использовано в вычислительных машинах и устройствах, функционирующих в системе остаточных классов

Изобретение относится к техническим средствам информатики и вычислительной техники и может быть использовано в высокоскоростных арифметико-логических устройствах, в том числе для вычисления быстрого преобразования Фурье и сверток по методу Винограда

Изобретение относится к цифровым умножителям и предназначено для умножения цифрового сигнала (ЦС) на сигнал в форме периодической волны, преимущественно синусоидальной

Изобретение относится к области вычислительной техники и может быть использовано для построения систем передачи и переработки дискретной информации

Изобретение относится к техническим средствам информатики и вычислительной техники и может быть использовано для синтеза арифметико-логических устройств, для создания быстродействующих и высокопроизводительных цифровых устройств умножения в прямых кодах

Изобретение относится к вычислительной технике и может быть использовано для синтеза арифметико-логических устройств, для создания быстродействующих и высокопроизводительных цифровых систем, выполняющих операцию деления чисел в прямых кодах

Изобретение относится к вычислительной технике и может быть использовано для построения вычислительных систем с повышенной достоверностью выдаваемых данных

Изобретение относится к области устройств обработки, соответствующего программного обеспечения и программных последовательностей, которые выполняют математические операции
Наверх