Способ контроля логических схем

 

ОПИСАНИЕ

ИЗОБРЕТЕНИЯ

К АВТОРСКОМУ СВИДЕТЕЛЬСТВУ

l98409

Союз Советскик

Социалистичоскив

Республик

7 )р """"" "- - l

БИО.1Иотт4

Кл. 21а4, 71

Зависимое от авт. свидетельства №

Заявлено 08,М.1966 (№ 1082746/26-9) с присоединением заявки №

Приоритет

МПК С 01г

Комитет по делам иаобретений и открытий при Совете Министров

СССР

УДК 621.374.33.002.56 (088.8) Опубликовано 28.VI.1967. Бюллетень № 14

Дата опубликования описания 21 VIII.1967

Лвторы изобретения

С. Г. Свиркина и Н. Л. Смирнов

Заявитель

СПОСОБ КОНТРОЛЯ ЛОГИЧЕСКИХ СХЕМ

Известные способы контроля логических схем основаны на подаче импульсных напряжений на входы контролируемой схемы и анализе выходных сигналов. Однако эти способы имеют сложный процесс контроля схем совпадения с тремя входами.

В предлагаемом способе упрощение процесса контроля схем совпадения с тремя входами достигается подачей на первый вход парных импульсов одинаковой длительности т1 со сдвигом одного относительно другого на время

4>т», подачей на второй вход импульса, задержанного относительно первого на время

4(ть длительностью тв > t<+r< — 3,, подачей на третий вход одновременно с подачей сигнала на первый импульса т3, длительность которого больше 1ь но меньше t>+z>. Исправность схемы определяют, сравнивая длительность выходных импульсов с длительностью импульсов, подаваемых на первый вход схемы.

На чертеже изображены эпюры напряжений входных и выходных сигналов контролируемой схемы.

Как видно из эпюр входных сигналов, на первый вход контролируемой схемы (эпюра а) подают парные импульсы одинаковой длительности т со сдвигом одного относительно другого на время t,, на второй вход (эпюра б)— импульс, задержанный относительно первого на время 4(т, длительностью т ) tz+xi — 4 и на третий вход (эпюра в) — импульс, поданный одновременно с первым, длительностью т.-, причем 11(та((1+ т .

На эпюре г показан выходной сигнал годной схемы совпадения, а на эпюрах д — к— сигналы на выходе схемы совпадения при наличии в ней неисправностей (характер неисправностей указан для схем с диодными входными цепочками) .

Как видно из эпюр, при годности схемы на ее выходе присутствуют импульсы по длительности только короче т1, а неисправные схемы характеризуются наличием на выходе импульсов равных или больше т,.

Таким образом, если при подаче на входы схемы указанных импульсов все выходные импульсы имеют длительность меньшую чем т1, то схема годна (неисправностей в ней не имеется), если же хоть один из выходных импуль2ф сов имеет длительность равную или большую т . то схема неисправна.

Описанный способ контроля логических схем позволяет автоматизировать процесс контроля, проверять схемы совпадения и с двумя

25 входами, а также прост и надежен.

Предмет изобретения

Способ контроля логических схем, основан30 ный на подаче импульсных напряжений на

198409

7.агиат на 1а3е» с еды сййтдеиш

8.Иг

Боа а,нет д

Офыо Л ооооа сигнапы aa AuLwe иемы сИпа0ений ()фыо Гаейа7а

7 дб ъго 3 оооас7 "

3 .gppceu1"" ! 7Г !

7/

I J

Золоро енЗе"

72

g .таюаожн 3 — " о

Составитель В. Судариков

Редактор Н. Джарагегти Техрсд Л. Я, Бриккер Корректоры: А. А. Король и E. Ф. Полионова

Заказ 2628/7 Тираж 535 Подписное

UIINIIIIII Комитета по дслаи изобретений и открытий при Совете Министров СССР

Москва, Центр, пр, Серова, д. 4

Типография, пр. Сапунова, 2 входы контролируемой схемы и анализе выходных сигналов, от,шча ощийся тем, что, с целью упрощения процесса контроля схем совпадения с тремя входами, на первый вход подают парные импульсы одинаковой длительности т1 со сдвигом одного относительно другого на вРемЯ Lт)ть на втоРой вход подают импульс, задержанный относительно первого на время 4(ст длительностью те) 1т+тт — 1., на третий вход одновременно с подачей сигнала на первый подают импульс та, длительность которого больше tj, но меньше 4+тт, а исправность схемы определяют, сравнивая длительность выходных импульсов с длительностью импульсов, подаваемых на первый вход схемы.

Способ контроля логических схем Способ контроля логических схем 

 

Похожие патенты:

Автоматическое устройство для проведения матричных испытанийизвестны автоматические устройства для автоматического перебора параметров испытуемого устройства, содержащие счетчик импульсов, дешифратор, реле представителей определяющих параметров испытуемой схемы, блок контроля и счетчик отказовых ситуаций.предлагаемое устройство отличается от известных тем, что в нем генератор тактовых импульсов подключен к счетчику импульсов, выходы которого подсоединены к дещифратору сигналов счетчика импульсов, выходы которого подключены к счетчикам отказовых ситуаций и к реле представителей определяющих параметров испытуемой схемы, подсоединенной к блоку контроля, подключенному к счетчикам отказовых ситуаций. предлагаемое устройство позволяет производить перебор произвольных значений определяющих параметров.блок-схема предлагаемого устройства приведена на чертеже.генератор 1 тактовых импульсов подсоедипен к электронному ключу 2 прекращ^ения перебора ситуаций, соединенного со счетчиком импульсов 3. счетчик подсоединен к дещифратору 4 сигналов счетчика импульсов и реле 5 представителей определяющих парм.етров испытуемой схемы 6, подсоединенной кблоку контроля 7, в функции которого входитиндикация отказа испытуемой схемы и включение счетчиков 8 регистрации отказовых ситуаций.для проведения испытаний устанавливают 5 значения участков определяющих параметров при помощи потенциометров (для сопротивлений) и магазинов емкостей (для конденсаторов). генератор 1 тактовых импульсов, определяющий скорость перебора параметров,10 через электронный ключ 2 прекращения перебора ситуаций, последовательно переводит счетчик импульсов 3 из одного состояния в другое. счетчик импульсов 3 служит для статической записи номера ситуации в двоичном15 коде. дешифратор 4 сигналов служит для перевода номера ситуации в соответствующие сигналы, подключающие реле 5. реле 5 подключают соответствующие участки определяющих параметров, значения которых уста-20 новлены заранее, и счетчики блока регистрации отказовых ситуаций.. сигнал испытуемой схемы поступает на блок контроля 7, который проверяет его в соответствии с критерием отказа и в случае реализации отказовой25 ситуации выдает сигнал на счетчики 8 регистрации отказовых ситуаций.для проведения матричных испытаний диапазон изменения определяющих параметров разбивают на участки (кванты). количество30 квантов определяется требуемой точностью // 163822

Изобретение относится к электротехнике, в частности к диагностированию устройств релейной защиты и противоаварийного управления в системах электроснабжения (РЗА)

Изобретение относится к контрольно-измерительной технике и может быть использовано для обнаружения и указания места неисправного элемента в цифровых схемах

Изобретение относится к автоматике и вычислительной технике и может быть использовано при отладке логических блоков, микропроцессорных систем, ЭВМ и т.д

 // 411399
Наверх