Устройство для контроля логических микросхем

 

О П И С А Н И Е (ii) 432505

ИЗОБРЕТЕНИЯ

К АВТОРСКОМУ СВИДЕТЕЛЬСТВУ

Союз Соеетскии

Социалистических

Реслублик с (61) Зависимое от авт. свидетельства (22) Заявлено 04.01.72 (21) 1733176/18-24 с присоединением заявки ¹ (32) Приоритет

Опубликовано 15.06.74. Бюллетень ¹ 22

Дата опубликования описания 31.10.74 (51) М. 1хл. G 06f 11 04

G 0lr 31, 28

Государственный комитет

Совета Министров СССР во делам изоорвтвний и открытий (53) УДК 681.335(088,8) (72) Авторы изобретения

В. Е. Дворкин и О. С. Потураев (71) Заявитель (54) УСТРОЙСТВО ДЛЯ КОНТРОЛЯ ЛОГИЧЕСКИХ МИКРОСХЕМ

Изобретение относится к области вычислительной техники и может быть использовано для обеспечения входного и выходного контроля логических микросхем, используемых, например, в цифровых вычислительных машинах.

Известны устройства для контроля логических микросхем, с помощью которых производится полная и раздельная во времени проверка микросхем по статическим и динамическим параметрам. Это приводит к усложнению программы проверки и снижению производительности при частой смене видов проверки.

Целью настоящего изобретения является повышение производительности контроля микросхем путем совмещения во времени проверки на функционирование с проверкой по динамическим параметрам.

Сущность изобретения заключается в том, что в устройство введен кольцевой регистр сдвига, выход которого соединен с первым входом блока формирования сигналов, второй вход которого подключен к выходу. кольцевого регистра сдвига через группу вентилей, и дешифратор, управляющий вход группы вентилей соединен с первым входом устройства, второй вход которого подключен к первому входу кольцевого регистра сдвига, второй вход которого соединен с выходом задающего генератора.

На чертеже представлена блок-схема устройства, в состав которой входят: кольцевой регистр 1 сдвига, задающий генератор 2, группа вентилей 3, блок 4 формирования сигналов, дешифратор 5, блок коммутаций б, блок измерений 7; 8, 9 — входы устройства; 10 — контролируемая микросхема.

При работе устройства на проверяемую логическую микросхему подаются сигналы, соответствующие минимальным функциональным тестам каждого типа логических микросхем, формируемые по двухступенчатой закоммутированной программе.

Предварительно в кольцевом регистре 1 сдвига устанавливается необходимый для проверки логической микросхемы 10 код. После этого подаются импульсы сдвига от задающего генератора 2, что обеспечивает сдвиг кода, записанного в кольцевом регистре сдвига.

20 Формируемые после каждого импульса сдвига кодовые комбинации с выходов регистра 1 поступают на вход вентилей 3 и на блок 4 формирования сигналов.

Для проверки большинства типов логпче25 ских микросхем набор кодовых комбинаций, подаваемых непосредственно с регистра 1, достаточен для получения минимальных функциональных тестов.

В том случае, если кодовые комбинации с

30 регистра 1 не дают возможности получить ми432505 нимального теста проверяемой микросхемы, открываются вентили 3 и кодовые комбинации с выходов кольцевого регистра сдвига поступают на входы дешифратора 5. Дешифратор образует дополнительные кодовые комбинации, необходимые для получения минимального функционального теста. Эти дополнительные кодовые комбинации выходов дешифратора 5 поступают на входы блока 4, обеспечивающего создание необходимых электрических режимов проверки микросхемы.

Дешифратор 5 и кольцевой регистр 1 сдвига образуют первую ступень коммутаций программы проверки. Повторяемость программы проверки во времени обеспечивают тем, что разряды регистра 1 сдвига образуют кольцо.

С выходов блока 4 кодовые комбинации подаются на блок коммутаций 6, образующий вторую ступень коммутации программы проверки, а с выходов блока 6 поступают минимальные функциональные тесты, которые затем подаются на проверяемую микросхему 10.

Блок 6 обеспечивает необходимую коммутацию выходов проверяемой микросхемы к блоку измерений 7 и входов микросхемы 10 к блоку 4 в зависимости от типа проверяемой микросхемы.

Сигналы с выходов проверяемой микросхемы через блок коммутаций 6 поступают в блок

7, который служит для измерения и фиксации статических и динамических параметров проверяемой логической микросхемы, а также для ее проверки на функционирование.

Кодовые комбинации с выходов кольцевого регистра 1 сдвига формируются или на низкой частоте (десятые доли герца), что позволяет совместить проверку логической микросхемы 10 на функционирование с проверкой по статическим параметрам, или на высокой частоте (несколько мегагерц), что позволяет совместить во времени проверку на функционирование с проверкой по динамическим параметрам.

Для реализации проверки логической микросхемы в динамическом режиме и одновременно на функционирование блок 7 содержит высокочас; отныи двухчастотный осциллограф.

На осциллографе в динамическом режиме наблюдают форму напряжения выхода данной проверяемой логическои микросхемы и сравнивают с известной формой напряжения выхода исправной логической микросхемы данного типа, в случае несовпадения их форм проверяемую логическую микросхему признают негодной, а в случае совпадения — годной.

Одновременно проводятся измерения динамических параметров логических микросхем.

Предмет изобретения

Устройство для контроля логических микросхем, содержащее блок коммутаций, соединен25 ный с блоком измерений и блоком формирования сигналов, задающий генератор, отл ичаю щ е ее я тем, что, с целью повышения производительности контроля, в него введен кольцевой регистр сдвига, выход которого соединен з0 с первым входом блока формирования сигналов, второй вход которого подключен к выходу кольцевого регистра сдвига через группу вентилей, и дешифратор, управляющий вход группы вентилей соединен с первым входом устройства, второй вход которого подключен к первому входу кольцевого регистра сдвига, второй вход которого соединен с выходом задающего генератора.

432505

Г ) Составитель А. Жеренов

Текред Л. Богданова

Корректор А. Язесова

Редактор Б. Нанкина

Заказ 2917/8 Изд. ¹ 1738 Тираж 624 Подписное

ЦНИИПИ Государственного комитета Совета Министров СССР по делам изобретений и открытий

Москва, К-35, Раушская наб., д. 4, 5

Типография, .ð. Сапунова, 2

Г; д

Г- л

Устройство для контроля логических микросхем Устройство для контроля логических микросхем Устройство для контроля логических микросхем 

 

Похожие патенты:

Автоматическое устройство для проведения матричных испытанийизвестны автоматические устройства для автоматического перебора параметров испытуемого устройства, содержащие счетчик импульсов, дешифратор, реле представителей определяющих параметров испытуемой схемы, блок контроля и счетчик отказовых ситуаций.предлагаемое устройство отличается от известных тем, что в нем генератор тактовых импульсов подключен к счетчику импульсов, выходы которого подсоединены к дещифратору сигналов счетчика импульсов, выходы которого подключены к счетчикам отказовых ситуаций и к реле представителей определяющих параметров испытуемой схемы, подсоединенной к блоку контроля, подключенному к счетчикам отказовых ситуаций. предлагаемое устройство позволяет производить перебор произвольных значений определяющих параметров.блок-схема предлагаемого устройства приведена на чертеже.генератор 1 тактовых импульсов подсоедипен к электронному ключу 2 прекращ^ения перебора ситуаций, соединенного со счетчиком импульсов 3. счетчик подсоединен к дещифратору 4 сигналов счетчика импульсов и реле 5 представителей определяющих парм.етров испытуемой схемы 6, подсоединенной кблоку контроля 7, в функции которого входитиндикация отказа испытуемой схемы и включение счетчиков 8 регистрации отказовых ситуаций.для проведения испытаний устанавливают 5 значения участков определяющих параметров при помощи потенциометров (для сопротивлений) и магазинов емкостей (для конденсаторов). генератор 1 тактовых импульсов, определяющий скорость перебора параметров,10 через электронный ключ 2 прекращения перебора ситуаций, последовательно переводит счетчик импульсов 3 из одного состояния в другое. счетчик импульсов 3 служит для статической записи номера ситуации в двоичном15 коде. дешифратор 4 сигналов служит для перевода номера ситуации в соответствующие сигналы, подключающие реле 5. реле 5 подключают соответствующие участки определяющих параметров, значения которых уста-20 новлены заранее, и счетчики блока регистрации отказовых ситуаций.. сигнал испытуемой схемы поступает на блок контроля 7, который проверяет его в соответствии с критерием отказа и в случае реализации отказовой25 ситуации выдает сигнал на счетчики 8 регистрации отказовых ситуаций.для проведения матричных испытаний диапазон изменения определяющих параметров разбивают на участки (кванты). количество30 квантов определяется требуемой точностью // 163822

Изобретение относится к электротехнике, в частности к диагностированию устройств релейной защиты и противоаварийного управления в системах электроснабжения (РЗА)

Изобретение относится к контрольно-измерительной технике и может быть использовано для обнаружения и указания места неисправного элемента в цифровых схемах

Изобретение относится к автоматике и вычислительной технике и может быть использовано при отладке логических блоков, микропроцессорных систем, ЭВМ и т.д
Наверх