Устройство управления умножением и делением

 

Зб 860!

ОПИСАНИЕ

ИЗОБРЕТЕН ИЯ

: К. АВТОРСМОМУ СВИДЕТЕЛЬСТВУ

Союз Советских

Социалистических

- Республик

Зависимое от авт. свидетельства ¹

Заявлено 23;Х1.1970 (№ 1494336/18-24) М. Кл. G 061 7/52

G 061 9/02 с присоединением заявки №

Приоритет

Опубликовано 26Л.1973. Бюллетень № 9

Дата опубликования описания 2.IV.1973

Комитет по делам изобретений и открытий при Спеете Министров

СССР

УД К 681.325.57-58(088.8) с—

В. С. Громов, Б. Я. Фельдман и Б. И. Панферов

Авторы изобретения

Заявитель

Институт электронных управляющих машин

УСТРОЙСТВО УПРАВЛЕНИЯ УМНО)КЕНИЕМ И ДЕЛЕНИЕМ

ДВОИЧНО-ДЕСЯТИЧНЫХ ЧИСЕЛ, ПРЕДСТАВЛЕННЫХ

В ФОРМЕ С ПЕРЕМЕННО-ФИКСИРОВАННОЙ ЗАПЯТОЙ, В АРИФМЕТИЧЕСКОМ УСТРОЙСТВЕ

Изобретение относится к вычислительной технике.

Устройство для управления умножением и делением двоично-десятичных чисел в электронных вычислительных клавишных машинах, в которых числа представляются в регистрах динамического типа в форме с фиксированной запятой, причем положение запятой выбирается оператором с помощью специального переключателя.

Известны устройства управления умножением и делением двоично-десятичных чисел, представленных в форме с переменно-фиксированной запятой, в арифметическом устройстве на динамических регистрах, включающие тактирующий блок с выходами импульсов тактирования разрядов, связанными со входом счетчика местного управления, переключателb положения запятой, триггер управления сдвигом информации и счетчик местного управления.

Предлагаемое устройство отличается тем, что содержит схему «И» записи метки, схему выделения метки и генератор кода метки; шина сигнала первого состояния счетчика местного управления, выход генератора кода метки, единичный выход триггера управления сдвигом присоединены через схему «И» записи метки «о входу первого разряда регистра множителя — делимого арифметического устройства; выход схемы выделения метки через схему совпадения присоединен ко входу установки в нуль триггера управления сдвигом и

5 связан со входом счетчика через схему «И», к которой также присоединен выход переключателя положения запятой, причем при положении переключателя, соответствующем фиксации запятой после О, 1, 2, ...,n — 1 раз10 рядов чисел, выход переключателя подключен к шинам импульсов тактирования, соответственно, 1, 2,,и+1-ro разрядов при делении, а llp11 умножении выход переключателя подключен, соответственно, к цепям n+ I, 15 и — 1, ..., 1 разрядов.

Это позволяет уменьшить оборудование блока для управления умножением и делением электронных клавишных машин на динамических регистрах.

20 На фиг. 1 представлено устройство длч управления умножением и делением; на фиг. 2 — типовая схема последовательного арифметического устройства на динамических р егистр ах.

25 Схема содержит арифметическое устройство 1 на динамических регистрах, тактирующий блок 2 с выходами 8 TP, TP,, ТР„, ТР„+ импульсов тактирования соответственно 1, 2, ..., n, и+1 разрядов, переключатель

368801

50 положения запятой 4, триггер управления сдвигом 5, счетчик местного управления 6; ,вход 7 установки триггера сдвига в «0», схему «И» записи метки 8, схему выделения метки 9, выход 10 первого состояния счетчика местного управления, выход 11 четвертого состояния счетчика местного управления, единичный выход 12 триггера управления сдвигом, схемы «И» 18 — 5, генератор када метки 16, вход 17 первого разряда регистра множителя — делимого арифметического устройства, выход 18 регистров арифметического устройства, схемы «И» 19 и 20.

Последовательное арифметическое устройство на динамических регистрах (фиг. 2) содержит регистр постоянного операнда (множимое или делитель) 21, сум<матор 22, регистр результата 28, регистр множителя — делимого 24.

Работа предлагаемого устройства при умножении и делении отличается от работы известных устройств только в части определения места запятой в результате этих операций. Для этой цели в освободившиеся места регистров результата и множителя-делимого записывают пакет служебны.: символов (меток). Длина пакета меток есть функция принятого числа разрядов после запятой. Количество записываемых меток зависит от типа операции и положения десятичной запятой.

Схема выделения метки служит для определения момента окончания процесса записи меток и момента завершения операции. Умножение и деление выполняются по шагам.

Перед умножением счетчик 6 находится в первом состоянии, а множимое и множитель размещены соответственно в регистрах 21 н

24. Это наложение соответствует первому шагу. На втором шаге включается триггер о, который управляет сдвигам в регистрах 24 и

28 да тех пар, пока в n+1-м разряде регистра 24 не появится цифра множителя, отличная от «О», На каждый сдвиг через схему совпадения 8 в первый разряд регистра 2".заносится метка Я. Зтс продолжается до тех пар, гока счетчик 6 IIe перейдет во второе состояние после срабатывания схемы выделения и. .тки 9. Во втором состоянии метки не запнсыва:стся, так как схема 8 пе сра Hãûвиет. Прн попадании меп<и в и-- -1-й разряд регнст .а 24 срабатывает схема совпадения 18, переводящая счетчик б в третье состояние.

В четвертое состояние счетчик переходит по условию последнего символа в регистре 24.

В четвертом состоянии, когда метка попадает в n+ 1-й разряд регистра 28, схема 14 дает импульс на вход установки триггера 5 в,нулевое состояние. На этом умножение заканчивается.

При делении на первом шаге счетчик 6 находится в пер вам состоянии, а делимое и делитель —.в регистрах 24 и 28. На втором шаге триггер 5 устанавливается в «1» и разр шает сдвиги в регистрах 24 и 28. На каждый сдвиг через схему 8 в первый разряд регистра 24 заносится метка М до тех пор, пока счетчик 6 не перейдет во второе состояние, когда сработает схема 15. При попадании метки в n+ 1-й разряд регистра 24 схема совпадения 18 переводит счетчик в третье состояние. B дальнейшем пакет из и меток интерпретируется нулевым словом. Последний символ переходит в регистр 28, и при попадании его в и+1-й разряд в четвертом состоянии счетчика 6 схема 14 вырабатывает импульс установки триггера 5 в нулевое состояние. На этом деление заканчивается.

Предмет изобретения

Устройство управления умножением и делением двоична-десятичных чисел, представленных в форме с переменно-фиксированной запятой, в арифметическом устройстве, содержа щее тактирующий блок, связанный со счетчиком местного управления, переключатель положения запятой, триггер управления сдвигом информации и логические схемы, отличающееся тем, что, с целью упрощения, оно содержит схему «И» записи метки, схему выделения метки и генератор кода метки; шина сигнала первого состояния счетчика местного ,управления, выход генератора кода метки, единичный выход триггера управления сдвигом присоединены через схему «И» записи метки ко входу первого разряда регистра множителя — делимого арифметического устройства; выход схемы < И» выделения метки связан са входам установ<и в:INль триггера управления сдвигом и сс входом счет:нка через схему «И», к которой присседине выход переключате.i;i запятой, падклкгчеппага к выходным шинам тактпруюшего блок;I.

1 (: ! ! ! !

Z—

1 ! 7

Ф с.7

I .-,1

Ф

Г --

,,:- .

Р— — 4

7 Я !

1 !

) !

: / r, арыу.з

1 + с у ; I ; ! (,.

) I ) ус-Ä

1 1 тр — 4 — — з—

rlr T

368601

Фиг. 2

Редактор Б, Федотов

Заказ 615/9 Изд. № 187 Тираж 647 Подписное

ЦНИИПИ Комитета по делам изобретений и открытий при Совете Министров СССР

Москва, )К-35, Раушская наб., д. 4/5

Типография, пр, Сапунова, 2

Составите:гв P. Акчурин

Текред T. Миронова

Корректоры Е. Денисова и Е. Талалаева

Устройство управления умножением и делением Устройство управления умножением и делением Устройство управления умножением и делением Устройство управления умножением и делением 

 

Похожие патенты:

Изобретение относится к радиоэлектронике и может быть использовано в вычислительных устройствах для реализации перемножения страниц операндов с любым сочетанием знаков

Изобретение относится к автоматике и вычислительной технике и может быть использовано в вычислительных машинах и устройствах, функционирующих в системе остаточных классов

Изобретение относится к техническим средствам информатики и вычислительной техники и может быть использовано в высокоскоростных арифметико-логических устройствах, в том числе для вычисления быстрого преобразования Фурье и сверток по методу Винограда

Изобретение относится к цифровым умножителям и предназначено для умножения цифрового сигнала (ЦС) на сигнал в форме периодической волны, преимущественно синусоидальной

Изобретение относится к области вычислительной техники и может быть использовано для построения систем передачи и переработки дискретной информации

Изобретение относится к техническим средствам информатики и вычислительной техники и может быть использовано для синтеза арифметико-логических устройств, для создания быстродействующих и высокопроизводительных цифровых устройств умножения в прямых кодах

Изобретение относится к вычислительной технике и может быть использовано для синтеза арифметико-логических устройств, для создания быстродействующих и высокопроизводительных цифровых систем, выполняющих операцию деления чисел в прямых кодах

Изобретение относится к вычислительной технике и может быть использовано для построения вычислительных систем с повышенной достоверностью выдаваемых данных

Изобретение относится к области устройств обработки, соответствующего программного обеспечения и программных последовательностей, которые выполняют математические операции
Наверх