Импульсно-фазовая систел\а программногоуправления

 

ii) 423Ю2

ОПИСАН И Е

ИЗОБРЕТЕНИЯ

К АВТОРСКОМУ СВИДЕТЕЛЬСТВУ

Союз Советских

Социалистических

Р@сп т опик (61) Зав:симое от авт. свидетельства (22) Заявлено 20.04.72 (21) 1774718/18-24 с присоединением заявки ¹ (32) Приоритет

Опубликовано 05.04.74. Бюллетень ¹ 13

Дата опубликования описания 12.09.74 (51) М. Ел. G 05Ь 19!32

Государственный комитет

Совета Министрав СССР пе делам изобретений и откРытий (53) УДК 621-503.55 (088.8) (72) Авторы изобретения В. С. Московский, Л. В. Михайлов, А. В. Зинченко и В. А. Соков (71) Заявитель (54) ИМПУЛЬСНО-ФАЗОВАЯ СИСТЕМА ПРОГРАММНОГО

УПРАВЛЕНИЯ

Изобретение относится к области автоматики и вычислительной техники и может найти применение при программном управлении технологическим оборудованием.

Известны импульсно-фазовые системы программного управления, содержащие задающий генератор, один выход которого связан с опорным делителем частоты, а другой через схему суммирования частот — с командным делителем. На схему суммирования частот поступает командная информация от вводного устройства. Входы фазового дискриминатора подключены к выходам опорного и командного делителей частот, а выход — к суммирующему усилителю, который связан с исполнительным механизмом.

Недостатком такой системы является малый допустимый перепад частоты командной информации.

Предлагаемая система отличается от известных тем, что, с целью сокращения времени разгона — торможения привода и обеспечения работоспособности с малой ценой фазы она содержит дополнительно устройство контроля перехода фазы, устройство запоминания фазы и дискриминатор грубого отсчета. Причем входы устройства контроля перехода фазы подключены к выходам цепи обратной связи, командного делителя и задающего генератора, а выходы — к фазовому дискриминатору и устройству запоминания фазы, сосдиненному с задающим генератором и дискриминатором грубого отсчета, вход которого подключен к промежуточному выходу

5 опорного делителя, а выход — к суммирующему усилителю.

На чертеже приведена блок-схема системы.

Система содержит задающий генератор 1, опорный 2 и командный 3 делители частоты, 10 схему 4 суммирования частот, устройство контроля перехода фазы 5, устройство запоминания фазы б. датчик положения 7. фазовый дискриминатор 8, суммирующий усилитель 9, дискриминатор 10 грубого отсчета, исполни13 тельный механизм 11, устройство 12 компенсации сшибок и устройство 13 задания программы.

Система работает следующим образом.

В исходном состоянии, когда командная

20 информация на выходе устройства 13 отсутствует, частота генератора 1 поступает на входы опорного 2 и командного 3 делителей частоты.

Выходные сигналы делителей, равные по частоте, поступают через устройство 5 на фазовый дискриминатор 8, выходной сигнал которого в исходном состоянии равен нулю.

При поступлении командной информации схема суммирования 4 осуществляет ее алгеб30 раическое суммирование с частотой генерато423102

Пред. я е т изобретения

Составитель Н. Белинкова

Техред Л. Куклина

Корректоры: В. Петрова и О. Данишева

Редактор Л. Утехина

Заказ 2207/10 Изд. No 691 Тираж 760 Подписное

ЦНИИПИ Государственного комитета Совета Министров СССР по делам изобретений и открытий

Москва, K-35, Раушская наб., д. 4!5

Типография, пр. Сапунова, 2 ра 1, что приводит к фазовому сдвигу выходного сигнала делителя частоты 3 относительно опорного канала. Это обуславливает появление на выходе фазового дискриминатора 8 напряжения рассогласования, которое через усилитель 9 воздействует на исполнительный механизм 11. Последний кинематпчески связан с датчиком положения 7 и смещает его шкалу, что обуславливает фазовьш сдвиг в выходном сигнале опорного делителя 2. Перемещение исполнительного механизма осуществляется до устранения разности между заданным и отработанным перемещением.

Если динамическая ошибка привода превысит рабочую зону фазового дискриминатора 8 (потеря системой фазы), то временное чередование входных импульсов дискриминатора нарушается и при отсутствии импульсов по одному каналу по другому каналу поступают два импульса. Такое изменение чередования входных импульсов фиксируется устройством контроля 5, которое формирует на выходе 14 сигнал при каждом переходе фазы. Далее этот сигнал поступает в устройство 6 и через дискриминатор 10 усилитель 9 воздействует на исполнительный механизм 11 до тех пор, пока сигнал на выходе дискриминатора не станет равен нулю.

Импульсно-фазовая система программного управления, содержащая устройство задания

5 программы, подключенное к схеме суммирования частот и через устройство компенсации ошибок к суммирующему усилителю, включенному между фазовым дискриминатором и исполнительным механизмом, задающий ге10 нератор, соединенный с опорным делителем и через схему суммирования частот с командным делителем, датчик положения, включенный на выходе опорного делителя, о т л ич а ю щ а я с я тем, что, с целью повышения

15 быстродействия, в систему введены устройство контроля перехода фазы, устройство запоминания фаз и дискриминатор грубого отсчета; причем входы устройства контроля перехода фазы подключены к датчику поло2и жения, командному делителю и задающему генератору, а выходы — «o входам фазового дискриминатора и устройства запоминания фаз, один из входов которого соединен с задающим генератором, а выход — со входом

25 дискриминатора грубого отсчета, другой вход которого соединен с промежуточным выходом опорного делителя, а выход — с суммирующим усилителем

Импульсно-фазовая систел\а программногоуправления Импульсно-фазовая систел\а программногоуправления 

 

Похожие патенты:
Наверх