Устройство для формирования разрядных токов записи

 

О П И С А Н И Е ии 5460I6

ИЗОЫ ИтИН ИЯ

К АВТОРСКОМУ СВИДЕТЕЛЬСТВУ

Союз СоветскихСоциалистических

Республик (61) Дополнительное к авт, свид-ну (22) 3 а явл еп о 19.05.75. (21) 2136346/24 с присоединением заявки № (23) Приоритет

Опубликовано 05.02.77. Бюллетень № 5

Дата опубликования описания 09.03.77 (51) М. Кл.- G 11С 7, 00

Государственный комитет

Совета Министров СССР по делам изобретений и открытий (53) УДК 681.327.6 (088.8) (72) Авторы изобретения

Л. А. Городилова, В. Г. Деревянченко и И. В. Зелинская (71) Заявитель (54) УСТРОЙСТВО

ДЛЯ ФОРМИРОВАНИЯ РАЗРЯДНЫХ

ТОКОВ ЗАПИСИ

Изобретение относится к области запоминающих устрой ств и может быть использовано в качестве устройства для формирования двухполярных разрядных токов записи оперативного запоминающего устройства.

Известны устройства для формирования разрядных токов записи (1, 2J.

Одно из них содержит входной каскад и выходное устройство, выполненное на транзисторах различного типа проводимости (1J.

Для этого устройства характерны большие аппаратурные затраты.

Из известных устройств наиболее близким техническим решением к данному изобретению является устройство для формирования разрядных токов записи положительной и отрицательной полярности, содержащее два рормирователя импульсов тока, каждый из которых содержит входной и два выходных каскада, выполненные на транзисторах и резисторах (2J, 1-1едостатками известного устройства для формирования разрядных токов записи являются наличие в составе устройства двух трансформаторов, не позволяющих получить полную интегральность устройства при изготовлении и ограничивающих быстродействие, недостаточная .помехоустойчивость уст1юйства (лджное срабатывание транзисторов вых; дных каскадов), определяемая порогом срабатывания выходных транзисторов, и неооходимость применения двух п сточников напряжения положительной и отрицательной полярности, каждый из которы.; использует5 ся только при формировании импульсного тока одной полярности.

Целью изобретения является повышение быстродействия и помехоустойчивости устройства, уменьшение потребляемой мощности и количества источников питания в нем.

Поставленная цель достигается тем, что предложенное устройство содержит дополнительные каскады, каждый пз которы.; выполнен на двух транзисторах, база первого и эмпттер в гopOI транзисторов соединены с коллектором транзистора соответствующего входного каскада, коллектор первого транзистора через первый резисгор соединен с шпнои питания, эмиттер подключен непосредственно к коллектору второго транзисгора и через второй резистор к оазе второго транзистора, которая через третий резистор соединена с шинои нулевого потенциала. Эмпттер первого и база второго транзисторов подключены соответственно к базам транзисторов выходных каскадов, Коллекторы транзисторов первых выходных каскадов через четвертый резистор подключены к шине питания. Эмиттеры транзисторов вторых выходных каскадов

30 через пятый резистор соединены с. шиной н .

546016

3 левого потенциала. Эмиттер транзистора первого выходного каскада первого формирователя и коллектор транзистора второго выходного каскада второго формирователя подключены к одной выходной шине устрой.ства. Эм- 5 м;1тер транзистора первого выходного каскад» второго формирователя и коллектор транзистора второго выходного каокада первого формировапгеля соединены с другой выходной шиной устройства. 10

На чертеже представлена электрическая схема устройства для формирования разрядных токов записи.

Устройство содержит два идентичных формирователя 1, 2 импульсов тока. Каждый !5 формирователь 1 и 2 содержит одинаковые входной каскад 3, дополнительный каскад 4, первый 5 и второй 6 выходные каскады.

Функциональные связи в формирователях

1 и 2 идентичны, поэтому приведено описа- 20 ние связей одного формирователя.

База транзистора i входного каскада 3 через последовательно соединенные резисторы

8 и 9 подключена к шине питания 10.

Резисторы 8 и 9 соединены с входной ши- 25 ной 11. Эми1тер транзистора 7 подключен к шине нулевого потенциала 12, а его коллектор через резистор 13 соединен с шиной 10 и непосредственно подключен к базе первого транзистора 14 и эмиттеру второго транзисто- З0 ра 15 каскада 4. Коллектор транзистора 14 через первый резистор 16 соединен с шиной

10, его эмиттер непосредственно подключен к коллектору транзистора 15 и базе транзистора 17 каскада 5, а через второй резистор 18 35 соединен с базами транзистора 15 и транзистора 19 каскада 6, которые через трет1й резистор 20 подключены к шине 12.

Коллекторы транзисторов 17 каскадов 5 формирователей 1 и 2 соединены и через чет- 40 вертый резистор 21 подключены к шине 10.

Эмиттеры транзисторов 19 каскадов 6 формирователей 1 и 2 соединены и через пятый резистор 22 подключены к шине 12. Эмиттер транзистора 17 формирователя 1 соединен с 45 коллектором транзистора 19 формирователя

2 и с одной выходной шиной 2S, а эмиттер транзистора 17 формирователя 2 соединен с коллектором транзистора 19 формирователя

1 и с другой выходной шиной?4, 50

Устройство работает, следующим образом.

В исходном состоянии при отсутствии входных сигналов, подаваемых на базу транзистора 7 через резистор 8 формирователя 1 или формирователя 2, транзисторы 7 входных каскадов 3 открыты и работают в режиме насыщения за счет напряжения, подаваемого на их базы через резисторы 8 и 9. Напряжение коллектора транзистора 7, равное падению напряжения на переходе коллектор-эмиттер, 60

1рикладывается к базе транзистора !4 и к змиттеру транзистора 15, обеспечивая работу транзисторов в режиме отсечки, поскольку его величины недостаточно для отпирания транзистора 14, а переход база-эмиттер тран- 05

4 зистора 15 смещен в обратном направлении.

За счет работы транзистора 14 в режиме огсечки ток через резисторы 16, 18 и 20 не протекает, и базы транзисторов 17 и 19 име1от нулевой потенциал, а транзисторы 17 и 19 закрыты. Таким образом, в исходном состоян11п дополнительные,и выходные каскады закрыты, и мощность не рассеивают.

Входнu11 сигнал отрицательной полярности поступает на шину 11 формирователя 1 или

2 в зависимости от того, какой полярности необходимо сформировать разрядный ток записи. При подаче входного сигнала на шину

11 формирователя 1 формирователь 2 остается в исходном состоянии, и выходной сигнал на нагрузке формируется формирователем 1. При этом транзистор 7 закрывается, транзистор 14 открывается, и по цепочке шина 10, резистор 16, переход коллектор-эмиттер транзистора 14, резисторы 18, 20, шина

12 — протекает ток.

Величины сопротивления резисторов 16, 18, 20 выбраны таким образом, что за счет падения напряжения обеспечивается смещение, необходимое для открывания транзисторов 17 и 19. В результате через нагрузку протекает ток по цепочке: шина 10, резистор 21, переход коллектор-эмиттер транзистора 17 формирователя 1, шина 23, нагрузка, шина 24, переход коллектор-эмиттер транзистора 19 формирователя 1, резистор 22, общая шина 12. Величины сопротивления резисторов 21 и 22 выбраны таким образом, что ток записи и соответственно рассеиваемая мощность определяются величиной сопротивления резистора 21. 1 àêèM ооразом, необходимым условием протекания тока ч.рез нагрузку является одновременное открывание транзисторов 17 и

19 одного формирователя, что повышает помехоустойчивость устройства при отсутствии входного сигнала за счет уменьшения вероятности срабатывания двух транзисторов одновременно при помехе. Резистор, служащий для создания обратной связи и общий для формирователей 1, 2, дополнительно повышает помехоустойчивость вторых выходных каскадов обоих формирователей. При прохождении тока записи через транзисторы 17, 19 происходит накопление заряда в базах. По окончании действия входного сигнала транзистор

7 открывается, а транзистор 14 закрывается.

Потенциал эмиттера транзистора 15 понижается, а потенциал базы транзистора 15 становится выше .потенциала эмиттера за счет накопленного заряда в базах транзисторов 17, 19, В результате транзистор 15 открывается только на время процесса компенсаци накопленного заряда, обеспечивая низко= омную цепь разряда через открытый транзи. стор 7, повышая тем самым быстродействие устройства и улучшая параметры тока записи. При подаче входного сигнала на шину 11 формирователя 2 формирователь 1 остается в исходном состоянии,,входной и дополнительный каскады формирователя 2 работают

546016

Формула изобретения

15 (.оставител» В. Рудаков

Техред Л. Морозова

Редактор Л. Утехина

Корректор Л. КотОва

Заказ 236/16 Изд. М 403 Тираж 799 Подписное

ЦНИИПИ Государственного комитета Совета Министров СССР по делам ll306p òåíèé и открытий

113035, Москва, К-35, Рахгпская наб., д. 4j5

Типография, пр. Сапунова, 2 аналогично соответствующим каскадам формирователя 1, а выходной . чгнпл формирователя 2 определяется протеканием тока по цепочке: шина 10, резистор 21, переход коллектор-эмиттер транзистора 17 формирователя 2, шина 24, нагрузка, шина 23, переход коллектор-амнттер транзистора 19 формирователя

2, ре::ll;l ор 22, общая шина 12. Используя один источник питания (шины 10, 12) формирователи 1, 2 обеспечивают на нагрузке двух- 10 полярный импульс тока, определяемый одним резистором 21.

Устройство для формирования разрядных токов записи, содержащее два формирователя импульсов тока, каждый из KQTOpblY содержит входной и два выходных каскада, выполненные на транзисторах и резисторах, о т л н ч аю щ е е с я тем, что, с целью повышения быстродействия и помехоустойчивости устройства, оно содержит дополнительные кa3êàäû, каждый из .которых выполнен на двух транзисторах, база первого и эмнттер второго 25 транзисторов соединены с коллектором транзистора соответствующего входного каскада; коллектор первого транзистора через первый резистор соединен с шиной питания, а эмиттер непосредственно подключен к коллектору и г р i 1 транзистора н через второй резистор к бале второго транзистора, которая через третий резистор соединена с шиной нулевого потенциала; эмиттер первого и база второго транзисторов подключены соответственно к базам транзисторов выходных каскадов; коллекторы транзисторов первых выходных каскадов через четвертый резистор подключены,к шине питания; эмпттеры транзисторов вторых выходных каскадов через пятый резисгор соединены с шиной нулевого потенциала; эмиттер транзистора первого выходного каскада первого формирователя и коллектор транзистора второго выходного каскада второго формирователя подключены к одной выходной шине устройства; эмпттер транзистора первого выходного каскада второго формирователя и коллектор транзистора второго выходного каскада первого формирователя соединены с другой выходной шиной устройства.

Источники информации, принятые во внимание при экспертизе:

1. Лвторское свидетельство СССР № 270649, М. Кл. G 11С 7!00, 1970.

2. Авторское свидетельство СССР № 270794, М. Кл. G 11С 7/00 (прототип).

Устройство для формирования разрядных токов записи Устройство для формирования разрядных токов записи Устройство для формирования разрядных токов записи 

 

Похожие патенты:

Усилитель // 482862
Наверх