Устройство опроса постоянных и односторонних запоминающий устройств

 

(ii) 4461О4

Q ll M C A H I m E, ИЗО5Р ЕТЕ Ч И

Спев Совстсккк

Содиалисткческих

Республик

К АВТОРСКОМУ СВИДЕТЕЛЬСТВУ! 1 (61) Зависимое от авт. свидетельства (51) М. Кл. б 11с 7I00. (22) Заявлено 02.07.73 (21) 1939892/18-24 с присоединением заявки № (32) Приоритет

Опубликовано 05.10.74. Бюллетень № 37

Дата опубликования описания ОЗХ6.75

Государственный комитет

Совета Министров СССР по делам иэобретеиий и открытий (53) УДК 681.325.66 (088.8) (72) Авторы изобр=тония

Ю. А. Авах и В. К. апатии (71) Заявитель (54) УСТРОЙСТВО ОПРОСА ПОСТОЯБИЫХ

H ОДПОСТОРОНИЙХ ЗАПОМИИАЮ!ЧИХ УСТРОЙСТВ

Изобретение относится к вычислительной технике и, в частности, к устройствам хранения и ввода дискретной информации.

Известны устройства опроса постоянных и односторонних запоминающих устройств, содержащие регистр адреса, выходы которого подключены к входам дешифратора адреса, соединенного с управляющими входами транзисторных ключей, через их выходные элементы шины опроса числового блока подключены к земляной шине.

Однако устройства опроса, использующие транзисторные ключевые схемы подачи сигнала опроса в числовой блок и заземления невыбранных шип, содержат большое количество элементов и достаточно сложны, что приводит к увеличению габаритов и стоимости, а также к снижению надежности устройства. Кроме того, подключение шин опроса к .источнику питания и к

«åìëÿ«oé ши«е через разли.-нные транзисторы, одновременно переводимые из одного ключевого режима в другой (один отпирается, другой запнр".åòñÿ), определяет зависимость формы импульса от разброса параметров транзисторов «влияния температуры на их параметры, что ухудшает оощие характеристики устройства.

Цель изобретения — упрощение устройства и «овышение надежности его работы.

Это достигается тем, что предлагаемое устройство содержит трансформаторы, первичные обмотки которых соединены последовательно и подключены к выходу формирователя сигнала опроса; одна из вторичных обмоток каждого трансформатора подсоединена к переходу коллектор — эмиттер транзистора соответствующего ключа, а другая вторичная обмотка каждого трансформатора подключе10 на к шине нулевого потенциала и входной шине устройства.

На чертеже изображена блок-схема устройства опроса постоянных и односторонних

15 запоминающих устройств. Шины 1 —.1„, onроса числового блока 2 соединены с вторичными обмотками 31 —.3 (т — число шин опроса в числовом блоке 2) трансформаторов

4> —.4,. Вторые концы обмоток 3 —.3 под20 ключены к шине. нулевого потенциала. Пер«ни«ые обмотки 5 —. .5 трансформаторов

4 —.. 4,„ñîåäèíåíû последовательно и подключены к выходу формирователя 6 сигнала onроса. Обмотки 7> —.7 трансформаторов 4i —.

25 —:4„зашунтированы переходами коллектор— эмиттер транзисторных ключей 81 —.8m, управляющие входы которых (в данном случае база и эмиттер) подключены к дешифратору 9 адреса, соединенному по входам с регистром

10 адреса.

446104

Предмет изобретения

Составитель Ю. Авах

Техред В. Рыбакова

Редактор С. Бычихииа

Корректоры: Е. Мохова и 3. Тарасова

Заказ 1208/9 Изд, № 554 Тираж 591 Подписное

ЦНИИПИ Государственного комитета Совета Министров СССР по делам изобретений и открытий

Москва, 5К-35, Раушская наб., д. 4/5

Типография, пр. Сапунова, 2

Предлагаемое устройство работает следующим образом.

В соответствии с кодом адреса, поступившим в регистр 10 адреса, на выходах дешифратора 9 адреса появляются сигналы, отпирающие все транзисторы 8, кроме выбранного.

Предположим, что выбран транзистор 8з, он остается запертым, а транзисторы 8ь 8, 84 — . —:8 открываются. После этого с формирователя 6 сигнала опроса в обмотки 5> —..-5 подается сигнал опроса. У трансформаторов 4ь

4„44 — . 4,» обмотки 7ь 7„74 —.7„„зашунтированы малым сопротивлением открытых переходов коллектор — эмиттер транзисторов 8, поэтому сердечники этих трансформаторов не перемагничиваются, и их первичные обмотки

5ь 5, 54 —. .5,„представляют для сигнала опроса малое активное сопротивление. Почти вся мощность сигнала опроса через трансформатор 43 обмотка 73 которого практически разорвана, передается в выбранную шину 1з опроса числового блока 2. Остальные шины lь

1в, 14 —. 1 опроса числового блока 2 соединены с шиной нулевого потенциала через малое сопротивление обмоток 3ь 3, 34 —.. 3m.

Сигналы с выхода дешифратора 9 адреса снимаются после окончания сигнала на выходе формирователя 6 сигнала опроса. Если требуется гальваническая развязка дешифратора 9 и числового блока 2, то транзисторами 8> — . 8„шунтируютея отдельные вторичные обмотки 7 —.7,„, как показано на схеме. Когда в гальванической развязке нет необходимости, обмотки 7> — . 7 могут отсутствовать, а

5 транзисторами 8> —.8„„шунтируются вторичные обмотки 3> — . 3, чем достигается дополнительное упрощение устройства за счет того, что трансформаторы 4 —.4„, имеют только по одной вторичной обмотке.

Устройство опроса постоянных и односторонних запоминающих устройств, содержащее

15 регистр адреса, выходы которого подключены к входам дешифратора адреса, соединенного с управляющими входами транзисторных ключей, и формирователь сигнала опроса, о тл и ч а ю щ е е с я тем, что, с целью упрощения

20 устройства и повышения надежности его работы, оно содержит трансформаторы, первичные обмотки которых соединены последовательно и подключены к выходу формирователя сигнала опроса; одна из вторичных обмоток

25 каждого трансформатора подсоединена к:переходу коллектор — эмиттер транзистора соответствующего ключа, а другая вторичная обмотка каждого трансформатора подключена к шине нулевого потенциала и входной

З0 шине устройства.

Устройство опроса постоянных и односторонних запоминающий устройств Устройство опроса постоянных и односторонних запоминающий устройств 

 

Наверх