Устройство для синхронизации импульсов

 

Совоз Соеетсиих

Социалистических

Республик (11) 607343

К А®ТОМСКОМУ . СВИДИТЮЛЬСТВУ (о1) Дополмительиое к авт. свил-ву у (5в) М. Кл.

Н 03 К j.9/4Q (22) Заявлено ЗО.08.74 (21) 2056534/18 21 с присоединеииеы заявки ¹

Ъ (23) ПриоритетГосударственный комитет

Соввта ввиннстроа СССР

Ilo делам изобретений и открытий (43) Опубликоваио15.05,7ф.Бюллетень ¹ 18 (4б) Дата опубликования описаиии12.06.78 (53) УДК 621.382 (088.8) (72) Автор. изобретения

Ф. Б. Халитов (71) Заявитель (54) УСТРОЙСТВО ДЛЯ СИНХРОНИЗАЦИИ ИИНУЛЬСОВ частоты 11), 1, Изобретение относится к области авто матики, импульсной и вычислительной техники, в частности к устройствам синхронизации импульсов, Известны устройства для синхронизации импульсов, которые привязывают" асинхронные входные сигналы к импульсам тактовой

Недостатком таких синхронизаторов является низкая помехоустойчивость.

Известны устройства для синхронизации импульсов, содержашие шину входного сигнала, две шины тактовых импульсов, два тактируемых триггера, 36 -триггер с установочными входами, два двухвходовых элемента И-НЕ и один трехвходовый элемент

И-НЕ, выходы первого тактируемого триггера соединены с одноименными входами второго тактируемого триггера, выходы

Явз триггера соединены с информационными входами первого тактируемого триггера, выходы двухвходовых элементов И-НЕ соепинены соотэетственпо с счетными вхопами гактируемых тригr еров, выход трехвкоппово- д

2 го элемента И-НЕ соединен с5-входом

Яб-триггера, 1 2), Недостатком такого устройства для синхронизации импульсов является недостаточно высокая помехоустойчивость, С целью повышения помехоустойчивости в предлагаемом устройстве для синхрониза ции импульсов первый и второй входы трехвходового элемента И-HE соединены с единичными выходами первого и второго тактируемых триггеров соответственно, первый вход каждого двухвходового элемента И-НЕ соединен соответственно с первой и вто.рой шинами тактовых импульсов, вторые входы двухвходовых элементов И-НЕ соединены с нулевыми установочными входами всех триггеров и шиной входного сигнала, третий вход трехвходового элемента И-НЕ соединен с второй шиной тактовых импульсов, На чертеже представлена схема предлагаемого устройства синхронизации импульсов, Устройство состоит из двух тактируемых триггеров 1,2, Яб григгера 3, двух

607343

ВНИИ П11 Заки;з 2623/43 Тираж 1086 Подписное

Фи.,иал П1111 «Пг тоит", и. Ужгород, ул, I. роектидя, 4

3 двухвходовых элементов И-HE 4,5, трехвходового элемента И-НЕ 6, шины 7 первого тактового импульса, шины 8 второго тактового импульса, шины 9 входных импульсов и выходной шины 10. 5

Усгройство работает следующим образом, При отсутс гвин входного сигнала с шины 9 на входах триггеров 1 - 3 присутствует логический "0", на инверсных выхо- 0 дех /- логическая "1, а на врямых выходах - логический О". Тактовые импульсы с шин 7 и 8, приходящие на входы элементов И-НЕ 4 - 6, не изменяют состояние устройства, и на выходной шине 10 сигнал

Отсутствует, При ноступлении по шине 9 сигнала положительнойй полярности тактовый импульс с шины 7 проходит через элемент И-НЕ 4 и переключает триггер J., Потенциалы на входах триггера 2 мен яются«

С прямого выхода триггера 1 на weменг И -НЕ 6 подается первый разрешающий сигнал (логическая «1 ). Приходящий за такговым импульсом с шины 7 тактовый импульс с шины 8 передним фронтом переключает триггер 2, и на втором входе элемента И-НЕ 6 появляется второй разрешающий сигнал (логическая "1 ). Этот же тактовый импульс с шины 8 по третьему входу элемента И-НЕ 6 проходит на выходную шину 10 и одновременно переключает

Я9 - триггер 3. Потенциалы на входах триггера 1 меняются, Следующий тактовый импульс с шины 7 переключает триггер 1, 35 при этом меняются потенциалы на входах триггера 2, а на один из входов элемента

И HE 6 подается запрещающий сигнал (логический 0 ). Следующий тактовый импульс

40 с шины 8 переключает триггер 2, но не проходит на выходную шину 10, Таким образокг, на. один входной сигнал на выходе устройства появляется один тактовый сигнал, Формула изобретения

Устройство для синхронизации импульсов, содержащее шину входногосигнала,, две шины тактовых импульсов, два тактируемых триггера, Яб григгер с установочными входами, два двухвходовых элемента И-НЕ и один трехвходовый элемент И-НЕ, выходы первого тактируемого триггера соединены с одноименными входами второго тактируемого триггера, выходы Яб грнггера соединены с информационными входами первого тактируемого триггера, выходы двухвходовых элементов И-HE соединены соответственно с счетными входами тактируемых триггеров, выход трехвходового элемента.

И-НЕ соединен с S.- входом Я8 триггера, о т л и ч а ю щ е е с я тем, что, с целью повышения помехоустойчивости, первый и второй входы трехвходового элемента И-HE соединены с единичными выходами первого и второго тактируемых триггеров соответственно, первый вход каждого двухвходового элемента И-НЕ соединен соответственно. с первой и второй шинами так-. товых импульсов, вторые входы двухвходовых элементов И-НЕ соединены с нулевыми установочными входами всех триггеров и шиной входного сигнала, третий вход трехвходового элемента И-НЕ соединен с второй шиной тактовых импульсов.

Источники информации, принятьге во внимание при экспертизе:

1, Авторское свидетельство СССР

М 308513, кл. Н 03 К 17/00,19,11.69.

2. Авторское свидетельство СССР

М 424311, кл. Н 03 К 5/13, 18.04.72.

Устройство для синхронизации импульсов Устройство для синхронизации импульсов 

 

Похожие патенты:

Изобретение относится к электроизмерениям, автоматике, импульсной, преобразовательной и др.технике и может быть использовано в качестве многофункционального устройства, например, сравнение фаз или напряжений, или длительностей, или формирователей в интегральном исполнении

Изобретение относится к области вычислительной техники и может быть использовано в сверхбольших интегральных схемах в качестве элементной базы устройств каскадной логики и конвейерной обработки данных, в частности при реализации арифметических и логических устройств

Изобретение относится к конструированию БИС, используемых в вычислительной технике

Изобретение относится к цифровой вычислительной технике и может быть использовано в МДП интегральных схемах в качестве устройства логической обработки многоразрядных двоичных данных

Изобретение относится к вычислительной технике

Изобретение относится к логическим схемам, реализуемым магнитными квантовыми точками

Изобретение относится к области цифровой и вычислительной техники и может быть использовано при приеме, демодуляции и обработке сигналов с различной структурой по модели сигнала и возможностью быстрой, автоматической настройки на сигнал при повторном выходе на него

Изобретение относится к микросистемной технике, а именно к инверторам для пассивных логических микросистем
Наверх