Устройство для считывания информации из блоков памяти

 

Союз Соеетскик

Социалистических

Республик

ОП ИСАНИ Е

ИЗОБРЕТЕНИЯ

К АВТОРСКОМУ СВИДЕТЕЛЬСТВУ

< ?46718 г (61) Дополнительное к авт. свид-ву— (22) Заявлено 05.04.77 (21) 2472625/18-24 с присоединением заявки №вЂ” (23) Приоритет— (51) М. Кл.

G 11 С 7/00

Гасударстееииый комитет

Опубликовано 07.07.80. Бюллетень № 25

Дата опубликования описания 17.07.80 (53) УДК 681.327..25 (088.8) пп делам изобретений и открытий (72) Авторы изобретения

А. 1О. Гурьев и Л. М. Метрик (71) Заявитель (54) УСТРОЙСТВО ДЛЯ СЧИТЫВАНИЯ ИНФОРМАЦИИ

ИЗ БЛОКОВ ПАМЯТИ

Изобретение относится к области вычислительной техники, в частности к устройствам для обработки многозначного ответа и может быть использовано, например, в ассоциативных запоминающих устройствах (A3Y) и коммутаторах. .Известны устройства для обработки многозиачного ответа, решающие задачу последовательной выборки элементов в порядке, обусловленным установленным приоритетом 11).

Известное устройство выполнено на

МДП-транзисторах с каналами разного типа проводимости и навесных диодах, что приводит к большим габаритам, так как наличие навесных диодов затрудняет его реализацию в рамках МДП-технологии и большой мощности рассеивания, так как устройство статическое.

Известно устройство для считывания информации из ассоциативного запоминающего блока, содержащее входы транзистора, истоки которых соединены с соответствующими словарными шипами, выходные транзисторы, стоки которых соединены с соответствующими словарными шинами, а истоки --- с шиной нулевого потенциала, транзисторы подготовки, стоки которых соединены со словарными шинами, а истоки— с шиной нулевого потенциала, шину сброса; а также блок выработки признака ответа и заряжающие транзисторы подключены к соответствующим словарным шинам 12).

Известное устройство является динамическим устройством с малым уровнем рассеиваемой мощности и обладает меньшими габаритами.

Недостаток известного — относительно невысокое быстродействие при обработке . большого массива слов, так как для обработки каждого слова из группы, составляющей многозначный ответ, необходимо затра. тить Nтактов,,где N -- разрядность кода адреса слов, подлежащих обработке.

Цель изобретения — увеличение быстро действия устройства;

Поставленная цель достигается тем, чт, в устройство, содержащее словарные ши ны, подключенные к истока м входны,»

Ю гранзисторов, к стокам транзисторов подготовки и к стокам соответствующих вы ходных транзисторов, истоки которых сое динены с шиной нулевого потенциала, с ко торой соединены истоки транзисторов под

746718 готовки, затворы которых соединены с шиной подготовки, и шиной опроса и питания, введены адресные шины и шины предзаряда, зарядные, предзарядные и адресные транзисторы, конденсаторы и элементы памяти, входы которых соединены с истоками соответствующих зарядных транзисторов, стоки и затворы которых подключены соответственно к словарным шинам и шинам on-роса, выходы элементов памяти соединены с затворами соответствующих выходных транзисторов и с затворами адресных транзисторов, истоки и стоки которых подключены соответственно к шине нулевого потенциала и адресным шинам, соединенным с истоками транзисторов предзаряда, затворы и стоки которых подключены соответственно к шине предзаряда и к шине питания, а конденсаторы включены между словарной шиной и шиной нулевого потенциала, а также тем, что элемент памяти содержит полевой транзистор и конденсатор, первый вывод которого соединен с входом элемента памяти и с затвором полевого транзистора, второй вывод — со стоком полевого транзистора, исток которого соединен с выходом элемента памяти.

На чертеже представлено предлагаемое устройство.

Устройство содержит входные транзисторы 1, затворы которых соединены с шиной 2 сигналов выборки, истоки которых соединены со словарными шинами 3, связанными с истоками транзисторов 4 подготовки и стоками выходных транзисторов

5, стоки которых соединены с шиной 6 нулевого потенциала, затворы транзисторов

4 подготовки подключены к шине 7 подготовки, зарядные 8, предзарядные 9 и адресные 10 транзисторы, конденсаторы 11 и элементы 12 памяти, которые состоят из полевого транзистора 13 н конденсатора 14, затворы зарядных транзисторов 8 соединены с шиной 15 опроса, стоки адресных транзисторов 10 — с адресными шинами 16, затворы транзисторов предзаряда соединены с шинами 1? предзаряда, стоки их— с шинами 18 питания.

Устройство работает следующим образом.

На затворы входных транзисторов 1 подаются сигналы выборки элементов (слов), составляющих многозначный ответ. Одновременно на затворы зарядных транзисторов 8 по шине опроса подается открывающий потенциал. Таким образом, происходит заряд соответствующих конденсаторов 11 и конденсаторов 14 в элементах 12 памяти, Затем входные 1 и зарядные 8 транзисторы закрываются, после чего на сток полевых транзисторов 13 подается импульс, который поступает на затворы выходных транзисторов 5, соединенных с открытыми транзисторами 13. Через открытые выход26

2$

$6

3$

46

4$

$6

$$ ные транзисторы 5 происходит разряд конденсаторов 11, кроме конденсатора, соединенного со словарной шиной 2, которой соответствует слово, имеющее наивысшиый приоритет среди составивших многозначный ответ.

Таким образом, выделяется слово, подлежащее дальнейшей обработке. Если необходимо определить код адреса этого слова, то на затворы зарядных транзисторов

8 по шине 15 опроса подается открывающий потенциал и через зарядные транзисторы 8 происходит частичный разряд всех конденсаторов 14 в элементах 12 памяти на разрядные конденсаторы 11. Кроме конденсаторов 14 выбранных элементов памяти, т. е. тех, которые соединены со словарной шиной 2, выбранной в первом цикле работы устройства.

Соотношение емкостей конденсаторов 11 и 14 выбирается таким, чтобы во втором цикле работы устройства на конденсаторах 14 элементов памяти, соответствующих невыбранным словам, т. е. соединенным с разряженными конденсаторами 11, оставался потенциал, меньше порогового напряжения открывания транзисторов 13 onроса. Одновременно на затворы предзарядных транзисторов 9 по шине 17 предзаряда подается открывающий потенциал и происходит заряд паразитных емкостей адресных шин 16 от шины 18 питания. Затем на стоки транзисторов 13 опроса подается импульс, который поступает на затворы тех адресных транзисторов 10, которые соединены с выходами выбранных элементов памяти.

Через эти транзисторы происходит разряд соответствующих паразитных емкостей адресных шин 16, на этих шинах устанавливается инверсный код адреса выбранной строки. Для нахождения следующего слова, подлежащего обработке, необходимо исключить из рассмотрения уже выбранное слово, т. е. на входы устройства подать сигнал от соответствующих слов, оставшихся невыбранными после очередного цикла обработки.

Для каждого цикла обработки много\ эначного. ответа необходимо производить подготовку устройства, что осуществляется с помощью транзисторов 4 подготовки, через которые производится разряд конденсаторов 11 и конденсаторов 14 на шину 6 нулевого потенциала, для чего на затворы транзисторов 4 подготовки и на шину l 5. опроса, т. е. на затворы зарядных транзисторов подается открывающий потенциал.

Таким образом, в предложенном устройстве время выборки очередной строки из группы, составляющий многозначный ответ, постоянно и не зависит от разрядности кода адреса обрабатываемых слов.

При этом для выделения одного слова, имеющего наивысший приоритет в группе, 746718

Формула изобретения

1

77 lб

/7 З If ! Ф

Составитель Ю. Ушаков

Текред К. Шуфрич Корректор Г. Рендетник

Тираж 652 Подписное

ЦНИИПИ Государственного комитета СССР по делам нзооретеннй и открытий

113035, Москва,,Ж--35, Раушская иаб., д. 4)5

Филиал ППП <Патент». г. Ужгород, ул. Проектная, 4

Редактор T. Петрова

Заказ 3959f44 составившей многозначный ответ, требуется затратить один цикл обращения к устройству. Этот режим характерен для безадресных АЗУ.

Для получения адреса слова, подлежащего обработке, что имеет место в ассоциативно-адресном ЗУ, необходимо затратить два цикла обращения к устройству.

f. Устройство для считывания информации из блоков памяти, содержащее словарные. шины, подключенные к истокам входных транзисторов, к стокам транзисторов подготовки и к стокам соответствующих выходных транзисторов, истоки которых соединены с шиной нулевого потенциала, с которой соединены истоки тран-. зисторов подготовки, затворы которых соединены с шиной подготовки, и шины опро.са и питания, отличающееся тем, что, с целью увеличения быстродействия устройства, в него введены адресные шины и шины предразряда, зарядные и предзарядные и адресные транзисторы, конденсаторы н элементы памяти, входы которых соединены с истоками соответствующих зарядных транзисторов, стоки и затворы которых подключены соответственно к словарным шинам н шинам опроса, выходы элементов памяти соединены с затворами соответствующих выходных транзисторов н с затворами адресных транзисторов, истоки н стоки которых подключены соответственно к шине нулевого потенциала и к адресным шинам, соединенным с истоками транзисторов предзаряда, затворы н стоки которых подключены соответственно к шине предзаряда н к шине питания, а конденсаторы включены

1@ между словарной шиной и шиной нулевого потенциала.

2. Устройство для считывания информации из блока памяти по п. l, отличающееся тем, что элемент памяти содержит полевой транзистор и конденсатор, первый вывод которого соединен с входом элемента памяти н с затвором полевого транзистора, второй вывод — co стоком полевого транзистора, исток которого соединен с выходом элемента памяти.

Источники информации, принятые во внимание при экспертизе

1. 1ЕЕЕ 1. Solid — State Circuits, 1970, 5, № 5, с, 208 — 215.

2 Авторское свидетельство СССР № 497636, кл. Ст 11 С 1500, 30.12.74 (прототип).

Устройство для считывания информации из блоков памяти Устройство для считывания информации из блоков памяти Устройство для считывания информации из блоков памяти 

 

Похожие патенты:

Изобретение относится к вычислительной технике, в частности к запоминающим устройствам, и может быть использовано при создании систем, ориентированных на широкий спектр методов и алгоритмов распознавания образов и обработки изображений, анализа нечеткой информации
Наверх