Запоминающее устройство

 

ОПИСАНИЕ

ИЗОБРЕТЕНИЯ

CoIo3 Сааетскик

Соцйалнстмческих

Республик

< Р99011

К АВТОРСКОМУ СВ ЕТЕЛЬСТВУ (61) Дополнительное Ic авт. свид-еу (22) заявлено 170479 (2!) 2756081/18-24 {51)М. Кп.

G ll С 19/00 с присоединением заявки Ю (23) Приоритет

Гоеударственыый комитет

СССР яо делам изобретений м открытий

Опубликовано 23.0181. Suллетень 149 3

Дата опубликования описания 230181

{53) УДК 681.327. 66 (088. 8) (72) Авторы изобретения

Э

В . C . .Гантман и Б .А. Алексеев (71) Заявитель (54) ЗАПОМИНИОЫ(ЕЯ УСТРОЛСТВО

Изобретение относится к вычисли. тельной технике, в частности к эа поминающим устройствам,.предназна-; ченным для использования, например, в составе электронного сенсорного переключателя программ в телевизоре.

Известны эапомииающие устройства (ЗУ) на триггерах с несколькими устойчивыми состояниями, Триггеры составляются из отдельных одинаковых ячеек, число которых равно числу ус- тойчивых состояний триггера. Ячейки связаны между. собой цепями взаимно блокирующей обратной связи Ь1 . 15

Однако такие схемы являются сложными по количеству связей и количест. ву работающих s них элементов, Кроме того, количество входов элементов,работающих в таких схемах, зависит от 20 разрядности ЗУ и резко увеличивается с увеличением разрядности,так же как количество нагрузок на них. Все это приводит к понижению надежности и экономичности ЗУ, сильно затрудняя, K то- 25 му же,реализацию многоразрядного Эу.

Частично эти недостатки устранены в ЗУ с шифраторами.

Наиболее близким по технической сущности к предлагаемому является за-30 поминающее устройство, содержащее

MRS-триггеров, и- информационных шин и шифратор, который управляет триггерами (2).

В случае, когда сигналом какоголибо входа необходимо включить определенные триггеры, этот вход подключается к схемам логических сборок на входах S этих триггеров и на схемы логических сборок входов и остальных триггеров.

Недостатком этой схемы также является сложность, большое количество связей, элементов и их нагрузок, что приводит к понижению надежности и экономичности схемы.

Цель изобретения - повышение надежности устройства.

Поставленная цель достигается тем, что в запоминающее устройство,содержащее Ю-триггеры и информационные шины;введены первый элемент И и вторые элементы И, первые входы которых соединены с выходом первого, элемента

И, вторые входы вторых элементов И подключены к информационным шинам, входам первого элемента И и R-входам

k5-триггеров, 5-входы которых соединены с выходами вторых элементов И.

799011

На Фиг. 1 изображена функциональная схема предлагаемого изобретения; на Фиг. 2 - временная диаграмма устройства.

Схема содержит RS-триггеры 1.11.п(где и-числа разрядов),элементы И

2 ° 1-2.n,ýëeìåíò И З,информационные шины 4.1-4.п.

Устройство работает следующим образом.

Исходные сигналы на информационных шинах 4.1-4 И вЂ” единичные уровни.

Исходные состояния триггеров 1.1-1.п не имеют значения.

Нулевой сигнал шины 4.1 производит установку в 1 по входу триггера

1.i. Одновременно, пройдя через элемент ИЛИ 3, сигнал инвертируется и разрешает прохождение единичных исходных уровней остальных шин 4.1-4.п через элементы И 2.1-2.п íà R-входы остальных триггеров 1.1-1.п.Эти 20 триггеры 1.1-1. и устанавливаются в 0 .Устанавливаемому же в единичное состояние триггеру 1.1 сигнал Р-входа помешать не может, так как элемент

И 2.1 R -входа триггера 1. 1, будучи g5 открыт сигналом с выхода элемента И 3, рдновременно закрыт нулевым сигналом шин 4.1.

По окончании действия нулевого сигнала шины 4.) схема устанавливает- ЗО ся в исходное состояние, а триггер

1. 1 остается включенным в единичное состояние. В устройстве работает единствен-. ный (независимо от разрядности ЗУ> ноговходовый и многонагрузочный (И входов и и нагрузок) элемент, все остальные реализуются малым числом дешевых, надежных двухвходовых элементов И. Начальная установка ЗУ в ну левое состояние легко может быть осу- 40 ществлена соответствующим сигналом, поданным на дополнительный вход к

0+1-й fíà чертеже не показан) элемен та,И. Элементы схемы имеют минимальное число связей. 45

CReMy относительно легко можно реализовать в виде интегральной микросхемы на несколько разрядов. Увеличение разрядности нб. единицу в устройстве приводит лишь к необходимо« сти введения двух связей разряда (с входом и выходом элемента И на tl входов

Нагрузка с увеличением разрядности увеличивается лишь на единицу и только для одного элемента.

Запоминающее -устройство, выполненное, например, íà TTJI микросхемах серии 134, потребляет около 1 мА на разряд . Возможно также применение и любых других серий логических микросхем, так как вентили и многовходовые расширители имеются в составе всех серий микросхем.

Таким образом, применение в Зу дополнительных элементов и новых связей позволяет существенно упростить схему (по сравнению с известной) и повысить ее надежность и экономичность, а также значительно расширить класс устройств, в которых оно может бытьиспользовано (за счет легкого наращивания разрядности).

Кромэ того, возможно применение такого Зу в сенсорных устройствах коммутации режимов бытовой электрон ной аппаратуры.

Формула изобретения

Запоминающее устройство, содержащее

Щ-триггеры и информационные шины, о т л и ч а ю щ е е с я тем, что, с целью повышения надежности устройства, в него введены первый элемент

И и вторые элементы И, первые входы которых соединены с выходом первого элемента И, вторые входы вторых элементов И подключены к информационным шинам, входам первого элемента И и

R-входам RS-триггеров, $- входы которых соединены с выходами вторых элементов И.

Источники информации, принятые во внимание при экспертизе

1. Забелин К.И. Электронный выбор программ в телевизорах. М., Энергия, 1973, с. 22-46, рнс. 12.

2. Забелин К.И, Электронный Выбор программ в телевизорах.

М., Энергия, 1978, с. 22-46, рис. 16 (прототип).

79901) Составитель А. Воронин

Техред T.Матюка Корректор С. Иекмар

Редактор Т. Кугрышева

Филиал ППП Патент, r . Ужгород, Ул. Проектная, 4

Заказ 10079/76 Тираж 656 Подписное

ВНИИПИ Государствениогэ комитета СССР по аелам изобретений и открытий

)13035, Москва, Ж-35, Раушская наб., д. 4/5

Запоминающее устройство Запоминающее устройство Запоминающее устройство Запоминающее устройство 

 

Похожие патенты:

Изобретение относится к вычислительной технике и может быть использовано в различных цифровых устройствах, работающих в условиях воздействия помех

Изобретение относится к импульсной технике и может быть использовано в устройствах вычислительной техники и систем управления, работающих в условиях воздействия помех

Изобретение относится к сдвиговым регистрам, включающим в себя множество каскадированных ступеней, каждая из которых имеет входной вывод и выходной вывод

Изобретение относится к вычислительной технике и может быть использовано при построении универсальных и специализированных управляющих устройств, а также в устройствах диагностирования

Изобретение относится к области вычислительной техники и может быть использовано при построении универсальных и специализированных управляющих устройств и устройств диагностирования

Изобретение относится к устройству обращения циклического сдвига и/или обращенного перемежения данных

Изобретение относится к программируемому материалу памяти и к ячейке памяти, содержащей указанный материал памяти, в частности к тонкопленочной ячейке памяти

Изобретение относится к вычислительной технике и может быть использовано при построении универсальных и специализированных автоматических управляющих устройств, а также в устройствах диагностирования

Изобретение относится к области вычислительной техники и может быть использовано при построении универсальных и специализированных управляющих устройств, а также в устройствах диагностирования

Изобретение относится к цифровой вычислительной технике и может быть использовано в процессорах ЭВМ и в устройствах цифровой автоматики
Наверх