Устройство блочной синхронизации циклических кодов

 

Союз Соеетсинк

Социалистических

Республик

ОП ИСАНИЕ

ИЗОБРЕТЕНИЯ

К АВЧОРСКОНУ СВИ ЕТВЛЬСТВУ

gs>919127 (61) Дополнительное к авт. свид-ву (22) Заявлено 31Р 380 (2f ) 290 3152/18-09 с присоединением заявки Мо (23) Приоритет

Опубликовано 0704Я2 Бюллетень 1449 о13

Дата опубликования описания Q7Q482

<я)м. кл.

H 04 L 7/08

Государственный комитет

СССР по делам изобретений н открытий (53) УДК 621. 394. .662(088.8) (72) Авторы изобретения

A° . 0 ° Ãóðäóñ и Е.М.Злочевский (71) Заявитель (54) УСТРОЙСТВО БЛОЧНОЙ СИНХРОНИЗАЦИИ

ЦИКЛИЧЕСКИХ КОДОВ

Изобретение относится к импульсной технике и может быть использовано в системах передачи дискретной информации.

Известно устройство блочной синхронизации циклических кодов, содержащее анализатор, дешифратор и генератор тактовых импульсов (ГТИ), выход которого через первый делитель частоты подключен ко входу анализатора (1). через второй делитель частоты подсоединен ко второму входу элемента ИЛИ, первый вход которого подключен ко второму входу первого делителя частоты и первому входу ключа, ко второму входу которого подключен выход анализатора, а выход ключа через дешифратор подсоединен к первому входу переключателя,ко второму входу которого подключен дополнительный выход генератора ТИ.

На фиг. 1 представлена структурноэлектрическая схема устройства; на фиг. 2 — графики, поясняющие его работу.

Устройство содержит анализатор 1, ключ 2, дешифратор 3, переключатель

4, блок 5 л-разрядных счетчиков, первый элемент ИЛИ 6, генератор ТИ 7, первый делитель 8 частоты, второй элемент ИЛИ 9 и второй; елитель 10 частоты.

Устройство работает следующим об— разом.

Двоичная информация, закодированная циклическим кодом поступает на вход анализатора 1 кодовой комбинации, который осуществляет деление п-элементных двоичных блоков на

Однако устройство имеет высокую вероятность сложной синхронизации.

Цель изобретения — уменьшение ве- 15 роятности сложной синхронизации.

Для достижения цели в устройство блочной синхронизации циклических кодов, содержащее анализатор, дешифратор и генератор тактовых импуль- 20 сов (ГТИ), выход которого через первый делитель частоты подключен ко входу анализатора, введены ключ, второй делитель частоты, а также последовательно соединенные переключа- 25 тель, блок m-разрядных счетчиков, первый элемент ИЛИ, и второй элемент

ИЛИ, выход которого подсоединен к дополнительному входу блока в-разрядных счетчиков, выход генератора ТИ 30

919127 рождающий полином q (х) используемого кода.

Ключ 2 в режиме поиска начала кодового блока (слова) открыт. Поиск начала кодового блока циклического (n,k)- кода начинается в момент 5 временИ t< . В момент времени (пт +

+ п ), где tu длительность символа, а выходе дешифратора 3 появится игнал "1" в случае обнуления или сигнал "0" в случае необнуления син- 10 дрома и-символьного блока, начинающегося в момент t . Этот сигнал поступит через переключатель 4 в первый регитр сдвига блока 5 счетчиков °

В момент времени (t< + n7 )+t „ на !5 выходе дешифратора 3 появится сигнал, свидетельствующий об обнулении или необнулении синдрома п-символьного. блока, начинающегося с временной позиции (+ t ). Этот сигнал пос-20 тупит через переключатель 4 во второй регистр сдвига блока 5 m-разрядных счетчиков.

Сигналы с выхода дешифратора 3, соответствующие остальным (n-2)временным позициям п-символьных блоков, поступят в соответствующие (n — 2)регистра сдвига блока 5, поочередно подключаемые переключателем 4. В момент времент (t + 2 n t )сигнал снова поступит в первый регистр сдвига блока 5.

Эта процедура повторяется до тех пор, пока в одном из регистров не произойдет выполнения условия "m обнулений синдрома в 5 опрошенных

35 блоках".

Если на вход одного иэ в-разрядных счетчиков блока 5 поступили 2 единиц, на выходе первого элемента

ИЛИ 6 появляется сигнал, который пос- 40 тупает на второй вход первого делителя 10 частоты кратность которого равна десяти (1:n).

На первый вход этого делителя частоты поступают импульсы с генератора .45

ТИ 7, и на выходе первого делителя 10 частоты появляется сигнал, свидетельствующий о вхождении в синхронизм по и-элементным кодовым блокам. В то же время сигнал с первого элемента ИЛИ б закрывает ключ 2, разрывая связь дешифратора 3 с анализатором 1, и через второй элемент ИЛИ б перево-. дит все m-разрядные счетчики блока

5 в нулевое состояние. С анализатора 1 через каждые и тактов(по сигналу с выхода первого делителя 10 частоты) снимается двоичная информация. где

Формула изобретения

1. Авторское свидетельство СССР

65 Р 568188, Н 04 L 7/08, 1976(прототип).

Если за время приема S n-элементных двоичных блоков сигнал на выходе первого элемента ИЛИ б не появился, т.е.устройство не обнаружило начало какого-либо и-элементного кодового блока, все и m-разрядные счетчики блока 5 переводятся в нулевое состояние сигналом, приходящим со второго элемента ИЛИ 9, на который подается сигнал со второго делителя

8 частоты кратности(1 : и S), управляемого генератором ТИ 7. Процедура поиска начала и элементного кодового блока повторяется, Таким образом, предлагаемое устройство обеспечивает вхождение в синхронизм с вероятностью ложной синххронизации

Рд „ — вероятность ложной синхронизации беэ переспроса блоков, равная вероятность ложной синхронизации у прототипа, так как

Рд „<< 1, т о Р„с «

ЛС1

Среднее время вхождения в синхронизм при этом лежит в пределах

< Y6 6 ср 4 Ò5 где T — длительность п-элементноод го блока.

Устройство блочной синхронизации циклических кодов, содержащее анализатор, дешифратор и генератор тактовых импульсов (ГТИ), выход которого через первый делитель частоты подключен ко входу анализатора, о тл и ч а ю щ е е с я, тем, что, с целью уменьшения вероятности ложной синхронизации, введены ключ, второй делитель частоты, а также последовательно соединенные переключатель, блок m -разрядных счетчиков, первый элемент ИЛИ и второй элемент ИЛИ, выход которого подсоединен к дополнительному входу блока m-разрядных счетчиков, выход генератора ТИ через второй делитель частоты подсоединен ко второму входу второго элемента

ИЛИ, первый вход которого подключен ко второму входу первого делителя частоты и первому входу ключа, ко второму входу которого подключен выход анализатора, а выход ключа через дешифратор подсоединен к первому входу переключателя, ко второму входу которого подключен дополнительный выход генератора ТИ.

Источники информации, принятые во внимание при экспертизе

919127

Рг У (O+È7Р (1 (П+1) 7У1 8n <И u u

Заказ 2164/41 Тираж 685 Подписное

ВНИИПИ Государственного комитета СССР по делам изобретений и открытий

113035,Москва,Ж-35,Раушская наб.,д.4/5

Филиал ППП "Патент", r.Óæãîðoä,óë.Ïðaåêòíàÿ, 4

Составитель Т.Поддубняк

Редактор Е.Лушникова Техред М. Надь Корректор Ю. Макаренко

Устройство блочной синхронизации циклических кодов Устройство блочной синхронизации циклических кодов Устройство блочной синхронизации циклических кодов 

 

Похожие патенты:

Изобретение относится к технике цифровой связи, а именно к устройствам для цикловой синхронизации цифровой систем передач с временным уплотнением

Изобретение относится к технике цифровой связи, а именно к устройствам цикловой синхронизации цифровых систем передачи с временным уплотнением

Изобретение относится к технике цифровой связи, а именно к устройствам для цикловой синхронизации цифровых систем передачи информации с временным уплотнением

Изобретение относится к технике цифровой связи, а именно к устройствам для цикловой синхронизации цифровых систем передачи информации с временным уплотнением

Изобретение относится к технике цифровой связи, а именно к устройствам для цикловой синхронизации цифровых систем передачи информации с временным уплотнением

Изобретение относится к технике связи и может быть использовано для приема данных с забойной телеметрической системы, использующей циклически повторяющиеся пакеты цифровых данных

Изобретение относится к системам передачи дискретной информации и может быть использовано для цикловой синхронизации в системах помехоустойчивой защиты информации, в которых применяются корректирующие, в частности каскадные коды

Изобретение относится к передаче дискретной информации и может быть использовано для цикловой синхронизации в системах помехоустойчивой защиты, в которых используются корректирующие, в частности каскадные коды
Наверх