Преобразователь параллельного кода в последовательный

 

Изобретение относится к вычислительной технике и может быть использовано в устройствах межмашинного обмена и обмена с периферийными модулями. Целью изобретения является упрощение преобразователя и повышение его быстродействия. Поставленная цель достигается тем, что в преобразователь, содержащий счет- Чик 3, генератор 4 импульсов, выходной коммутатор 5, элемент И 6, дополнительно введены два формирователя импульсов 8 и 9, сдвиговый регистр 2, причем триггер 1 выполнен в виде 1-К-триггера на выходной коммутатор в виде двухразрядного селектора . 2 ил.

СОЮЗ СОВЕТСНИХ

СОЦИАЛИСТИЧЕСКИХ

РЕСПУБЛИК (51) 4 Н 03 M 9/00

ОПИСАНИЕ ИЗОБРЕТЕНИЯ

К ABTOPCHOMY СВИДЕТЕЛЬСТВУ

ГОСУДАРСТВЕННЫЙ КОМИТЕТ

ПО ИЗОБРЕТЕНИЯМ И ОТНРЫТИЯМ

ПРИ ГННТ СССР (21) 4280513/24-24 (22) 20.04.87 (46) 23.01.89. Бюп, Р 3 (72) В.П.Лозинский, В.Н.Моисеев и В.И.Хардиков (53) 681.325 (088.8) (56) Авторское свидетельство СССР

11- 1282337, кл. Н 03 М 9/00,1985.

Авторское свидетельство СССР

1Ф 1243097, кл. Н 03 M 9/00, 1984. (54) ПРЕОБРАЗОВАТЕЛЬ ПАРАЛЛЕЛЬНОГО

КОДА В ПОСЛЕДОВАТЕЛЬНЫЙ (57) Изобретение относится к вычислительной технике и может быть ис„.,SU„„ S98 А1 польэовано в устройствах межмашинного обмена и обмена с периферийными модулями. Целью изобретения является упрощение преобразователя и повышение его быстродействия. Поставленная цель достигается тем, что в преобразователь, содержащий счет ê 3, генератор 4 импульсов, выходной коммутатор 5, элемент И 6, дополнительно введены два формирователя импульсов 8 и 9, сдвиговый регистр 2, причем триггер 1 выполнен в виде I-К-триггера на выходной коммутатор в виде двухразрядного селектора. 2 ил.

1453598

Изобретение относится к вычислительной технике и может быть использовано при построении устройств межмашинного обмена и обмена с периферийными модулями.

Целью изобретения является упрощение преобразователя и повышение его быстродействия.

На фиг.1 приведена схема преобразователя параллельного кода в последовательный; на фиг.2 — временные диаграммы, поясняющие работу устройства.

Преобразователь параллельного кода, в последовательный содержит триггер 1, сдвиговый регистр 2, счетчик

3, генератор 4 импульсов, мультиплексор 5, элемент И 6, первый 7 и второй 8 формирователи импульсов, инфор- 2р мационные входы 9, вход 10 повторения преобразования, вход ll установки и вход 12 пуска, первый 13 и второй 14 информационные выходы и управляющий выход 15. Триггер 1 выполнен 25 в виде Е-К-триггера, имеющего два

R-,âõîäà и S-вход. R-входы триггера собраны по ИЛИ.

На временных диаграммах, поясняющих работу преобразователя, обозн:ачены сигналын (фиг.2}, позиции которых соответствуют позициям блоков фиг. 1.

Преобразователь работает следующим образом.

В исходном состоянии триггер 1 и счетчик 3 обнулены, генератор 4 остановлен нулевым сигналом с прямого ! выхода триггера 1, при этом на обоих информационных выходах 1 3 и 4О

14 преобразователя сигналы отсутствуют.

Установка преобразователя в исходное состояние производится подачей на вход 11 положительного импульса, 45 который обнуляет триггер 1. В свою очередь единичным сигналом с инверсного выхода триггера 1 обнуляется счетчик 3. Перед пуском преобразователя на информационные входы 9 подается и-разрядный параллельный код.

Пуск преобразователя производится подачей на вход 12 единичного импульса, который поступает на I-вход триггера 1 вход формирователя 7 имt

55 пульсов, а через элемент И 6 íà Vвход выбора режима работы сдвигового регистра 2 и переводит его в режим параллельной записи входной информации. Формирователь 7 импульсов формирует на своем выходе короткий импульс (фиг.2), по заднему фронту которого в сдвиговый регистр 2 записывается и-разрядный код с информационных входов 9 таким образом, что на выходе регистра 2 будет значение и-р азряда з апи санного кода, à I-Ктриггер 1 установится в единичное состояние. Сигнал с инверсного выхода Е-К-триггера 1 разрешает работу счетчика 3 и блокирует поступление на V-вход сдвигового регистра 2 единичного сигнала с входа 12 пуска, переключая регистр 2 по V-входу в режим сдвига. Сигнал с прямого выхода I-К-триггера 1 разрешает формирование импульсов на выходах генератора 4. Импульсы, поступаюшие с первого и второго выходов генераторов 4 на информационные входы мультиплексора 5 в зависимости от значения сигнала с выхода регистра 2, образуют на выходах мультиппексора комбинацию из двух импульсов, сдвинутых во времени друг относительно друга. Прн значении "1" сигнала на выходе регистра 2 сначала появляется сигнал на выходе 13, а затем на выходе 14, а при значении "О" сначала появляется сигнал на выходе 14, а затем на выходе 13. Задним фронтом сигнала с второго выхода генератора 4 содержимое регистра 2 сдвигается вправо на один разряд, при этом выдвигаемый из регистра разряд через последовательный информационный D-вход вновь записывается в регистр 2, а на его выходе появится значение предыдущего разряда. Сигналы с третьего выхода генератора 4 поступают на счетный вход счетчика 3 импульсов. В процессе преобразования записанного в сдвиговый регистр 3 параллельного кода и в и биполярных сигналов счетчик

3 насчитывает и импульсов, увеличивая при преобразовании в биполярный сигнал очередного бита свое содержимое на единицу. После преобразования последнего n-ro разряда передаваемого слова на выходе переполнения счетчика появляется единичный сигнал, что приводит к формированию сигнала на управляющем выходе 15 преобразователя и к установке в нулевое состояние Е-К-триггера 1. Последний устанавливает в нулевое состояние счетчик 3, что является риз3 1 45359 наком окончания преобразования н-разрядного слова в последовательный код.

Содержимое регистра 2 после окончания преобразования п-разрядного кода

5 соответствует информации, з аписанной в регистр 2 с входов 9 при пуске пр еобр as ователя., С помощью подачи единичных сигна- 10 лов на управляющий вход 10 имеется возможность многократного повторения преобразования одного и того же записанного в регистр 2 параллельного кода в последовательный код, при этом 15 сигналы на информационные входы 9 и входы 10,12 не подаются. Преобразование очередного поступакщего параллельного кода в последевательный происходит аналогично описанному. 10

Формул а из обретения

Преобразователь параллельного кода в последовательный, содержащий счетчик, генератор импульсов, выход-. ной коммутатор, элемент И и триггер

S-вход которого является входом повторного пуска преобразователя, вход установки которого соединен с пер- З0 вым R-входом триггера, инверсный выход которого соединен с входом сброса счетчика, счетный вход которого соединен с первым выходом генератора импульсов, второй и третий 35 выходы которого соединены соответст- венно с первым и вторым информационными входами выходного коммутатора, е

4 первый и второй выходы которого являются соответственно первым и вторым информационными выходами преобр аэователя, вход пуска которого соединен с первым входом элемента И, о т л и— ч а ю шийся тем, что, с целью упрощения преобразователя и повышения быстродействия, в него введены сдвиговый регистр, первый и второй

I формироват ели импульсов, триггер выполнен в виде T.- К-триггера, выходной коммутатор выпапнен в виде, двухразрядного селектора, управляю" щий вход которого соединен с выходом сдвигового регистра и информационным входом сдвигового регистра, разрядные входы которого являются информационными входами преобразователя, вход пуска которого соединен с T-входом триггера и через первый формирователь импульсов с синхровходом триггера и первым синхровходом сдвигового регистра, второй синхровход которого соединен с вторым выходом генератора импульсов, управляющий вход которого соединен с прямым выходом триггера, второй Rвход которого соединен с выходом переполнения счетчика и с входом второго формирователя импульсов, выход которого является управляющим выходом преобразователя, вход логического нуля которого соединен с Квходом триггера, инверсный выход которого соелинен с вторым входом элемента И, выход которого соединен с управлякщим входом сдвигового регистра.

1453598

9) г

Ф в е е

I г . а

Г1 Л

П 31

18

19

15

Ю В В Ьг.Z

Сост авитель M. Аршавский

Редактор Н. Гунько Техред М. Ходанич Корректор М.Максимишинец

Заказ 7301/55

Тираж 879

Под пи сно е

ВНИИПИ Государственного комитета по изобретениям и открытиям при ГКНТ СССР

113035, Москва„ Ж-35, Раушская наб., д. 4/5

Производственно-полиграфическое предприятие, г. Ужгород, ул. Проектная, 4

Преобразователь параллельного кода в последовательный Преобразователь параллельного кода в последовательный Преобразователь параллельного кода в последовательный Преобразователь параллельного кода в последовательный 

 

Похожие патенты:

Изобретение относится к вычислительной технике, может быть использовано для преобразования последовательного биполярного кода в параллельный и является усовершенствованием изобретения по авт.св

Изобретение относится к вычислительной технике и может найти при-

Изобретение относится к автоматике и вычислительной технике и может быть использовано в аппаратуре обработки и регистрации сигналов, в частности яри получении характеристик случайных процессов, регистрируемых на различного вида носителях

Изобретение относится к вычис лительной технике

Изобретение относится к области автоматики и вьгаислительной техники

Изобретение относится к автоматике и цифровой вычислительной технике и может быть использовано в узлах сопряжения цифровых устройств

Изобретение относится к автоматике и вычислительной технике

Изобретение относится к области автоматики и цифровой вычислительной техники и может быть использовано при построении устройств контроля и управления

Изобретение относится к вычислительной технике и может быть использовано в системах преобразования цифровых данных и их передачи по широкополосным каналам

Изобретение относится к автоматике и вычислительной технике и предназначено для выполнения операции преобразования параллельного кода в последовательный код сообщения с программируемой длительностью паузы начала преобразования после запуска преобразователя и программируемым форматом преобразования, формирования синхроимпульсов сопровождения сообщения, трех битов состояния и контрольного бита четности с обеспечением программной возможности вставки его в конец сообщения и может быть использован при построении контроллеров локальной сети

Изобретение относится к вычислительной технике и предназначено для выполнения операции преобразования последовательного двоичного кода в параллельный код

Изобретение относится к цифровой вычислительной технике и может быть использовано в процессорах ЭВМ и в устройствах цифровой автоматики

Изобретение относится к вычислительной технике

Изобретение относится к автоматике и вычислительной технике и предназначено для использования в цифровых системах обмена массивами данных между устройствами

Изобретение относится к вычислительной технике и может быть использовано для преобразования биполярного трехуровневого последовательного кода в однополярный параллельный код

Изобретение относится к вычислительной технике и может найти применение в радиолокационных станциях одновременного сопровождения по дальности путем математического стробирования больщого количества объектов различной протяженности и в других системах цифровой обработки сигналов с различным целевым назначением
Наверх