Преобразователь кодов

 

Изобретение относится к автоматике и вычислительной технике и может быть использовано при построении интерфейсов для стыковки цифровых систем с различными кодами. Цель изобретения - расширение области применения преобразователя кодов за счет обеспечения возможности работы с различными входными и выходными кодами. Преобразователь кодов содержит генератор 1 тактовых импульсов, элементы И-НЕ 2-4, счетчик 5 импульсов, блок 6 постоянной памяти, блок 7 оперативной памяти, сумматор 8, триггер 9 режима. 1 ил.

СОЮ3 СОВЕТСНИХ

Ю

РЕСПУБЛИН

ОПИСАНИЕ ИЗОБРЕТЕНИЯ

Н А ВТОРСКОМУ С8ИДДТЕЛЬСТВУ

ГОСУДАРСТВЕННЫЙ НОМИТЕТ

По ИЗои КТКНИЯМ И OYHPHTHRM

flPH ГКНТ СССР

1 (21) 4458453/24 (22) 11. 07. 88 (46) 23. 04. 91. Бюл. N 15 (72) А. Б. Сидоров (53) 681. 325 (088. 8) (56) Авторское свидетельство СССР

У 1374433, кл. Н 03 М 7/00, 19&6.

Ав то р с кое св иде тель ство СССР

У 896615, кл. С 06 F 5/02, 1980. (54) ПРЕОБРАЗОВАТЕЛЬ КОДОВ (57) Изобретение относится к автоматике и вычислительной технике и может

„„SU„„1644124 А 1 (51) 5 G 06 F 5/00, Н 03 М 7/00, 7/28

2 быть использовано при построении интерфейсов для стыковки цифровых систем с различными .кодами. Цель изобретения — расширение области применения преобразователя кодов э а счет о бе спечения воэможности работы с различными входными и выходными кодами.

Преобразователь кодов содержит генератор 1 тактовых импульсов, элементы

И-НЕ 2-4, счетчик 5 импульсов, блок 6 постоянной памяти, блок 7 оперативной памяти, сумматор 8, трйггер 9 режима. 1 ил.

1644124

Изобретение относится к области автоматики и вычислительной техники и может быть использовано при построении интерфейсов для стыковки цифровых систем с различными кодами.

Цель изобретения — расширение области применения преобразователя кодов за счет обеспечения возможности работы с различными входными и выход- 1 ными кодами.

На чертеже представлена функциональная схема преобразователя кодов.

Прео б разо в атель кодов соде ржит генератор 1 тактовых импульсов, элемен- 15 ты И-НЕ 2-4, счетчик 5 импульсов, блок 6 постоянной памяти, блок 7 оперативной памяти, сумматор 8, триггер

9 режима, блок 6 памяти содержит дешифратор 10 адреса памяти, запоминаю- 20 щее устройство 11, группу 12 выходных ключей, блок 7 оперативной памяти содержит. дешифратор 13 адреса памяти, запоминающее устройство 14, группу

15 входных ключей и группу 16 выходных ключей.

Преобразователь работает следующим образом.

Перед установкой в преобразователь блок, 6 памяти программируется во входных кодах устройства, к которому будет подключен преобразователь. Далее блок 6 устанавливается в преобразователь табличных кодов, сам преобразователь — в систему применения.

Перед работой формируется таблица . соответствия последовательностей входных и выходных кодов,где каждому выходному коду соответствует входной. Далее работа преобразователя осуществля40 . ется в двух режимах.

Режим записи. После включения питания устройство переходит в исходное состояние: происходит сброс счет- 45 чика 5 и триггера 9, этому состоянию триггера соответствует режим записи информации в блок 7 памяти по адресу, получаемому со счетчика 5. Запись информациии и счет адре са осуществляются при прохождении стробирующего сигнала через элемент 3 на счетчик 5 в соответствующем положении триггера 9. Пос-, ле записи 32-х значений кодов триггер 9 сигналом со счетчика 5 переводится в противоположное состояние и запирает элемент 3, переводя блок 7 в режим воспроизведения. Преобразователь перешел в режим воспроизведения.

Режим воспроизведения. Далее работа преобразователя сводится к следую- щему: в момент прихода стробирующего сигнала открывается третий вход элемента 2 и импульсы поступают на вход счетчика 5. Счетчик 5 начинает изменять адреса, осуществляя выбор соответствующей информации из блока 7 оперативной памяти на сумматор 8, где сравнивается с входньм кодом, поступающим на другие входы сумматора

8, счетчик строба успевает просмотреть все адреса 20-30 раз. В случае совпадения входного кода и кода в блоке 7 памяти на выходе сумматора 8 появляется сигнал, который блокирует работу элемента 2, разрешает работу элемента 4 и считывание информации из блока 6 памяти, при этом на выходе элемента 4 вырабатывается выходной строб для внешнего устройства.

При прохождении входного строба элементы 4,3,2 запираются, выдача информации прекращается, преобразователь находится в статике. При появлении следующего строба подключается генератор 1 через элемент И-НЕ 2, счетчик

5 начинает перебор адресов и операции пов то ряются.

Информацию, занесенную в блок 7 оперативной памяти, можно менять перед началом преобразования, настраивая преобразователь на работу с теми или другими входными кодами.

Формула изобретения

Преобразователь кодов, содержащий блок постоянной памяти и сумматор, отличающийсятем,что,с целью расширенчя области применения преобразователя путем обеспечения возможности работы с различными входными и выходными кодами, в него введены генератор тактовых импульсов, счетчик импульсов, блок оперативной памяти, элементы И-НЕ и триггер режима, выход генератора тактовых импульсов соединен с первым входом первого элемента -HE, выход которого объединен с выходом второго элемента

И-НЕ и соединен с входом счетчика импульсов, выходы разрядов которого соединены с соответствующими адресными входами блока постоянной памяти, блока оперативной памяти, вход триггера режима подключен к выходам старшего разряда счетчика импульсов, перСоставитель С. Вере стевич

Редактор Е. Папп Техред Л. Сердюкова Корректор А.0бручар

Заказ 1241 Тираж 409 Подписное

ВНИИПИ Государственного комитета по изобретениям и открытиям при ГКНТ СССР

113035, Москва, %-35, Раушская наб., д. 4/5

Производственно-издательский комбинат ."Патент", r. Ужгород, ул. Гагарина, 101

5 164 вый выход триггера режима соединен с первыми входами второго и третьего элементов И-НЕ и входом разрешения записи блока оперативной памяти, второй выход триггера режима соединен с входОм разрешения считывания блока оперативной памяти, выходы которого соединены с первыми входами сумматора, выход которого соединен с входом разрешения считывания блока постоянной памяти и с вторыми входами первого и третьего элементов И-НЕ, выход

4124 6 которого является управляющим выходом преобразователя, вторые входы сумматора и информационные входы бло5 ка оперативной памяти объединены и являются информационными входами пре,образователя, третьи входы первого и третьего элементов И-НЕ.и второй вход второго элемента И-НЕ объединены и, являются управляющим входом преобразователя, выходы блока постоянной памяти являются информационными выходами прео бра зов ателя.

Преобразователь кодов Преобразователь кодов Преобразователь кодов 

 

Похожие патенты:

Изобретение относится к вычислительной технике и может быть использовано в арифметических устройствах ЭВМ, Цель изобретения - повышение быстродействия и расширение функциональных возможностей путем обеспечения преобразования дробных чисел

Изобретение относится к автоматике и цифровой вычислительной технике и может быть использовано при построении преобразователей в устройствах ввода и вьгоода информации

Изобретение относится к цифровой вычислительной технике и может быть использовано при построении .преобразователей кодов

Шифратор // 1298801
Изобретение относится к автоматике и вычислительной технике и может использоваться в авто.матизированных системах управления и контроля

Изобретение относится к автоматике и вычислительной технике и может быть использовано при построении преобразователей в устройствах обмена и вывода информации

Изобретение относится к цифровой вычислительной технике и может быть использовано в устройствах преобразования информации

Изобретение относится к автоматике и вычислительной технике и может быть использовано в устройствах кодирования информации и телеметрических системах

Изобретение относится к автоматике и может быть использовано в устройствах для преобразования последовательных кодов, изменяющих порядок следования разрядов Изобретение позволяет путем замены одних разрядов последовательного кода другими расширить область применения устройства

Изобретение относится к вычислительной технике и предназначено для получения как минимальной, так и других форм представления кодов Фибоначчи

Изобретение относится к вычислительной технике и может быть использовано в устройствах для формирования кодовых последовательностей, построение которых основывается на теории конечных полей

Изобретение относится к вычислительной технике, а именно к устройствам преобразования кодов, и может быть использовано для селекции многомерных матричных цифровых устройств, система адресных шин которых организована по многомерному принципу

Изобретение относится к автоматике , вычислительной технике и может использоваться в системах автоматики и телемеханики

Изобретение относится к автоматике и вычислительной технике и может быть использовано в системах кодирования информации и в телеметрических системах

Изобретение относится к вычислительной технике и предназначено для преобразования числа из двоичного кода в код системы остаточных классов

Изобретение относится к вычислительной технике и предназначено для преобразования кода из системы остаточных классов в позиционный код

Изобретение относится к вычислительной технике и может быть использовано в универсальных и специализированных ЭВМ для построения преобразователей кодов
Наверх