Преобразователь кодов

 

Преобразователь кодов относится к цифровой вычислительной технике и является усовершенствованием известного преобразователя по а.с. № 1363481. Цель изобретения - повышение достоверности преобразователя кодов за счет выявления неопределенного состояния преобразователя при приеме некодовых слов. Поставленная цель достигается за счет контроля последовательности состояний схемы сравнения 5 путем введения триггеров 13 и 14, элемента ИЛИ 16 и элемента И 15 в преобразователь , содержащий счетчики 3 и 4, схему сравнения 5, регистр 6, генератор импульсов 7 и элементы И 8, 9, 1 ил.

СОЮЗ СОВЕТСКИХ

СОЦИАЛИСТИЧЕСКИХ

РЕСПУБЛИК (я)з H 03 М 7/28

ГОСУДАРСТВЕННОЕ ПАТЕНТНОЕ

ВЕДОМСТВО СССР (ГОСПАТЕНТ СССР) ОПИСАНИЕ ИЗОБРЕТЕНИЯ

К АВТОРСКОМУ СВИДЕТЕЛЬСТВУ

1 (613 1363481 (21) 4900601/24 (22) 09.01.91 (46) 23.12.92. Бюл. hL 47 (72) В.B.Ãîëîâàíîâ и В.А.Боронин (56) Авторское свидетельство СССР

ЬЬ 1363481, кл. Н 03 М 7/28, 1986. (54) ПРЕОБРАЗОВАТЕЛЬ КОДОВ. (57) Преобразователь кодов относится к цифровой вычислительной технике и является усовершенствованием известного пре,„; Ы„„1783621 А2 образователя по а.с. hL 1363481. Цель изобретения — повышение достоверности преобразователя кодов за счет выявления неопределенного состояния преобразователя при приеме некодовых слов. Поставленная цель достигается эа счет контроля последа вател ь ности состоя ний схемы сравнения 5 путем введения триггеров 13 и 14, элемента ИЛИ 16 и элемента И 15 в преобразователь, содержащий счетчики 3 и 4, схему сравнения 5, регистр 6, генератор импульсов 7 и элементы И 8, 9. 1 ил.

1783621 числ

Изобретение относится к цифровой вы- коду на входах 1. Т д х . огда схема сравнения 5 стояние равно" и импульсом лительной технике, может быть исполь- переходит в сост я зовано при построении надежных сэтого выхода, через элемент ИЛИ16, сброг в нулевое состояние. преобразователей кодов и является усовер- сит триггер 13 ри появлении кода, на первый входах шенствованием известного преобразовате- 5 При появл

1363481. ля кодов по авторскому свидетельству t+ меньшего чем на вто на вторых входах схема сравВ нения 5 формирует сигнал "Меньше", по коосновном изобретении в случае появ- торому Tpurrre 14 ления на и в ер ых или вторых входах схемы единичное состояние, до момента сравнеритгер устанавливается в сбое или н и и сравнения некодовых комбинаций (при 10 ния кодов на входах с ходах схемы сравнения 5. ко os пе ех еисправности) преобразователь Тогда сигналом с выхо à "P ода авно триггер 14 д переходит в неопределенный режим будет сброшен в нулевое состояние. входы информации, не работы, в результате чего из выходного ре- . При приходе на вх 1 ф ще прео разуемому коду, при гистра может быть считана неверная инфор-: принадлежа ей и еоб и мация, что снижает достоверность 15 выработке счетчика преоб разуемого кода вых слов, при неправильном функциреобразователя. В таком состоянии преоб- некодовых слов рэзователь может находиться неопределен- онировании схемы сравнения 5 и (или) комно долгое время до прихода на входы схемы мутатора 11 ( сравнения кодовых сигналов. коммутация) м (например неправильная ция может возникнуть ситуация, Цель изобретения — повышение досто- 20 когда схема сравнения 5, находясь в состоше (еньше ), перейдет в соверности преобразователя за счет распоз- янии "Больше" ("M "), навания неопределенного его состояния. стояние "Меньше" ("Б "), еньше (ольше"), минуя авно, апример пусть схема, ущность изобретения состоит в следу- состояние "Равно",Н ющем. При наличии на входах схемы срав- сравнения находится в состоянии "Меньнения некодового слова она будет 25 ше". Триггер 14 установлен в единичное со-!! переходить иэ состояния "Больше" (" Мень- стоя ние. ше ) в состояние "Меньше" (" Больше" ), ми- преобразование двоично-десятичного кода нуя состояние "Равно" и обратно. Этот факт в двоичный и на входа 1 обнаруживается при помощи дополнитель- вое слово 00001100. Тогда после появления мы сравнения 5 кода но введенных элементов(триггеров, третье- 30 на вторых входах схемы с в 5 го элемента И и эгемента ИЛИ), которые 00010000 следующей кодовой комбинаций формируютсигнал сбоя для принятия сост- будет 00001001. Схема сравнения 5 из соН ч ветствующего решения, стояния "меньше" сразу и а чертеже представлена структурная ние "больше", Сигнал с этого выхода схема преобразователя кодов. 35 установит триггер 13 в единичное состояние

Преобразователь кодов содержит ин- и на выходе схемы И, а следовательно и на формационные входы 1, вход установки 2, контрольном выходе 17 появится единичнения 5 ги первый и второй счетчики 3, 4, схему срав-. ный сигнал, свидетельствующи б . В, регистр 6, генератор импульсов 7, результате чего могут быть приняты соотпервый и второй элементы И 8 и 9, инфор- 40 ветствующие меры. Например, откорректимационные выходы 10, коммутатор 11, вход рована некодовая комбинация на входах 1, управления 12, первый и второй триггеры Тогда в конечном итоге сравнение произой13, 14, третий элемент И, элементы ИЛИ 16, дет, оба триггера будут сброшены в нулевое контрольный выхо 17.

A состояние и сигнал сбоя снимается с выхода

Преобразователь работает следующим 45 17. образом, При исправных элементах и при- .Положительныйэффект,повышениедонадлежности информации на входах перво- стоверности преобразователя кодов, достиму или второму коду преобразователь гается за счет контроля последовательности осуществляет преобразование первого ко- переходов схемы сравнения, обеспечиваеда во второй или наоборот. Перед началом 50 могосовокупностьюдополнительно введенрэ оты преобразователя подачей сигнала ныхблокови связеймеждуними. на вход 2 осуществляется сброс счетчиков

3Ä 13, 14 в нулевое состояние, Формула изобретения

На выходе элементов И 15 нулевой сигнал, Преобразователь кодов по авт.св, Q ри появлении ненулевого кода на входах 1 55 1363481, о т л и ч а. ю шийся тем, что, с схема сравнения 5 формирует сигнал "Боль-, целью повышения достоверности преобраше" и триггер 13 устанавливается в единич- зователя, в него введены три ге ное состояние. Счетчики 3, 4, подсчитывают элемент И и элемент ИЛИ, первый и второй импульс с генератора 7, пока код на вторых входы которого подключены соответствен- . входах схемы сравнения 5 не будет равен но к входу установки преобразователя и вы1783621

Составитель Н.бочарова

Техред М.Моргентал Корректор

Редактор

Заказ 4521 Тираж Подписное

ВНИИПИ Государственного комитета по изобретениям и открытиям при ГКНТ СССР

113035, Москва, Ж 35, Раушская наб„4/5

Производственно-издательский комбинат "Патент", r. Ужгород. ул. Гагарина, 101 ходу "Равно" схемы сравнения, выход элемента ИЛИ соединен с входами сброса первого и второго триггеров, входы установки которых подключены к выходам

"Больше" и "Меньше" схемы сравнения соответственно, выходы первого и второго триггеров соединены с одноименными входами третьего элемента И, выход которого является контрольным выходом преобразователя.

° 5

Преобразователь кодов Преобразователь кодов Преобразователь кодов 

 

Похожие патенты:

Изобретение относится к автоматике и вычислительной технике и может быть использовано при построении интерфейсов для стыковки цифровых систем с различными кодами

Изобретение относится к вычислительной технике и может быть использовано в арифметических устройствах ЭВМ, Цель изобретения - повышение быстродействия и расширение функциональных возможностей путем обеспечения преобразования дробных чисел

Изобретение относится к автоматике и цифровой вычислительной технике и может быть использовано при построении преобразователей в устройствах ввода и вьгоода информации

Изобретение относится к цифровой вычислительной технике и может быть использовано при построении .преобразователей кодов

Шифратор // 1298801
Изобретение относится к автоматике и вычислительной технике и может использоваться в авто.матизированных системах управления и контроля

Изобретение относится к автоматике и вычислительной технике и может быть использовано при построении преобразователей в устройствах обмена и вывода информации

Изобретение относится к цифровой вычислительной технике и может быть использовано в устройствах преобразования информации

Изобретение относится к системе кодирования и декодирования цифровой видеоинформации, которая делится на блоки, каждый из которых имеет определенный размер, и, в частности к способу и устройству кодирования и декодирования для уменьшения блокирующих искажений, то есть явления ухудшения качества воспроизводимых изображений, которое порождается разделением каждого кадра видеоинформации на множество блоков и кодированием разделенных блоков
Наверх