Устройство для преобразования двоичного кода в двоично- десятично-шестидесятиричный код

 

ОП ИСАНИЕ

ИЗОБРЕТЕН ИЯ

К АВТОРСКОМУ СВИДЕТЕЛЬСТВУ

Союз С оеетсииа

Сопиалистическиа

Республик

Зависимое от aIBT. свидетельства №вЂ”

Заявлено 29.1Х,1969 (№ 1363053/18-24) с присоединением заявки №вЂ”

Пр иоритет—

Опхтбликовано 19.Х.1971. Бюллетень № 31

МПК Н 03k 13/24

G Об! 5/02

Комитет по делом изобретений и отирытий при Совете Министров

СССР

3 1К 621 394 676 (088.8) Дата опубликования описания 27.I.1972

Авторы изобретения

А. В. Степанов, Г. Н. Парамонов и В. A. Голомоз1ок

I !

Завод «Арсенал» имени В. И. Ленина э °,, !

Заявитель

УСТРОЙСТВО ДЛЯ ПРЕОБРАЗОВАНИЯ ДВОИЧНОГО КОДА

В ДВОИЧНО-ДЕСЯТИЧНО-ШЕСТИДЕСЯТИРИЧНЫЙ КОД

Известны п реобразаватело1 двоичного кода в дво11чно-деся пич но-шестидесятиричный код, содержащие двоичный счетчик, двоично-десятпЧНО-ШС Сто1ДССЯтИРИе1НЫй1 СЧЕтЧ ИК И ГЕНЕРатОР нмпульcoIBi выход которого соединен со Входами двоич ного и двоично-десят ично-шестидесятиричного счетчика.

Известные преобраз овагели позволяют производить преобразование информацтви с точностью, не большей цены единицы младшего разряда преобразователя вал †к.

Однако в практике часто возникает необходимссть с целью повышения общей точности преоаразова1еия угла в двоично-деся|тичпо-шсстидесятиро1ч ный код, прп котором точно|сть преобразования складывается из точност|и преобразователя вал-кода и xoaIIIOIcml преобразовап1пя кодсв, выража1ощих угловую величину, последнее преобразование производить не с точность1о до единицы младшего разряда датчика, а Ila порядок точнее.

П редлагаемый прсоаразо ватель отличается тем, что содержит послсдсватель11о-IlapaëЛЕЛЬНОС СУМ> 11Р т1ОЩЕЕ УСтРОЙСт1ВО, СО СтОЯЩЕЕ из дво ичного счетчика и распределителя импульсов, выход ко торого подсоединен ко входному двоичному счетчику, а выход генератора — ко Bxo äó распределителя импу IbccIB.

Это по вышает точность преобразо ван ия.

На чертеже дана блок-схема устройства.

Оно содержит двоичный счетчик 1, раоо- тающий в направлении сложения, импульсов, генератор счетных импульсов 2, двоично-, ( дссятичпо-шестотдссятиро1чп1ый счстчпк 8, а также последовательно - параллельное сум-, мяру1ощее устройство, состоящее пз двоич-, ного счетчика 4 и распределителя импуль-, coIB 5. Выход генератора 2 подкл1очен на вход раопредетителя импульсов 5, выходы которо 0 го подсоединены на счетные входы счетчп-, ( ка 4. Выход последнето подсоединен ко входу счетчика 1, выход которого подсоединен ко ( входу соороса генератора. Кроме того. один из выъодов распределителя подсоед1гнен ка

15 входу счетчика 8. тход во входной двоичный счетчик запп сывастся по кодовым шинам 6. CBIIIìañòcII

Inpco5paaoiBaiI»IB код с шин 7.

Работает устройство следующим обра1

20 зом.

Дону|стим, .1еобходимо преобразовать трп

;1аДЦатИРаЗРЯДПЫй ДВОИЧНЫЙ КОД В ДВСПтц1О десятично-шести де сят ирпчный «о|д с погреш ( честью ве iiii:ii.e 1 .,Гтття этого в ечетчвэг l эя ппсывается код, обратный преобразуемому после чего включается генератор 2, и на вход

1 пятиразрядного распределителя начинают пот

СтуиатЬ СЧЕтП1ЫС ИМПУЛЬСЫ. ВЫХОДНЫЕ тц1ицЬ pаспрсделкчтеля подсоединены на входы слсэ

30 дуlolllnx. разрядов двои шаго тр1и1адцатираз!

318158

Предмет изобретения

Составитель H. Попов

Техред Л. Евдонов

Редактор Л. Утехина

Корректор E. Михеева

Заказ 6273 Тираж 473 11одписное

ЦНИИПИ Комитета по делам, изобретений и открытий при Совете Министров СССР

Москва, Я-35, Раушская паб., д. 4/5

Загорская типография

3 рядного счетчика 3:2, 2, 2, 2!о, 2", т. е. за цикл работы распределителя,в счетчик 4 записывает ся число 3107, а так как емкость его 8191, то коэффициент пересчета оуммн,рующего устройства равен 3)07 — 2,6366269

8)9! цикла работы распределителя, т, е. равен цене в угловых минутах счетного !импульса, поступающего во входной двоичный счетчик 4.

Число циклов рабо)ты р аспредел!ителя подсчитывается счетчи ко м 3. Попрешность преобразования даже в случае п)реобразс!вани)я максимального числа 8191 равна

=21599 3 т е (1

3)07

Им пульic пере полненкя входного двоичного счетчика 4 выкл)o )ает генератор.

Для уменьшения времени прео бразования вместо последовательно - параллельного сум4 мирующего устройства можно применить параллельный сумматор накапливающего типа.

Уст ройст)во для преобразован!ия дво ичного кс да,в двоича)о-десятично-шести десяч)ир!ич нь)й! код, содержащее первый двоичный счетчик, гене!ра)тор импульсов и двоично-десятич10 |но-шестидесятирич ный счетчик, отличпюшееся тем, чю, с целью повышения точности преоб разова н ия, оно содержит последовательноniapaллельное сум ми рующее уст рой спво, включающее второй дво)ичный счетч!ик и распределитель импульсов, вход которого соединен с выходом гелератора, вход которого соединен с .выходом пе)рвого д!во!ичного счетчика, выходы распре)дели!тели лараллельт)о соед)и ноны со входами второго счетчика и последователь IIo со входом двоично-десятичио-шестидесятиричного:счеп1чика.

Устройство для преобразования двоичного кода в двоично- десятично-шестидесятиричный код Устройство для преобразования двоичного кода в двоично- десятично-шестидесятиричный код 

 

Похожие патенты:

Изобретение относится к автоматике и вычислительной технике и может быть использовано для обработки сигналов, представленных в кодовой и широтно-импульсной формах

Изобретение относится к аналоговым вычислительным устройствам и может быть использовано для возведения значения сигнала в степень

Изобретение относится к автоматике и вычислительной технике и может быть использовано в аппаратуре передачи данных по каналу с помехами

Изобретение относится к вычислительной технике и может быть использовано при построении арифметических устройств и выполнении арифметических операций суммирования и вычитания в позиционно-знаковых кодах

Изобретение относится к вычислительной технике и может быть использовано при построении арифметических устройств и выполнении арифметических операций суммирования и вычитания

Изобретение относится к вычислительной технике и может быть использовано при построении арифметических устройств для выполнения арифметических процедур суммирования позиционных аргументов [ni]f(2n) и [mi]f(2n )

Изобретение относится к вычислительной технике и может быть использовано при построении арифметических устройств и выполнения арифметических процедур суммирования позиционных аргументов «-»[ni]f(2 ) и «+»[mi]f(2 ) с разными знаками

Изобретение относится к вычислительной технике и может быть использовано в системах контроля и управления в совокупности с арифметическими устройствами, которые реализуют различные арифметические процедуры над аргументами, имеющие позиционно-знаковую структуру аргументов аналоговых сигналов «±»[n i]f(-1\+1,0, +1) «дополнительный код», которая должна быть преобразована посредством функциональной структуры ЦАП в аналоговый сигнал управления «±»Ukf([mi ])
Наверх