Всесоюзная '^ __..л;р1п-::л,- :_v,,,,^.j,g -_?i:hiiii> &;i-eha мба ^-i4eckaf !

 

О П И С А Н И Е 370632

ИЗОБРЕТЕН ИЯ

К АВТОРСКОМУ СВИДЕТЕЛЬСТВУ

Союэ Советскин

Социалистическиа

Республик

Зависимое от авт. свидетельства №вЂ”,Ч. 1,л. G 08c 25!04

Заявлено 22.1.1971 (¹ 1611846 26-9) с присоединением заявки №вЂ”

Приоритет—

Опубликовано 15.11.1973. Бюллетень № 11

Дата опубликования описания 21.IV.1973

Комитет по делаю иаооретеиий и открытий при Совете ркииистров

СССР! 3, I(621.317.799 (088.8) Авторы изобретения

В. Ф. Нестеренко, A. Н. Захаров а А. С. ЗаЪрвв

ВСЕССЗЮЗНЛЯ

- : тЕСКЛФ ь;;т.л, ака 46А

Заявителb

УСТРОЙСТВО ДЛЯ СТАТИСТИЧЕСКИХ ИСПЫТАНИЙ

КАНАЛОВ СВЯЗИ

Изобретение относится к технике связи и может быть применено для получения статистических данных о характере распределения ошибок трансформации символов и ошибок синхронизации в каналах связи.

Известно успройство для стапистических испытаний каналов связи, содержащее передающий преобразователь последовательности с обратными .связями и приемный .преобразователь без обратных связей.

Однако с помощью этого устройства нельзя автоматически разделять ошибки трансформации символов и сбоев цикловой (кодовой) синхронизации, т. е. выпадений или вставок символов. В результате невозможно получить статистические данные о характере распределения ошибок синхронизации.

Целью изобретения является автоматизация процесса испытаний реальных каналов связи за счет разделения ошибок трансформации и ошибок синхронизации.

Для этого предложенное устройство снабжено дополнительным преобразователем последовательности с управляемой обратной связью, счетчиком подряд идущих нулей, динамическим триггером и ячейкой «запрет».

Вход преобразователя последовательности с управляемой об ратной связью соединен с выходом приемного преобразователя без обратных связей и входом счетчика подряд идущих нулей, выход ко — îðîãî соединен с входом динамического триггера и одним из входов ячейки «запрет». Выход динамического триггера связан со входом ячейки «И» в цепи упратА5 ления обратной связью преобразователя последовательности, выход которой соединен со вторым входоем ячейки «запрет», а ее выход подключен к управляющему входу динамического триггера.

10 Блок-схема гредложенного устройства представлена на чертеже.

Преобразователь 1 последовательности на и разрядов с обратными связями генерирует на выходе последовательность, структура которой полностью определена его передаточной функцией

20 где У(Р) — последовательность на выходе преобразователя, записанная в виде многочлена задержки, Х (D) — последовательность на входе преобразователя 1, также запи25 санная в виде многочлена задержки.

Если на вход преобразователя 1 подать последовательность, состоящую только из одной

«1», то на его выходе последовательность будет представлять собой результат деления

370632

Y(D) =- 1; (О) 35

60 этой единицы на передаточную функцию преобразователя, т. е.

Преобразователь 2 последовательности на и разрядов — без обратных связей с такой же передаточной функцией, но умножает входную последовательность на передаточную функцию P(D).

Следовательно, на его выходе при отсутствии помех может появиться только одна единица в момент «запуска» преобразователя 1, а все последующее время работы преобразователей на выходе преобразователя 2 будут идти нули. То есть, последовательность Y(D), получаемая на выходе преобразователя 1, является нулевой последовательностью для преобразователя 2. Преобразователь 2 без обратной связи, поэтому его реакция на единичное воздействие заканчивается через число тактов, равное числу элементов задержки в преобразователе, т. е. через и тактов. Ст руктура реакции также определяется передаточной функцией Р(.0).

Следовательно, если на вход преобразователя 2 поступает последовательность, представляющая собой сумму по т,„нулевой последовательности Y(D) и любой другой

У (D) (в том числе последовательности ошибок, вызываемой помехой в канале связи), то на его выходе оудет последовательность, представляющая собой реакцию У" (D) преобразователя на ненулевую последовательность Y (D). По структуре реакция У" (D) представляет собой результат умножения ненулевой последовательности У (О) на передаточную функцию преобразователя 2. Если такую последовательность У (D) подать теперь на вход преобразователя 8 последовательности на и разрядов с управляемой обратной связью c,ïåðåäàòî÷íîé функцией

f (D), но осуществляющего деление входной последовательности Y" (D) на передаточную функцию Р(Р), то на его выходе получим последовательность У" (D) = Y (D), так как

Y (D) P(D) = Y":(D);, = — Ъ"(D), Г "(D;

Р(0) на выходе преобразователя 8 выделяется последовательность ошибок, .которая вызывает трансформацию символов Π— 1 или 1 — 0 в нулевой последовательности Y(D).

Счетчик 4 подсчитывает 1 подряд идущих нулей на,выходе преобразователя 2 и тем са.мым сигнализирует о том, что входная последовательность Y (D) является нулевой для преобразователя 2, и о там, что помехи в канале отсутсввуют. Выход счетчика 4 соединен со входом динамического триггера 5, который после запуска ооеспечивает замыкание цепи

25 зо обратной связи преобразователя 2 через ячейку «И» б и разрывает эту связь при обнаружении сбоя цикловой синхронизации до следующего пускового сигнала с выхода счетчика нулей.

Обнаружение циклового сбоя осуществляет ячейка 7 «запрет», которая устанавливается в состояние «1» каждой единицей в последовательности Y"(D), а в состояние «О» без считывания каждой «1» — единицей в последовательности У (D). Если ошибки в канале являются о шибками трапсформации, то после последней «1» в последовательности У: (D) счетчик 4 отсчитает j нулей, сигналом на его выходе считает содержимое в ячейке 7, которая окажется в нулевом состоянии. Если же ошибки являются ошибками синхронизации, то ячейка 7 окажется в состоянии «1» к моменту ее опроса сигналом со счетчика 4, и сигналом на ее выходе îcòàíoâèòñÿ динамический триггер 5, который разорвет цепь ооратной связи в преобразователе 8. Преобразователь 8 через ll тактов «обнулится», а сигнал с выхода ячейки 7 подается к счетчику сбоев цикловой синхронизации. После подсчета счетчиком 4 1 нулей цепь обратной связи в преобразователе 8 восстанавливается, и устройство готово к анализу состояния канала. В результате обеспечивается автоматизация процесса испытания каналов связи, так как не требуется участия оператора в восста,новлении испытательного прибора в состояние цикловой синхронизации.

Предмет изобретения

Устройство для статистических испытаний каналов связи, содержащее передающий преобразователь последовательности с обратными связями и приемный преобразователь без обратных, связей, отличающееся тем, что, с целью автоматизации процесса испытаний реальных каналов связи за счет автоматического разделения ошибок трансформации и ошибок синхронизации, оно снабжено дополнительным преобразователем последовательности с управляемой ооратной связью, счетчиком подряд идущих нулей, динамическим триггером и ячейкой «запрет», причем вход преобразователя последователь.ности с упра вляемой обратной связью соединен с выходом приемного преобразователя без обратных связей и входом счетчика подряд идущих нулей, выход которого соединен со входом динамического триггера и одним из входов ячейки «запрет», а выход динамического триггера связан со входом ячейки «И» в цепи управления обратной связью преобразователя последовательности, выход которой соединен со вторым входом ячейки «запрет», а ее выход подключен к управляющему входу дина,мического триггера.

370632

Редактор Е. Кравцова

Заказ 187/688 Изд. № 227 Тираж 602 Подписное

ЦНИИПИ Конитета по делаи изобретений и открытий при Совете Министров СССР

Москва, 7К-35, Раушская наб., д. 4/5

Тип. Харьк. фил. пред. сПатеит> г

Составитель С. Вольнова

Техред T. Курилко

Корректоры С. Сатагулова и Е. Миронова

Всесоюзная ^ __..л;р1п-::л,- :_v,,,,^.j,g -_?i:hiiii> &;i-eha мба ^-i4eckaf ! Всесоюзная ^ __..л;р1п-::л,- :_v,,,,^.j,g -_?i:hiiii> &;i-eha мба ^-i4eckaf ! Всесоюзная ^ __..л;р1п-::л,- :_v,,,,^.j,g -_?i:hiiii> &;i-eha мба ^-i4eckaf ! 

 

Похожие патенты:

 // 401556

 // 410444
Наверх