Устройство для контроля логических узлов

 

ОП ИСАНИЕ ()щит

ИЗОБРЕТЕН ИЯ

К АВТОРСКОМУ СВИДЕТЕЛЬСТВУ

Союз Советских

Социалистических

Республик (61) Дополнительное к авт. свид-ву (22) Заявя"но 22.07.74 (21) 2046580/18-24 (51) М. Кл. G 01 R 31/28

Q 058 23/Г2 с присоединением заявки № (23) Приоритет

Гостдарственный комнтет

Совета Мнннстров СССР оа делам нэооретеннй н открытей (43) Опубликовано 25.04.76.Бюллетень № 15 (53) УДК 621.322.022.2 (088. 8) (45) Дата опубликования описания 03. 09. 7 (72) Авторы изобретения Г P. Мермельштейн, Ю. И. Галкин, С. Н. Астрахан, Ю. П. Чепель, А. И. Павлов и Б. В. Шиков (71) Заявитель (54) УСТРОЙСТВО ДЛЯ КОНТРОЛЯ ЛОГИЧЕСКИХ

УЗЛОВ

Изобретение on носится к автоматике, г;пслитег ной технике и предназначено для использования в контрольно измерительной аппаратуре для тестового контроля логических узлов, различных узлов вычислительных машин приборов, и в том числе„ боль ших интегральных схем.

Известны устройства для контроля логических узлов, содержащие регистр фотоввода, вход которого соединен с выходом блока ввода перфокарт, адресный и информа» ционный регистры, регистр нагрузки, регистр задержки, блок дешифрации команд, блок формирования кодов, входы которых соединены с соответствующими выходами регист- 15 ра фотоввода, входной регистр, подключен ный входами соответстьеннэ . B"..тхоцам адресного и информационного регHGTpDB,вы ходом » х входу блока формирователей, со единенного с контролируемым узлом и с gp входом коммутатора, выход которого подключен к входу блока проверки параметров сит капов, выход которого через выходной регистр соединен с блоком вывода данных, управляющие входы подк;ючены соответст з5 венно к выходу регистра нагрузки и перво» му выходу блока дешифрации команд, второй выход которого соединен с управляющим входом регистра задержки, адресный вход коммутатора соединен с соответствующим выходом адресного регистра.

При соединении устройства с контроли руемыми узлами увэличивается емкость, подключаемая к выходным контактам контролируемых узлов. Это ведет к ухудшению точности контроля или к ограничению коли чества контролируемых точек, так как про порционе но количеству контролируемых точек увелт:чивается емкость, подсоединен ная к вь.ходным контактам контролируемых узлов. Специальных же устройств, нейтра лизующих действие этой емкости, известные ус трой сто э не имеют.

Бель изобретения - повышение точности и производительности работы устройства.

Достигается это тем; что в устройство введеь- блок форсирования фронта выходного импульса, входы которого соединены соо ветственно с выходами блока формирования кодов и регистра задержки, выход - через

511557 коммутатор подкл?очен к выходам контролируемого узла.

Это позволяет осуществлять проверку параметров: оьтржпг . уемых узлов как в статическом, так и в динамическом режи мах и дает возможность повысить точ ность;".р-:.-;,,".,к ; ??и". аметрэа при большом

KoJr:!чес? 1= кс1?трслируемь?х точек и r?OBb!» сить производительность устройства за счет

yr?poraeaar? программы и уменьшения ко » ?0 чества ??ерфскарт для каждого типа контрьлируеэя«ех у алов

На фиг. 1-схема устройства для контроля логических узлов; на ф?п . 2 - схема блока форсирования фронта выходного им» ?5 пульса.

В состав схемы (см. фиг. 1) входят блэк 1 ввода перфокарт, регистр 2 фото ввода, адресный и информационный регистры 3, 4, блок дешифращии, входной регистр 26

6, блок 7 фор:?ирователей; коммутатор, со стоя?ций из двух частей -полупроводникового коммутатора 8 и релейного коммутатора S, блок 10 а,;.:::=".л?и параметров сигналов; блок 11 фса лл.в: ичя фронта выходного И импульса, рег?1стр 12 задержки; блок 13 формирови"- .:;a кодов; выходной регистр 14; ... - .:..а (defi? ü?х (напрнмер, печати);

pe«.,.-..? ... : .. зки. -„.?o.ro фс„змирователей в блоке 7 равно

vàr.гимальнсму числу контактов контроли»

;-;у - "-:: . " "- .. с.?ы формирователей со еди:.?е;-::.:.,; ":.::".рс.тируемым узлом (на черГ=;;?е ."«е rc:: а".ан ) и с входами пслупровод»

-1 ":.:... -.. рел;-.йногс 9 коммутаторов.

;:..:.i :атаров 8 и 9 соединены с входом б :?ока 10, где находятся схемы, к-.>нт ролиру?сшие параметры выходного сиг» ..-err:-.. про-;, oaevoro узла. Релейный комму ..ат-.р 9 ессp raeB с выходом блока 11 фор» сир ea -. ?я:лo; л..а выходного им?тупьса,Bxo ды кс агоре с соединены с выходом регистра задержки 12 и с выходом блока 13, кото» рый синхронизирует работу всего устройства в соответствии с работой блока ввода пер- @ фокарт 1 и блока 15. Поэтому его выходы соединены с входами регистров и блоков

2, 3, 5, 6, 10, 11, 14, 15 устройства (эти связи на чертеже не показаны).

Схема блока форсировании фронта вь?ход» ного импульса (см. фиг. 2) состоит из формирователя 17 импульса форсирования фронта„ вход которого соединен с выходом блока 13, а выход с входом схемы управ- SS ления, второй вход которой соединен с выходом деипфратора 18 задержки. Вход де» шифратора 18 задержки соединен с выходом регистри 12 задержки. Выход схемы управ» ления 19 соединен с входом усилителя тс» 60

4 ка 20, который усиливает импульс тока форсирования фронта и заряжает паразитную емкость, подключенную к выходу контроли руемого узла. Выход усилителя 20 соеди» нен с выходом релейного коммутатора 9, а через него с выходом контролируемого узла.

Устройство работает следующим образом.

Программа, записанная на перфокартах, сс» стоит из входной части, где записаны те уровни или . "льснь?е сигналы, которые надо подать н;-:.:?с: ы контролируемого узле, связанные с ко -.: c: ;: уе.: ... выходом, и выходной части, де задаетс адрес контро» лируемого выхода и ожидаемые на контролируемом выходе уровни, полярности импульсов, задержки импульсов и подключаемая к контролируемому выходу нагрузка, Кроме того, в программе записаны команды, с помощью которых трсисходит перекл?счение информации с входа на выход, определяется момент контроля — друг? =. :??ерации, позво» ляю?пие автоматизировать цикл работы устройства. Зта программа вводится с помощью блока 1 в регистр 2, где информация запо» минается на один цикл работы устройства.

Из регистра 2 командная часть программы в соответствии с присвоенным ей признаком поступает на блок 5, где дешифруется.

Адресная часть программы поступает из ðeгистра 2 в- адресный регистр 3, а информа ционная часть программы поступает в информационный регистр 4. Разделение адресной и информационной частей программы происходит в соответствии с присвоенными ей признаками.

Адресная часть программы представ??нет собой номер входного или выходного контакта контролируемой схемы, а входная инфо мационная часть представляет собой тот уровень (высокий или низкий) или тот импульс (положительный или отрицательный,, которые надо подать на данные контакты, чтобы получить информацию наконтролируе»мсм выходе. Ожидаемая ?лнформация на выходе контролируемого узла поступает также в информационный регистр 4. Цалее входная чисть информации из регистра 4 совместно с адресной частью из регистра 3 поступает нв входной регистр 6. Количество разрядов входного регистра выбирают в зависимости от максимально необходимого количества контролируемых контактов. Во входном регистре 6 информация, которую необходимо подать на каждый из контактов контроли» руемого узла, запоминается и хранится до момента проверки параметров выходного сигнала, после чего регистр обнуляется.

Каждый из разрядов входного регистра 6

511557 представляет собой память на триггерных схемах. Каждый разряд расчитан на храннние

Определенного количества бит информации, епйемОГО количеством урОВней и им» пульсов, которые необходимо подать на 5

Входные контакты контролируемого узла д;. я:,:.=;:-. =@= . ак>для проверки комбинаци

О".:-.-.:ьп схем несбходнмо подавать на Входные контакты два уровня и один импульс, для ггроверги триггерных схем в динамическом режиме необходимо кроме основного (глав»

ы:.1,: им1гулвса.,подавать еще и задержан

=::=: ;с*..:1е1ц;..=О главного им ушс, для г:рОВерки счетчиков в динамическом режиме необходимо три сдвинутых относительно друг друга импульса. Кроме того, каждый из икагульсов может быть любой полярности.

2:".е "- О количество типов информации опреДеттЯЕТ ЕМКОСТЬ ОДНОГО РаЗРЯДа ВХОДНОГО регистра 6, который управляет работой Олокар

7 формирователей. Количество последних

В нем также равпо максимально--возможному кс>личеству контактОВ контролируемого узла. снформ ция в Виде сформированных уровней или импульсов " выхода формирователей р5 блока 7 поступает на входы контролируемого узла. С помощью формирователей б Ока и реле!Мого коммутатора 9 проистСОйнт В СООТВЕТСТВИИ С ПРОГPGMMOB аВТОМВТИ песк".": ИОммутапия Входных и выходных 30 хонтак."ОВ. Если данный контакт контролируемот ". узла является входным, то подсоединенный гс нему формирователь вырабатыВает информацию, определяемую входным

p;::èpîì 6, а разряд релейного коммутать35 рч, r;= ó Оединечный к этому же контакту

Отключа-:": измерите;тьные схемы от него.

Если же контролируемый контакт является

Вь.:;.Оц.ты;... то релейный коммутатор 9 под— хлюпает этот конта. т к контрольй:,тм схе- 4О мам бг ка 10, а формирователь блока 7, подсоединений к этому контакту, О

КдтотгаЕТС Н ", ИлГО

ЛО";;с: —,-".:го как ВО Входной регистр 6 ввькомбинации и в СОО1

: =;:. .= °...;.т:пм формирователи блока 7

-. - л эт:; комбинации на входы контроттт9 начинаегся ВыхОдная часть

:.. ":".-:.=..1 —::.-х;ке состоит чз адресной ест -.-ей частей. Адресная часть .: —.;-.—,я :Ос"-:угает В ац ссный регистр 3, - ПОИ..=тттоц,ий рабОтнй ПОЛуПрОВОдНИКОВОГО

Ы и р лейного 9 коммутатОрОВ. ПОследний, == соочв тствии с записанным в программе —:: =.;:троцяруемым Вьыодщ м контактом, под ; o .; блоку 10, В котором на

-се.= -:..=:-,-.. схемы, контролирующие уровни и .-1;1ep;.-осу Выходного сигнала. Информациоы::::ая часть выходного теста, записанная на перфокарте, представляет собой ожидае мые на выходе контролируемого узла уровень (высокий или низкий) или полярность импульса (положительного или отрица тельного). Кроме того, информационная часть содержит ожидаемую задержку и величину необходимой нагрузки, которую необходимо подключить к контролируемому выход ному контакту, Ожидаемые величины нагрузки и задержки регистра фотоввода 2 поступают на входы регистра 16 нагрузки и регистра 12 задержки соответственно.

Выходы этих регистров управляют выбором ожидаемой нагрузки и зад гкки, Выбранная нагрузка подсоединяется к контролируемому выходному контакту. Одновременно регистр12 задержки управляет работой блока 11 форсирования фронта выходного импульса контролируемого узла. Работа этого блока поясняется с помощью схемы, изображенной на фиг. 2. На фход формирователя 17, фор сирующего ИЬгпульсы, поступает от блока 13 импульс, начинающийся несколько раньше импульса, подаваемого на вход контролиру емого узла, и длительностью, превышающей максимально возможную величину задержки

HB которую рассчитывается устройство.

Таким образом, независимо от задержки контролируемого узла импульс, поступающий на вход формирователя 17, перекрывает импульс на выходе контролируемого узла, Формирователь 17 создает ряд коротких импульсов длительностью 100 150 но перекрывающих друг друга. С выхода формирователя 17 эти импульсы поступают на

Вход схемы управления 19. Второй вход схемы управления 19 соединен с Выходом дешифратора 18, который весь диапазон возможной задержки импульса контролируе мого узла разбивает на отрезки, равные длитеж ностям импульсов, сформированных схемой формирователя 17. В соответствии с ожидаемой задержкой дешифратор 18 выбирает один из отрезков этой задержки, благодаря чему схема управления 19 пропускает только один сформированный формирователем 17 импульс, временное положение которого соответствует фронту выходного импульса контролируемого узла.

Далее этот импульс поступает на импульсный усилитель тока 20, который во время фронта импульса контролируемого узла формирует импулвс тока, заряжающий пара зитную емкость, вносимую подсоединением устройства контроля к контролируемому узлу. После выполнения Выходной части теста„ которая подготавливает контролирующие схемы и подсоединяет с помощью релейного коммутатора 9 эти схемы к выводному контакту контролируемого узла, а перфокарты в регистр фотоввода 2 и далее

511557 в блок 5>цоступает команда "измерение .

Эта команда в блоке 5 дешифруется и поступает в качестве разрешающего сигнала в блок 10, где контролирующие схемы производят сравнение параметров сигнала с выхода контролируемого узла с заданнн ми (ожидаемыми) параметрами.

Эти схемы в случае отклонения параметра сигнала от ожидаемых фиксируют ошибку, которая поступает с выхода блока 10 на вход выходного регистра 14, где она запоминается. Далее цикл работы устройства повторяется до момента выполнения определенного числа измерений или до смены выходного адреса. После этого с выхода выходного регистра накопленные ошибки в виде кода ошибок поступают на блок 15 вывода для печати вместе с номе ром выходного контакта.

Формула изобретения

Устройство для контроля логических узлов, содержащее регистр фотоввода, вход которого соединен с выходом блока ввода перфокарт, адресный и информацион» ный регистры, регистр нагрузки, регистр задержки, блок дешифрации команд, блок формирования кодов, входы которых соеж иены с соответствующими выходами регистра фотоввода, входной регистр, подключенный входами соответственно к вы» ходам адресного и информационного регистров, выходом «к входу блока формирователей, соединеннопо с контролируемым узлом и со входом коммутатора, выход которого подключен к входу блока про»

)p верки параметров сигналов, выход которого через выходной регистр соединен с блоком вывода данных, управляющие входы — подключены соответственно к выходу регистра нагрузки и первому выходу бло»

15 ка дешифрации команд, второй выход т".то» рого соединен с управляющим входом ре» гистра задержки, адресный вход коммутатора соединен с соответствующим выходом адресного регистра, о т л и ч а ю щ е е»20 с я тем, что, с целью повьпления то;..сти и производительности работь. устройства, в него введен блок форсирования фронта выходного импульса, входы которого соединены соответственно с выходами

2б блока формирования кодов и ра истра за держки, выход через коммутатор подключен к выходам контролируемого узла.

5II557

UHHHIIH Государственного комитета Совета Министров СССР по делам изобретений и открытий

Москва, 113035, Раушская наб., 4

Филиал ППП «Патент», r. Ужгород, ул. Проектная, 4

Pe axToP F одиар

Заказ ЗУЮ

Составитель А.Жереиои

Техред И.Карандашова Корректор Л.Брахнииа

Изд. л» !9Щ Тираж 1029

Подписное

Устройство для контроля логических узлов Устройство для контроля логических узлов Устройство для контроля логических узлов Устройство для контроля логических узлов Устройство для контроля логических узлов Устройство для контроля логических узлов 

 

Похожие патенты:

Изобретение относится к классу устройств для контроля и диагностики параметров тиристорных преобразователей, управление которыми осуществляется на базе микропроцессорной техники
Наверх