Кодирующее устройство

 

34I028

ОПИСАНИЕ

ИЗОБРЕТЕНИЯ

К АВТОРСКОМУ СВИДЕТЕЛЬСТВУ

Союз Советских

Социалистических

Республик

Зависимое от авт. свидетельства ¹

Заявлено 11.XII.1970 (№ 1603367/18-24) с присоединением заявки ¹

Приоритет—

Опубликовано 05.VI.1972. Бюллетень № 18

Дата опубликования описания 28Л 1.1972

М. Кл. 6 06f 5/02

Комитет по делам изобретений и открытий при Совете Министров

СССР

Ъ"ДК 681.327.66(088 8), втор изобретения

Л. М. Рождественский

Заявитель

КОДЙРУЫ31ЦЕЕ УСТРОЙСТВО

Изобретение 0THolcHTся к области вычислительной тех|ники.

Известны,кодирующие устрой ства для преобразования нормальных двоичных кордов длинной К разрядов IB из быточпые (тт, JI:) коды (и — длиыа кода, к — степень двойки в количестве слов, G=2 в этом коде), использующие оборки из и/1 бло ко в по стоянпой памяти, в каждом из которых хранятся коды длиной 1 разрядов, где п ри однов ременkloH выдаче кодо в из в сех и// блоков по одному общему для всех блоков адресу образуется избыточный аоод длинной п разрядoIB, причем,,выдача прямых или и н вер сных значений кодовых комбинаций из каждого блошка осуществляется,спомощью логических элементо в в cooTBQTcTIBHH с матрицей порядка.

Предлагаемое устрой ст во отличается от из ве стных тем, что, с,целью упрощения, оно до полнитель но содержит преоор азоватсль общего кода адреса IB автсотомные коды адресов, соединен ный через дешифраторы адреcoIB с блошками постоянной памяти.

На чертеже представлена блок-;схема кодирующего устройства. Она содержит блоки памяти 1ь 1з,....., 1р, .де шифраторы адресо в

2I, 2>,....., 2р,,преобразователя общего кода адреса и автономные коды адресов 8 и логические элементы выдачи прямых и ин версных кодов слов 4k, 4е,....., 4р.

При подаче q разрядо в входного кода на .преоб раз о ватель 8 по следний фо рмируе1т набор из р адресов,,каждый из которых поступает на соответствующую систему «2;» ад5 ресной выборки. Причем любая пара наборов из общего воз можного количества .наборонив (2ч):имеет определенное количество (r) соепадающих agpecoiB при сравнении их по пра вилу — адрес i-го блока перьвого набора с

10 ад ресо м i-го блока BToIpooo.

IB результате выдачи слоев пз всех р блоко в памяти, каждого по своему адресу, фор мвруются l — p разрядов промежуточного (n, q) кода, а остальные р 1одзттг разрядов поступа15 ют ст преобразователя адресов.

Так ка к кодовое расстояние слов, хра нящих ся в каждом бло|ке, вместе,с их соответст вующими кодами адресован ра в|но точно по20 логовине их общей длинны (IcIBQHIcTIBQ ст!рок ортогоо|аль ных матриц), то кодо|вое расстоявие з= — — (p — г)= л() 25 Промежуточный (n, q) код поступает на логтечески е системы «4;», которые, при подаче на них остальных log>p разрядоз входного,кода, управляют выдачей прямых и ин верп сных значений огрезков длиной — (n, к)

30 Р

341028 а= — а(* ). общее,количест ва слоев кода ра в но

6 2 .2)о,р 2 т+)ок,р) Предмет изобретения л % и

Составитель В. Михеев

Техред Т. Ускова

Редактор E. Гончар

Корректор О. Тгорина

Заказ 2200/!О Изд. ¹ 810 Тираж 448 Подписное

ЦНИИПИ Комитета по делам изобретений и открытий при Совете Министров СССР

Москва, 7К-35, Раушская наб., д. 4/5

Типография, пр. Сапунова, 2 кода в соответствии с ортогональной матрицей порядка р.

Так ка1к при появлениями в составе выход ноп

ro кода и нвероных комби на ций отрез кав —, P по ступающих,от каждого блока, возможны случа1и, когда при с1равне нии лю1бой пары слов выходного (n, к) кода vice отрезки, выданные iso сов павшим r адресам будут взаHIMIHo инверсны при зтам их 1кодовое р Blcn стоявие равно — 1, то иодэвое расстояние

Р» для данного крайнего случая

Та1ки м образом, пределы изменения кодового рас стоя ния выходного (и, к) кода будут

10 К01дирующее у стройство, содержащее блоки по стоя н ной памяти, входы которых связаны, с деши фраторами адресо в, а выходы с логиче оиими элементами выдачи непрямых и ан ве1роных иодо вых слоев, отличающдеся тем, 15 что, с целью упрощения устройства, оно допол н1ительно содержит преобразователь общего кода адреаса в автономные коды адресо|в, соеди не нный через дешифраторы адресав с блошками постоянной памяти.

Кодирующее устройство Кодирующее устройство 

 

Похожие патенты:

Изобретение относится к автоматике и вычислительной технике и может быть использовано для обработки сигналов, представленных в кодовой и широтно-импульсной формах

Изобретение относится к аналоговым вычислительным устройствам и может быть использовано для возведения значения сигнала в степень

Изобретение относится к автоматике и вычислительной технике и может быть использовано в аппаратуре передачи данных по каналу с помехами

Изобретение относится к вычислительной технике и может быть использовано при построении арифметических устройств и выполнении арифметических операций суммирования и вычитания в позиционно-знаковых кодах

Изобретение относится к вычислительной технике и может быть использовано при построении арифметических устройств и выполнении арифметических операций суммирования и вычитания

Изобретение относится к вычислительной технике и может быть использовано при построении арифметических устройств для выполнения арифметических процедур суммирования позиционных аргументов [ni]f(2n) и [mi]f(2n )

Изобретение относится к вычислительной технике и может быть использовано при построении арифметических устройств и выполнения арифметических процедур суммирования позиционных аргументов «-»[ni]f(2 ) и «+»[mi]f(2 ) с разными знаками

Изобретение относится к вычислительной технике и может быть использовано в системах контроля и управления в совокупности с арифметическими устройствами, которые реализуют различные арифметические процедуры над аргументами, имеющие позиционно-знаковую структуру аргументов аналоговых сигналов «±»[n i]f(-1\+1,0, +1) «дополнительный код», которая должна быть преобразована посредством функциональной структуры ЦАП в аналоговый сигнал управления «±»Ukf([mi ])
Наверх